

# X Zynq UltraScale+ MPSoC 数据手册: DC 和 AC 开 关特性

DS925 (v1.17) 2020 年 3 月 13 日

产品规格

条款中英文版本如有歧义,概以英文版本为准。

## 综述

赛灵思 Zynq® UltraScale+™ MPSoC 支持 -3、-2 和 -1 速度等级,其中,-3E 器件性能最高。-2LE 和 -1Ll 器件可以 0.85V 或 0.72V 的  $V_{CCINT}$  电压工作,专为实现更低的最大静态功耗而设计。使用以  $V_{CCINT}$  = 0.85V 工作的 -2LE 和 -1LI 器件时,L 器件的速度规格与 -2I 或 -1I 速度等级相同。以 V<sub>CCINT</sub> = 0.72V 工作时,-2LE 和 -1LI 器件的性能以及静态和动态功耗都将下降。

DC 和 AC 特性按以下温度范围来指定:扩展级 (E)、工业级 (I)、汽车级 (Q) 和军工级 (M)。除正常工作的温度外或者除非另行说明,否则 特定速度等级的所有 DC 和 AC 电气参数都相同(即,-1 速度等级的扩展级器件的时序特性与-1 速度等级的工业级器件相同)。但在每 个温度范围内,仅限选定的速度等级和/或器件才可用。

本数据手册中的 XQ 参考信息仅适用于 XQ 加固型封装中可用的器件。请参阅《军用级 UltraScale 架构数据手册:简介》(DS895),以获 取有关 XQ 军用级器件编号、封装和订购的更多信息。

所有供电电压和结温规格均代表最差情况下的规格。所含参数为常用设计和典型应用的公用参数。

本数据手册属于 Zyng UltraScale+ MPSoC 的整体文档集合的一部分,可通过赛灵思网站获取,网址为 china.xilinx.com/documentation。

## DC 特性

## 绝对最大额定值

表 1: 绝对最大额定值

| 标识                          | 描述 1                             | 最小值    | 最大值   | 单位 |
|-----------------------------|----------------------------------|--------|-------|----|
| 处理器系统 (PS)                  |                                  |        |       |    |
| V <sub>CC_PSINTFP</sub>     | PS 主逻辑全功耗域供电电压                   | -0.500 | 1.000 | ٧  |
| V <sub>CC_PSINTLP</sub>     | PS 主逻辑低功耗域供电电压                   | -0.500 | 1.000 | ٧  |
| V <sub>CC_PSAUX</sub>       | PS 辅助供电电压                        | -0.500 | 2.000 | ٧  |
| V <sub>CC_PSINTFP_DDR</sub> | PS DDR 控制器和 PHY 供电电压             | -0.500 | 1.000 | ٧  |
| V <sub>CC_PSADC</sub>       | GND_PSADC 相关的 PS SYSMON ADC 供电电压 | -0.500 | 2.000 | ٧  |
| V <sub>CC_PSPLL</sub>       | PS PLL 供电电压                      | -0.500 | 1.320 | ٧  |
| V <sub>PS_MGTRAVCC</sub>    | PS-GTR 供电电压                      | -0.500 | 1.000 | V  |
| V <sub>PS_MGTRAVTT</sub>    | PS-GTR 终端电压                      | -0.500 | 2.000 | ٧  |

© 2015-2020 年赛灵思公司版权所有。Xilinx、赛灵思标识、Alveo、Artix、Kintex、Spartan、Versal、Virtex、Vivado、Zynq 及本文提到的其它指定品 "AMBA Designer" 、 "Arm"、 "ARM1176JZ-SV" 、"CoreSight" 、"Cortex"、 牌均为赛灵思在美国及其它国家的商标。 "AMBA"、 "PrimeCell"、"Mali"和"MPCore"为 Arm Limited 在欧盟及其它国家的注册商标。"PCI"、 "PCIe"和"PCI Express"均为 PCI-SIG 拥有的商 标,且经授权使用。所有其它商标均为各自所有方所属财产。所有其它商标均为各自所有方所属财产。

DS925 (v1.17) 2020 年 3 月 13 日

产品规格

Send Feedback



## 表 1: 绝对最大额定值 (续)

| 标识                                 | 描述 1                                                | 最小值      | 最大值                            | 单位 |
|------------------------------------|-----------------------------------------------------|----------|--------------------------------|----|
| V <sub>PS_MGTREFCLK</sub>          | PS-GTR 参考时钟输入电压                                     | -0.500   | 1.100                          | V  |
| V <sub>PS_MGTRIN</sub>             | PS-GTR 接收器输入电压                                      | -0.500   | 1.100                          | V  |
| V <sub>CCO_PSDDR</sub>             | PS DDR I/O 供电电压                                     | -0.500   | 1.650                          | V  |
| V <sub>CC_PSDDR_PLL</sub>          | PS DDR PLL 供电电压                                     | -0.500   | 2.000                          | V  |
| V <sub>CCO_PSIO</sub>              | PS I/O 供电电压                                         | -0.500   | 3.630                          | V  |
| V <sub>PSIN</sub> <sup>2</sup>     | PS I/O 输入电压                                         | -0.500   | V <sub>CCO_PSIO</sub> + 0.550  | V  |
|                                    | PS DDR I/O 输入电压                                     | -0.500   | V <sub>CCO_PSDDR</sub> + 0.550 | V  |
| V <sub>CC_PSBATT</sub>             | PS 电池供电式 RAM 和电池供电式实时时钟 (RTC) 供电电压                  | -0.500   | 2.000                          | V  |
| 可编程逻辑 (PL)                         | •                                                   | •        | •                              |    |
| V <sub>CCINT</sub>                 | 内部供电电压                                              | -0.500   | 1.000                          | V  |
| V <sub>CCINT_IO</sub> <sup>3</sup> | I/O bank 的内部供电电压                                    | -0.500   | 1.000                          | V  |
| V <sub>CCAUX</sub>                 | 辅助供电电压                                              | -0.500   | 2.000                          | V  |
| V <sub>CCBRAM</sub>                | 块 RAM 内存的供电电压                                       | -0.500   | 1.000                          | V  |
| V <sub>cco</sub>                   | HD I/O bank 的输出驱动供电电压                               | -0.500   | 3.400                          | ٧  |
|                                    | HP I/O bank 的输出驱动供电电压                               | -0.500   | 2.000                          | V  |
| V <sub>CCAUX_IO</sub> <sup>4</sup> | I/O bank 的辅助供电电压                                    | -0.500   | 2.000                          | V  |
| $V_{REF}$                          | 输入参考电压                                              | -0.500   | 2.000                          | V  |
| V <sub>IN</sub> <sup>2, 5, 6</sup> | HD I/O bank 的 I/O 输入电压                              | -0.550   | V <sub>CCO</sub> + 0.550       | V  |
|                                    | HP I/O bank 的 I/O 输入电压                              | -0.550   | V <sub>CCO</sub> + 0.550       | V  |
| I <sub>DC</sub>                    | 焊盘可用输出电流                                            | -20      | 20                             | mA |
| I <sub>RMS</sub>                   | 焊盘可用 RMS 输出电流                                       | -20      | 20                             | mA |
| GTH 或 GTY 收发器                      | <u></u>                                             |          |                                |    |
| V <sub>MGTAVCC</sub>               | 收发器电路的模拟供电电压                                        | -0.500   | 1.000                          | V  |
| V <sub>MGTAVTT</sub>               | 收发器终端电路的模拟供电电压                                      | -0.500   | 1.300                          | V  |
| V <sub>MGTVCCAUX</sub>             | 收发器的辅助模拟四通道 PLL (QPLL) 供电电压                         | -0.500   | 1.900                          | V  |
| V <sub>MGTREFCLK</sub>             | 收发器参考时钟绝对输入电压                                       | -0.500   | 1.300                          | V  |
| V <sub>MGTAVTTRCAL</sub>           | 收发器列的电阻校准电路的模拟供电电压                                  | -0.500   | 1.300                          | V  |
| V <sub>IN</sub>                    | 接收器 (RXP/RXN) 和发射器 (TXP/TXN) 绝对输入电压                 | -0.500   | 1.200                          | V  |
| I <sub>DCIN-FLOAT</sub>            | 接收器输入管脚 DC 耦合 RX 终端的 DC 输入电流 = 浮动 8                 | -        | 10                             | mA |
| I <sub>DCIN-MGTAVTT</sub>          | 接收器输入管脚 DC 耦合 RX 终端的 DC 输入电流 = V <sub>MGTAVTT</sub> | -        | 10                             | mA |
| I <sub>DCIN-GND</sub>              | 接收器输入管脚 DC 耦合 RX 终端的 DC 输入电流 = GND <sup>9</sup>     | -        | 0                              | mA |
| I <sub>DCIN-PROG</sub>             | 接收器输入管脚 DC 耦合 RX 终端的 DC 输入电流 = 可编程 10               | -        | 0                              | mA |
| I <sub>DCOUT-FLOAT</sub>           | 发射器管脚 DC 耦合 RX 终端的 DC 输出电流 = 浮动                     | -        | 6                              | mA |
| I <sub>DCOUT-MGTAVTT</sub>         | 发射器管脚 DC 耦合 RX 终端的 DC 输出电流 = V <sub>MGTAVTT</sub>   | -        | 6                              | mA |
| 视频编解码器单元                           |                                                     | <u> </u> |                                |    |
| V <sub>CCINT_VCU</sub>             | 视频编解码器单元的内部供电电压                                     | -0.500   | 1.000                          | V  |
| PL 系统监控器                           |                                                     |          |                                |    |
| V <sub>CCADC</sub>                 | GNDADC 相关的 PL 系统监控器供电电压                             | -0.500   | 2.000                          | V  |
| $V_{REFP}$                         | GNDADC 相关的 PL 系统监控器参考输入                             | -0.500   | 2.000                          | ٧  |
| 温度 <sup>11</sup>                   |                                                     |          |                                |    |
| T <sub>STG</sub>                   | 存放温度(环境温度)                                          | -65      | 150                            | °C |



### 表 1: 绝对最大额定值(续)

| 标识               | 描述 1                                                                                                 | 最小值 | 最大值 | 单位 |
|------------------|------------------------------------------------------------------------------------------------------|-----|-----|----|
| T <sub>SOL</sub> | 最大干返工焊接温度                                                                                            | -   | 260 | °C |
|                  | SBVB484、SFVA625 和 SFVC784 封装的最大回流焊接温度                                                                | -   | 250 | °C |
|                  | FBVB900、FFVC900、FFVB1156、FFVC1156、FFVB1517、<br>FFVF1517、FFVC1760、FFVD1760 和 FFVE1924 封装的最大回流焊接<br>温度 | -   | 245 | °C |
|                  | SFRA484、SFRC784、FFRB900、FFRC900、FFRB1156、FFRC1156、<br>FFRB1517 和 FFRC1760 封装的最大回流焊接温度                | -   | 225 | °C |
| Tj               | 最高结温                                                                                                 | -   | 125 | °C |

#### 注释:

- 1. 如果压力超出"绝对最大额定值"下所列值,可能导致对器件产生永久性损坏。这些只是压力额定值,并非暗示器件能够以这些条件或超出"工作条件"下所列的任何其它条件来正常工作。长时间暴露在"绝对最大额定值"条件下可能影响器件可靠性。
- 2. 超出建议的工作条件范围运行时,请参阅表 6、表 7, 和表 8, 以了解应用的最大过冲和下冲信息。
- 3. V<sub>CCINT\_IO</sub> 必须连接到 V<sub>CCBRAM</sub>。
- 4. V<sub>CCAUX IO</sub> 必须连接到 V<sub>CCAUX</sub>。
- 5. 始终适用较低的绝对电压规格。
- 6. 对于 I/O 操作,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。
- 7. 如需了解有关受支持的 GTH 或 GTY 收发器终端的更多信息,请参阅《UltraScale 架构 GTH 收发器用户指南》(UG576) 或《UltraScale 架构 GTY 收发器用户指南》(UG578)。
- 8. 针对 RX 终端 = 浮动,不支持 AC 耦合操作。
- 9. 对于 GTY 收发器,针对 RX 终端 = GND,不支持 DC 耦合操作。
- 10. 针对 RX 终端 = 可编程,不支持 DC 耦合操作。
- 11. 如需了解焊接指南和热处理注意事项,请参阅《Zynq UltraScale+ 器件封装和管脚产品规格用户指南》(UG1075)。

## 推荐工作条件

### 表 2: 推荐工作条件

| 标识                                       | 描述 1, 2                                                              | 最小值   | 典型值   | 最大值   | 单位 |
|------------------------------------------|----------------------------------------------------------------------|-------|-------|-------|----|
| 处理器系统                                    |                                                                      |       |       |       |    |
| V <sub>CC_PSINTFP</sub> <sup>3</sup>     | PS 全功耗域供电电压                                                          | 0.808 | 0.850 | 0.892 | V  |
|                                          | 对于 -1LI 和 -2LE (V <sub>CCINT</sub> = 0.72V) 器件: PS 全功耗域供电电压          | 0.808 | 0.850 | 0.892 | V  |
|                                          | 对于 -3E 器件,PS 全功耗域供电电压                                                | 0.873 | 0.900 | 0.927 | V  |
| V <sub>CC_PSINTLP</sub>                  | PS 低功耗域供电电压                                                          | 0.808 | 0.850 | 0.892 | V  |
|                                          | 对于 -1LI 和 -2LE (V <sub>CCINT</sub> = 0.72V) 器件: PS 低功耗域供电电压          | 0.808 | 0.850 | 0.892 | V  |
|                                          | 对于 -3E 器件: PS 低功耗域供电电压                                               | 0.873 | 0.900 | 0.927 | V  |
| V <sub>CC_PSAUX</sub>                    | PS 辅助供电电压                                                            | 1.710 | 1.800 | 1.890 | V  |
| V <sub>CC_PSINTFP_DDR</sub> <sup>3</sup> | PS DDR 控制器和 PHY 供电电压                                                 | 0.808 | 0.850 | 0.892 | V  |
|                                          | 对于 -1LI 和 -2LE (V <sub>CCINT</sub> = 0.72V) 器件: PS DDR 控制器和 PHY 供电电压 | 0.808 | 0.850 | 0.892 | ٧  |
|                                          | 对于 -3E 器件: PS DDR 控制器和 PHY 供电电压                                      | 0.873 | 0.900 | 0.927 | V  |
| V <sub>CC_PSADC</sub>                    | GND_PSADC 相关的 PS SYSMON ADC 供电电压                                     | 1.710 | 1.800 | 1.890 | ٧  |
| V <sub>CC_PSPLL</sub>                    | PS PLL 供电电压                                                          | 1.164 | 1.200 | 1.236 | ٧  |
| V <sub>PS_MGTRAVCC</sub> <sup>4</sup>    | PS-GTR 供电电压                                                          | 0.825 | 0.850 | 0.875 | V  |
| V <sub>PS_MGTRAVTT</sub> <sup>4</sup>    | PS-GTR 终端电压                                                          | 1.746 | 1.800 | 1.854 | V  |
| V <sub>CCO_PSDDR</sub> <sup>5</sup>      | PS DDR I/O 供电电压                                                      | 1.06  | -     | 1.575 | V  |
| V <sub>CC_PSDDR_PLL</sub>                | PS DDR PLL 供电电压                                                      | 1.710 | 1.800 | 1.890 | V  |



## 表 2: **推荐工作条件** (续)

| 标识                                     | 描述 1, 2                                                              | 最小值    | 典型值   | 最大值                            | 单位 |
|----------------------------------------|----------------------------------------------------------------------|--------|-------|--------------------------------|----|
| V <sub>CCO_PSIO</sub> <sup>6</sup>     | PS I/O 供电电压                                                          | 1.710  | -     | 3.465                          | ٧  |
| V <sub>PSIN</sub>                      | PS I/O 输入电压                                                          | -0.200 | -     | V <sub>CCO_PSIO</sub> + 0.200  | V  |
|                                        | PS DDR I/O 输入电压                                                      | -0.200 | -     | V <sub>CCO_PSDDR</sub> + 0.200 | V  |
| V <sub>CC_PSBATT</sub> <sup>7</sup>    | PS 电池供电式 RAM 和电池供电式实时时钟 (RTC) 供电电压                                   | 1.200  | -     | 1.500                          | V  |
| 可编程逻辑                                  | •                                                                    | •      | •     |                                | •  |
| V <sub>CCINT</sub>                     | PL 内部供电电压                                                            | 0.825  | 0.850 | 0.876                          | V  |
|                                        | 对于 -1LI 和 -2LE (V <sub>CCINT</sub> = 0.72V) 器件: PL 内部供电电压            | 0.698  | 0.720 | 0.742                          | V  |
|                                        | 对于 -3E 器件: PL 内部供电电压                                                 | 0.873  | 0.900 | 0.927                          | V  |
| V <sub>CCINT_IO</sub> <sup>8</sup>     | I/O bank 的 PL 内部供电电压                                                 | 0.825  | 0.850 | 0.876                          | V  |
|                                        | 对于 -1LI 和 -2LE (V <sub>CCINT</sub> = 0.72V) 器件: I/O bank 的 PL 内部供电电压 | 0.825  | 0.850 | 0.876                          | ٧  |
|                                        | 对于 -3E 器件: I/O bank 的 PL 内部供电电压                                      | 0.873  | 0.900 | 0.927                          | V  |
| V <sub>CCBRAM</sub>                    | 块 RAM 供电电压                                                           | 0.825  | 0.850 | 0.876                          | V  |
|                                        | 对于 -3E 器件:块 RAM 供电电压                                                 | 0.873  | 0.900 | 0.927                          | V  |
| V <sub>CCAUX</sub>                     | 辅助供电电压                                                               | 1.746  | 1.800 | 1.854                          | V  |
| V <sub>CCO</sub> ′ <sup>9</sup>        | HD I/O bank 的供电电压                                                    | 1.140  | -     | 3.400                          | V  |
|                                        | HP I/O bank 的供电电压                                                    | 0.950  | -     | 1.900                          | V  |
| V <sub>CCAUX_IO</sub> 10               | 辅助 I/O 供电电压                                                          | 1.746  | 1.800 | 1.854                          | V  |
| V <sub>IN</sub> <sup>11</sup>          | I/O 输入电压                                                             | -0.200 | -     | V <sub>CCO</sub> + 0.200       | V  |
| I <sub>IN</sub> <sup>12</sup>          | 对钳位二极管进行正向偏置时,流经已上电 bank 或未上电 bank 中的任意 PL 管脚或 PS 管脚的最大电流            | -      | -     | 10                             | mA |
| GTH 或 GTY 收发器                          | •                                                                    | •      | •     |                                | •  |
| V <sub>MGTAVCC</sub> <sup>13</sup>     | GTH 或 GTY 收发器的模拟供电电压                                                 | 0.873  | 0.900 | 0.927                          | V  |
| V <sub>MGTAVTT</sub> <sup>13</sup>     | GTH 或 GTY 发射器和接收器终端电路的模拟供电电压                                         | 1.164  | 1.200 | 1.236                          | V  |
| V <sub>MGTVCCAUX</sub> <sup>13</sup>   | 收发器的辅助模拟 QPLL 供电电压                                                   | 1.746  | 1.800 | 1.854                          | V  |
| V <sub>MGTAVTTRCAL</sub> <sup>13</sup> | GTH 或 GTY 收发器列的电阻校准电路的模拟供电电压                                         | 1.164  | 1.200 | 1.236                          | V  |
| VCU                                    | ·                                                                    | •      |       |                                | •  |
| V <sub>CCINT_VCU</sub>                 | VCU 的内部供电电压                                                          | 0.873  | 0.900 | 0.927                          | ٧  |
| PL 系统监控器                               | ·                                                                    |        |       |                                |    |
| V <sub>CCADC</sub>                     | GNDADC 相关的 PL 系统监控器供电电压                                              | 1.746  | 1.800 | 1.854                          | ٧  |
| $V_{REFP}$                             | GNDADC 相关的 PL 系统监控器外部供电参考电压                                          | 1.200  | 1.250 | 1.300                          | V  |



### 表 2: 推荐工作条件(续)

| 标识                | 描述 1, 2                  | 最小值 | 典型值 | 最大值 | 单位 |
|-------------------|--------------------------|-----|-----|-----|----|
| 温度                |                          |     |     |     |    |
| T <sub>j</sub> 14 | 扩展级 (E) 温度范围器件的结温工作范围 15 | 0   | -   | 100 | °C |
|                   | 工业级 (I) 温度范围器件的结温工作范围    | -40 | -   | 100 | °C |
|                   | 汽车级 (Q) 温度范围器件的结温工作范围    | -40 | -   | 125 | °C |
|                   | 军工级 (M) 温度范围器件的结温工作范围    | -55 | -   | 125 | °C |
|                   | eFUSE 编程的结温工作范围          | -40 | -   | 125 | °C |

### 注释:

- 1. 所有电压都与 GND 相关。
- 2. 如需了解配电系统的设计,请参阅《UltraScale 架构 PCB 设计用户指南》(UG583)。
- 3. V<sub>CC PSINTEP DDR</sub> 必须绑定到 V<sub>CC PSINTEP</sub>。
- 4. 列出的每项电压都必须按《UltraScale 架构 PCB 设计用户指南》(UG583) 中所述进行滤波。
- 5. V<sub>CCO PSDDR</sub> 值包括 1.2V、1.35V、1.5V (±5%) 和 1.1V +0.07V/-0.04V,取决于特定内存标准所需的容限。
- 6. 适用于所有 PS I/O 供电 bank。V<sub>CCO PSIO</sub> 值包括 1.8V、2.5V 和 3.3V (±5%)。
- 7. 如果不使用电池供电式 RAM 或 RTC,请将 V<sub>CC PSBATT</sub> 连接到 GND 或 V<sub>CC\_PSAUX</sub>。在未使用的 V<sub>CC\_PSBATT</sub> 上可接受 V<sub>CC\_PSAUX</sub> 最大值 1.89V。
- 8. V<sub>CCINT\_IO</sub> 必须连接到 V<sub>CCBRAM</sub>。
- 9. V<sub>CCO</sub> 值包括 1.0V(仅限 HP I/O)、1.2V、1.35V、1.5V1.8V、2.5V(仅限 HD I/O)(±5%) 和 3.3V(仅限 HD I/O)(+3/-5%)。
- 10. V<sub>CCAUX IO</sub> 必须连接到 V<sub>CCAUX</sub>。
- 11. 始终适用较低的绝对电压规格。
- 12. 每个 bank 不得超过总计 200 mA。
- 13. 列出的每项电压都必须按《UltraScale 架构 GTH 收发器用户指南》(UG576) 或《UltraScale 架构 GTY 收发器用户指南》 (UG578) 中所述进行滤波。
- 14. 赛灵思建议使用系统监控器测量器件的  $T_i$ ,如《UltraScale 架构系统监控器用户指南》(UG580) 中所述。SYSMON 温度测量误差(如表 69 和表 126 中所述)必须一并纳入设计考量。例如,使用带有外部参考电压 1.25V 的 PL 系统监控器时,以及当 SYSMON 报告 97°C 时存在测量误差  $\pm 3$ °C。读数 97°C 可被视为最大值调整后  $T_i$  (100°C 3°C = 97°C)。
- 15. 含速度/温度等级 -2LE 标记的器件可以 100℃ 到 110℃ 之间的结温在限定时间内运行。时序参数达到 110℃ 时遵循的速度文件与低于 110℃ 时相同,与工作电压(额定电压 0.85V 或低电压 0.72V)无关。以 T<sub>j</sub> = 110℃ 运行的时间不得超过器件寿命的 1%,并且可持续运行或者按固定时间间隔运行,只要总时间不超过器件寿命的 1% 即可。

## 可用速度等级与工作电压

表 3 描述了各器件的速度等级以及全功耗域、低功耗域和 DDR 域的 V<sub>CCINT</sub> 工作供电电压。如需了解有关选择器件和速度等级的更多信息,请参阅《UltraScale 架构和产品数据手册:简介》(DS890)。

#### 表 3: 可用速度等级与工作电压

| 速度等级 | V <sub>CCINT</sub> | V <sub>CC_PSINTLP</sub> | V <sub>CC_PSINTFP</sub> | V <sub>CC_PSINTFP_DDR</sub> | 单位 |
|------|--------------------|-------------------------|-------------------------|-----------------------------|----|
| -3E  | 0.90               | 0.90                    | 0.90                    | 0.90                        | ٧  |
| -2E  | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -2I  | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -2LE | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -1E  | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -1I  | 0.85               | 0.85                    | 0.85                    | 0.85                        | V  |
| -1Q  | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -1M  | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -1LI | 0.85               | 0.85                    | 0.85                    | 0.85                        | ٧  |
| -2LE | 0.72               | 0.85                    | 0.85                    | 0.85                        | V  |
| -1LI | 0.72               | 0.85                    | 0.85                    | 0.85                        | ٧  |



# 推荐工作条件下的 DC 特征

## 表 4: 推荐工作条件下的 DC 特征

| 标识                                     | 描述                                                         | 最小值               | 典型值 1 | 最大值               | 单位 |
|----------------------------------------|------------------------------------------------------------|-------------------|-------|-------------------|----|
| V <sub>DRINT</sub>                     | 数据保留 V <sub>CCINT</sub> 电压(低于此电压时,配置数据可能丢失)                | 0.68              | -     | -                 | V  |
| V <sub>DRAUX</sub>                     | 数据保留 V <sub>CCAUX</sub> 电压(低于此电压时,配置数据可能丢失)                | 1.5               | -     | -                 | V  |
| I <sub>REF</sub>                       | V <sub>REF</sub> 每个管脚漏电流                                   | -                 | -     | 15                | μΑ |
| IL                                     | 每个管脚输入或输出漏电流(已采样测试)2                                       | -                 | -     | 15                | μΑ |
| C <sub>IN</sub> <sup>3</sup>           | 焊盘上的裸片输入电容 (HP I/O)                                        | -                 | -     | 3.1               | pF |
|                                        | 焊盘上的裸片输入电容 (HD I/O)                                        | -                 | -     | 4.75              | pF |
| $I_{RPU}$                              | V <sub>IN</sub> = 0V 且 V <sub>CCO</sub> = 3.3V 时的焊盘上拉(选中时) | 75                | -     | 190               | μΑ |
|                                        | V <sub>IN</sub> = 0V 且 V <sub>CCO</sub> = 2.5V 时的焊盘上拉(选中时) | 50                | -     | 169               | μΑ |
|                                        | V <sub>IN</sub> = 0V 且 V <sub>CCO</sub> = 1.8V 时的焊盘上拉(选中时) | 60                | -     | 120               | μΑ |
|                                        | V <sub>IN</sub> = 0V 且 V <sub>CCO</sub> = 1.5V 时的焊盘上拉(选中时) | 30                | -     | 120               | μΑ |
|                                        | V <sub>IN</sub> = 0V 且 V <sub>CCO</sub> = 1.2V 时的焊盘上拉(选中时) | 10                | -     | 100               | μΑ |
| I <sub>RPD</sub>                       | V <sub>IN</sub> = 3.3V 时的焊盘上拉(选中时)                         | 60                | -     | 200               | μΑ |
|                                        | V <sub>IN</sub> = 1.8V 时的焊盘上拉(选中时)                         | 29                | -     | 120               | μΑ |
| I <sub>CCADCONPL</sub>                 | 处于上电状态的 PL SYSMON 电路的模拟供电电流                                | -                 | -     | 8                 | mA |
| I <sub>CCADCONPS</sub>                 | 处于上电状态的 PS SYSMON 电路的模拟供电电流                                | -                 | -     | 10                | mA |
| I <sub>CCADCOFFPL</sub>                | 处于断电状态的 PL SYSMON 电路的模拟供电电流                                | -                 | -     | 1.5               | mA |
| I <sub>CCADCOFFPS</sub>                | 处于断电状态的 PS SYSMON 电路的模拟供电电流                                | -                 | -     | 1.8               | mA |
| I <sub>CC_PSBATT</sub> <sup>4, 5</sup> | V <sub>CC_PSBATT</sub> = 1.50V 并启用 RTC 时的电池供电电流            | -                 | -     | 3650              | nA |
|                                        | V <sub>CC_PSBATT</sub> = 1.50V 并禁用 RTC 时的电池供电电流            | -                 | -     | 650               | nA |
|                                        | V <sub>CC_PSBATT</sub> = 1.20V 并启用 RTC 时的电池供电电流            | -                 | -     | 3150              | nA |
|                                        | V <sub>CC_PSBATT</sub> = 1.20V 并禁用 RTC 时的电池供电电流            | -                 | -     | 150               | nA |
| I <sub>PSFS</sub> <sup>6</sup>         | eFUSE 编程期间的 PS V <sub>CC_PSAUX</sub> 额外供电电流                | -                 | -     | 115               | mA |
| HP I/O bank 中经校准                       | 主的可编程片上终端 (DCI) <sup>7</sup> (按 JEDEC 规格测量)                |                   |       |                   |    |
| R <sup>9</sup>                         | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_40       | -10% <sup>8</sup> | 40    | +10% <sup>8</sup> | Ω  |
|                                        | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_48       | -10% <sup>8</sup> | 48    | +10%8             | Ω  |
|                                        | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_60       | -10% <sup>8</sup> | 60    | +10% <sup>8</sup> | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_40                  | -10% <sup>8</sup> | 40    | +10%8             | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_48                  | -10% <sup>8</sup> | 48    | +10%8             | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_60                  | -10% <sup>8</sup> | 60    | +10%8             | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_120                 | -10% <sup>8</sup> | 120   | +10%8             | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_240                 | -10% <sup>8</sup> | 240   | +10%8             | Ω  |
| HP I/O bank 中未经核                       | 交准的可编程片上终端(按 JEDEC 规格测量)                                   |                   |       |                   |    |
| R <sup>9</sup>                         | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_40       | -50%              | 40    | +50%              | Ω  |
|                                        | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_48       | -50%              | 48    | +50%              | Ω  |
|                                        | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_60       | -50%              | 60    | +50%              | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_40                  | -50%              | 40    | +50%              | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_48                  | -50%              | 48    | +50%              | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_60                  | -50%              | 60    | +50%              | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_120                 | -50%              | 120   | +50%              | Ω  |
|                                        | V <sub>CCO</sub> 的可编程输入终端,其中 ODT = RTT_240                 | -50%              | 240   | +50%              | Ω  |



### 表 4: 推荐工作条件下的 DC 特征 (续)

| 标识                  | 描述                                                   | 最小值                     | 典型值 1                   | 最大值                     | 单位 |  |
|---------------------|------------------------------------------------------|-------------------------|-------------------------|-------------------------|----|--|
| HD I/O bank 中未经校准的  | HD I/O bank 中未经校准的可编程片上终端(按 JEDEC 规格测量)              |                         |                         |                         |    |  |
| R <sup>9</sup>      | V <sub>CCO</sub> /2 的可编程输入终端的戴维南等效电阻,其中 ODT = RTT_48 | -50%                    | 48                      | +50%                    | Ω  |  |
| 内部 V <sub>REF</sub> | 50% V <sub>CCO</sub>                                 | V <sub>CCO</sub> x 0.49 | V <sub>CCO</sub> x 0.50 | V <sub>CCO</sub> x 0.51 | ٧  |  |
|                     | 70% V <sub>CCO</sub>                                 | V <sub>CCO</sub> x 0.69 | V <sub>CCO</sub> x 0.70 | V <sub>CCO</sub> x 0.71 | ٧  |  |
| 差分终端                | HP I/O bank 的可编程差分终端 (TERM_100)                      | -35%                    | 100                     | +35%                    | Ω  |  |
| n                   | 温度二极管理想系数                                            | -                       | 1.026                   | -                       | -  |  |
| r                   | 温度二极管串联电阻                                            | -                       | 2                       | -                       | Ω  |  |

#### 注释:

- 1. 典型值是以 25°C 时的额定电压指定的。
- 2. 对于  $V_{CCO}$  为 1.8V 且具有独立  $V_{CCO}$  电源和  $V_{CCAUX\_IO}$  电源的 HP I/O bank,I $_L$  最大电流为 70  $\mu A$ 。
- 3. 此测量方式表示焊盘上的裸片电阻(不包括封装)。
- 4. 针对 25°C 的最差情况下的工艺指定的最大值。
- 5. 启用电池供电式 RAM (BBRAM) 时,会测量 I<sub>CC\_PSBATT</sub>。
- 6. 器件配置期间(例如,配置期间、配置回读期间或回读 CRC 处于活动状态时),请勿对 eFUSE 进行编程。
- 7. VRP 电阻容限为 (240Ω ±1%)。
- 8. 如果 VRP 位于其它 bank(DCI 级联)中,此范围将增大到 ±15%。
- 9. 片上输入终端电阻,如需了解更多信息,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。

### 表 5: PS MIO 上拉和下拉电流

| 标识                            | 描述                                                              | 最小值 | 最大值 | 单位 |
|-------------------------------|-----------------------------------------------------------------|-----|-----|----|
| I <sub>RPU</sub> <sup>1</sup> | V <sub>IN</sub> = 0V 且 V <sub>CCO_PSIO</sub> = 3.3V 时的焊盘上拉(选中时) | 20  | 80  | μΑ |
|                               | V <sub>IN</sub> = 0V 且 V <sub>CCO_PSIO</sub> = 2.5V 时的焊盘上拉(选中时) | 20  | 80  | μΑ |
|                               | V <sub>IN</sub> = 0V 且 V <sub>CCO_PSIO</sub> = 1.8V 时的焊盘上拉(选中时) | 15  | 65  | μΑ |
| $I_{RPD}$                     | V <sub>IN</sub> = 3.3V 时的焊盘上拉(选中时)                              | 20  | 80  | μΑ |
|                               | V <sub>IN</sub> = 2.5V 时的焊盘上拉(选中时)                              | 20  | 80  | μΑ |
|                               | V <sub>IN</sub> = 1.8V 时的焊盘上拉(选中时)                              | 15  | 65  | μΑ |

### 注释:

1. 断电后,MIO 管脚配置寄存器的复位值将启用并选择 PS MIO 上拉。



# V<sub>IN</sub> 允许的 AC 电压过冲和下冲最大值

## 表 6: V<sub>IN</sub> HD I/O Bank 允许的 AC 电压过冲和下冲最大值

| AC 电压过冲 <sup>1</sup>    | 占 UI <sup>2</sup> 的百分比 (%)(-40°C 到<br>100°C) <sup>3</sup> | AC 电压下冲 <sup>1</sup> | 占 UI <sup>2</sup> 的百分比 (%)(-40°C 到<br>100°C) <sup>3</sup> |
|-------------------------|-----------------------------------------------------------|----------------------|-----------------------------------------------------------|
| V <sub>CCO</sub> + 0.30 | 100%                                                      | -0.30                | 100%                                                      |
| V <sub>CCO</sub> + 0.35 | 100%                                                      | -0.35                | 90%                                                       |
| V <sub>CCO</sub> + 0.40 | 100%                                                      | -0.40                | 78%                                                       |
| V <sub>CCO</sub> + 0.45 | 100%                                                      | -0.45                | 40%                                                       |
| V <sub>CCO</sub> + 0.50 | 100%                                                      | -0.50                | 24%                                                       |
| V <sub>CCO</sub> + 0.55 | 100%                                                      | -0.55                | 18.0%                                                     |
| V <sub>CCO</sub> + 0.60 | 100%                                                      | -0.60                | 13.0%                                                     |
| V <sub>CCO</sub> + 0.65 | 100%                                                      | -0.65                | 10.8%                                                     |
| V <sub>CCO</sub> + 0.70 | 92%                                                       | -0.70                | 9.0%                                                      |
| V <sub>CCO</sub> + 0.75 | 92%                                                       | -0.75                | 7.0%                                                      |
| V <sub>CCO</sub> + 0.80 | 92%                                                       | -0.80                | 6.0%                                                      |
| V <sub>CCO</sub> + 0.85 | 92%                                                       | -0.85                | 5.0%                                                      |
| V <sub>CCO</sub> + 0.90 | 92%                                                       | -0.90                | 4.0%                                                      |
| V <sub>CCO</sub> + 0.95 | 92%                                                       | -0.95                | 2.5%                                                      |

### 注释:

- 1. 每个 bank 不得超过总计 200 mA。
- 2. 对应于低于 20 μs 的 UI。
- 3. 对于 -1Q 器件,温度上限为 125℃。对于 -1M 器件,温度限制范围为 -55℃ 到 125℃。

## 表 7: V<sub>IN</sub> HP I/O Bank 允许的 AC 电压过冲和下冲最大值

| AC 电压过冲 <sup>1</sup>    | 占 UI <sup>2</sup> 的百分比 (%)(-40°C 到<br>100°C) <sup>3</sup> | AC 电压下冲 <sup>1</sup> | 占 UI <sup>2</sup> 的百分比 (%)(-40°C 到<br>100°C) <sup>3</sup> |
|-------------------------|-----------------------------------------------------------|----------------------|-----------------------------------------------------------|
| V <sub>CCO</sub> + 0.30 | 100%                                                      | -0.30                | 100%                                                      |
| V <sub>CCO</sub> + 0.35 | 100%                                                      | -0.35                | 100%                                                      |
| V <sub>CCO</sub> + 0.40 | 92%                                                       | -0.40                | 92%                                                       |
| V <sub>CCO</sub> + 0.45 | 50%                                                       | -0.45                | 50%                                                       |
| V <sub>CCO</sub> + 0.50 | 20%                                                       | -0.50                | 20%                                                       |
| V <sub>CCO</sub> + 0.55 | 10%                                                       | -0.55                | 10%                                                       |
| V <sub>CCO</sub> + 0.60 | 6%                                                        | -0.60                | 6%                                                        |
| V <sub>CCO</sub> + 0.65 | 2%                                                        | -0.65                | 2%                                                        |
| V <sub>CCO</sub> + 0.70 | 2%                                                        | -0.70                | 2%                                                        |

- 1. 每个 bank 不得超过总计 200 mA。
- 2. 对应于低于 20 µs 的 UI。
- 3. 对于 -1Q 器件,温度上限为 125°C。对于 -1M 器件,温度限制范围为 -55°C 到 125°C。



## 表 8: V<sub>PSIN</sub> PS I/O Bank 允许的 AC 电压过冲和下冲最大值

| AC 电压过冲 <sup>1</sup>         | 占 UI <sup>2</sup> 的百分比 (%)(-40°C 到<br>100°C) <sup>3</sup> | AC 电压下冲 <sup>1</sup> | 占 UI <sup>2</sup> 的百分比 (%)(-40°C 到<br>100°C) <sup>3</sup> |
|------------------------------|-----------------------------------------------------------|----------------------|-----------------------------------------------------------|
| V <sub>CCO_PSIO</sub> + 0.30 | 100%                                                      | -0.30                | 100%                                                      |
| V <sub>CCO_PSIO</sub> + 0.35 | 100%                                                      | -0.35                | 75%                                                       |
| V <sub>CCO_PSIO</sub> + 0.40 | 100%                                                      | -0.40                | 45%                                                       |
| V <sub>CCO_PSIO</sub> + 0.45 | 100%                                                      | -0.45                | 40%                                                       |
| V <sub>CCO_PSIO</sub> + 0.50 | 75%                                                       | -0.50                | 10%                                                       |
| V <sub>CCO_PSIO</sub> + 0.55 | 75%                                                       | -0.55                | 6%                                                        |
| V <sub>CCO_PSIO</sub> + 0.60 | 60%                                                       | -0.60                | 2%                                                        |
| V <sub>CCO_PSIO</sub> + 0.65 | 30%                                                       | -0.65                | 0%                                                        |
| V <sub>CCO_PSIO</sub> + 0.70 | 20%                                                       | -0.70                | 0%                                                        |
| V <sub>CCO_PSIO</sub> + 0.75 | 10%                                                       | -0.75                | 0%                                                        |
| V <sub>CCO_PSIO</sub> + 0.80 | 10%                                                       | -0.80                | 0%                                                        |
| V <sub>CCO_PSIO</sub> + 0.85 | 8%                                                        | -0.85                | 0%                                                        |
| V <sub>CCO_PSIO</sub> + 0.90 | 6%                                                        | -0.90                | 0%                                                        |
| V <sub>CCO_PSIO</sub> + 0.95 | 6%                                                        | -0.95                | 0%                                                        |

- 1. 每个 bank 不得超过总计 200 mA。
- 2. 对应于低于 20 µs 的 UI。
- 3. 对于 -1Q 器件,温度上限为 125°C。对于 -1M 器件,温度限制范围为 -55°C 到 125°C。



## 静态供电电流

## 表 9: 典型静态供电电流

|                     |                            |        |       | 速度等  | 汲和 V <sub>CCINT</sub> I | 工作电压 |      |    |
|---------------------|----------------------------|--------|-------|------|-------------------------|------|------|----|
| 标识                  | 描述 1, 2, 3, 4              | 器件     | 0.90V | 0.0  | 35V                     | 0.7  | 72V  | 单位 |
|                     |                            |        | -3    | -2   | -1                      | -2   | -1   |    |
| I <sub>CCINTQ</sub> | 静态 V <sub>CCINT</sub> 供电电流 | XCZU2  | 不适用   | 393  | 393                     | 344  | 344  | mA |
|                     |                            | XCZU3  | 不适用   | 393  | 393                     | 344  | 344  | mA |
|                     |                            | XCZU4  | 719   | 684  | 684                     | 601  | 601  | mA |
|                     |                            | XCZU5  | 719   | 684  | 684                     | 601  | 601  | mA |
|                     |                            | XCZU6  | 1629  | 1549 | 1549                    | 1358 | 1358 | mA |
|                     |                            | XCZU7  | 1263  | 1201 | 1201                    | 1055 | 1055 | mA |
|                     |                            | XCZU9  | 1629  | 1549 | 1549                    | 1358 | 1358 | mA |
|                     |                            | XCZU11 | 1786  | 1699 | 1699                    | 1491 | 1491 | mA |
|                     |                            | XCZU15 | 1987  | 1890 | 1890                    | 1660 | 1660 | mA |
|                     |                            | XCZU17 | 2728  | 2594 | 2594                    | 2275 | 2275 | mA |
|                     |                            | XCZU19 | 2728  | 2594 | 2594                    | 2275 | 2275 | mA |
|                     |                            | XAZU2  | 不适用   | 不适用  | 393                     | 不适用  | 344  | mA |
|                     |                            | XAZU3  | 不适用   | 不适用  | 393                     | 不适用  | 344  | mA |
|                     |                            | XAZU4  | 不适用   | 不适用  | 684                     | 不适用  | 601  | mA |
|                     |                            | XAZU5  | 不适用   | 不适用  | 684                     | 不适用  | 601  | mA |
|                     |                            | XAZU7  | 不适用   | 不适用  | 1201                    | 不适用  | 不适用  | mA |
|                     |                            | XAZU11 | 不适用   | 不适用  | 1699                    | 不适用  | 不适用  | mA |
|                     |                            | XQZU3  | 不适用   | 393  | 393                     | 不适用  | 344  | mA |
|                     |                            | XQZU5  | 不适用   | 684  | 684                     | 不适用  | 601  | mA |
|                     |                            | XQZU7  | 不适用   | 1201 | 1201                    | 不适用  | 1055 | mA |
|                     |                            | XQZU9  | 不适用   | 1549 | 1549                    | 不适用  | 1358 | mA |
|                     |                            | XQZU11 | 不适用   | 1699 | 1699                    | 不适用  | 1491 | mA |
|                     |                            | XQZU15 | 不适用   | 1890 | 1890                    | 不适用  | 1660 | mA |
|                     |                            | XQZU19 | 不适用   | 2594 | 2594                    | 不适用  | 2275 | mA |



## 表 9: 典型静态供电电流 (续)

|                        |                               |        |       | 速度等 | 级和 V <sub>CCINT</sub> I | 工作电压 |     |    |
|------------------------|-------------------------------|--------|-------|-----|-------------------------|------|-----|----|
| 标识                     | 描述 1, 2, 3, 4                 | 器件     | 0.90V | 0.0 | 85V                     | 0.7  | 72V | 单位 |
|                        |                               |        | -3    | -2  | -1                      | -2   | -1  |    |
| I <sub>CCINT_IOQ</sub> | 静态 V <sub>CCINT_IO</sub> 供电电流 | XCZU2  | 不适用   | 44  | 44                      | 44   | 44  | mA |
|                        |                               | XCZU3  | 不适用   | 44  | 44                      | 44   | 44  | mA |
|                        |                               | XCZU4  | 61    | 59  | 59                      | 59   | 59  | mA |
|                        |                               | XCZU5  | 61    | 59  | 59                      | 59   | 59  | mA |
|                        |                               | XCZU6  | 61    | 59  | 59                      | 59   | 59  | mA |
|                        |                               | XCZU7  | 120   | 115 | 115                     | 115  | 115 | mA |
|                        |                               | XCZU9  | 61    | 59  | 59                      | 59   | 59  | mA |
|                        |                               | XCZU11 | 120   | 115 | 115                     | 115  | 115 | mA |
|                        |                               | XCZU15 | 61    | 59  | 59                      | 59   | 59  | mA |
|                        |                               | XCZU17 | 164   | 158 | 158                     | 158  | 158 | mA |
|                        |                               | XCZU19 | 164   | 158 | 158                     | 158  | 158 | mA |
|                        |                               | XAZU2  | 不适用   | 不适用 | 44                      | 不适用  | 44  | mA |
|                        |                               | XAZU3  | 不适用   | 不适用 | 44                      | 不适用  | 44  | mA |
|                        |                               | XAZU4  | 不适用   | 不适用 | 59                      | 不适用  | 59  | mA |
|                        |                               | XAZU5  | 不适用   | 不适用 | 59                      | 不适用  | 59  | mA |
|                        |                               | XAZU7  | 不适用   | 不适用 | 115                     | 不适用  | 不适用 | mA |
|                        |                               | XAZU11 | 不适用   | 不适用 | 115                     | 不适用  | 不适用 | mA |
|                        |                               | XQZU3  | 不适用   | 44  | 44                      | 不适用  | 44  | mA |
|                        |                               | XQZU5  | 不适用   | 59  | 59                      | 不适用  | 59  | mA |
|                        |                               | XQZU7  | 不适用   | 115 | 115                     | 不适用  | 115 | mA |
|                        |                               | XQZU9  | 不适用   | 59  | 59                      | 不适用  | 59  | mA |
|                        |                               | XQZU11 | 不适用   | 115 | 115                     | 不适用  | 115 | mA |
|                        |                               | XQZU15 | 不适用   | 59  | 59                      | 不适用  | 59  | mA |
|                        |                               | XQZU19 | 不适用   | 158 | 158                     | 不适用  | 158 | mA |
| I <sub>ccoo</sub>      | 静态 V <sub>CCO</sub> 供电电流      | 所有器件   | 1     | 1   | 1                       | 1    | 1   | mA |



## 表 9: 典型静态供电电流 (续)

|              |                            |        |       | 速度等 | 级和 V <sub>CCINT</sub> I | 工作电压 |     |    |
|--------------|----------------------------|--------|-------|-----|-------------------------|------|-----|----|
| 标识           | 描述 1, 2, 3, 4              | 器件     | 0.90V | 0.8 | 85V                     | 0.7  | 72V | 单位 |
|              |                            |        | -3    | -2  | -1                      | -2   | -1  |    |
| $I_{CCAUXQ}$ | 静态 V <sub>CCAUX</sub> 供电电流 | XCZU2  | 不适用   | 55  | 55                      | 55   | 55  | mA |
|              |                            | XCZU3  | 不适用   | 55  | 55                      | 55   | 55  | mA |
|              |                            | XCZU4  | 90    | 90  | 90                      | 90   | 90  | mA |
|              |                            | XCZU5  | 90    | 90  | 90                      | 90   | 90  | mA |
|              |                            | XCZU6  | 227   | 227 | 227                     | 227  | 227 | mA |
|              |                            | XCZU7  | 174   | 174 | 174                     | 174  | 174 | mA |
|              |                            | XCZU9  | 227   | 227 | 227                     | 227  | 227 | mA |
|              |                            | XCZU11 | 255   | 255 | 255                     | 255  | 255 | mA |
|              |                            | XCZU15 | 266   | 266 | 266                     | 266  | 266 | mA |
|              |                            | XCZU17 | 396   | 396 | 396                     | 396  | 396 | mA |
|              |                            | XCZU19 | 396   | 396 | 396                     | 396  | 396 | mA |
|              |                            | XAZU2  | 不适用   | 不适用 | 55                      | 不适用  | 55  | mA |
|              |                            | XAZU3  | 不适用   | 不适用 | 55                      | 不适用  | 55  | mA |
|              |                            | XAZU4  | 不适用   | 不适用 | 90                      | 不适用  | 90  | mA |
|              |                            | XAZU5  | 不适用   | 不适用 | 90                      | 不适用  | 90  | mA |
|              |                            | XAZU7  | 不适用   | 不适用 | 174                     | 不适用  | 不适用 | mA |
|              |                            | XAZU11 | 不适用   | 不适用 | 255                     | 不适用  | 不适用 | mA |
|              |                            | XQZU3  | 不适用   | 55  | 55                      | 不适用  | 55  | mA |
|              |                            | XQZU5  | 不适用   | 90  | 90                      | 不适用  | 90  | mA |
|              |                            | XQZU7  | 不适用   | 174 | 174                     | 不适用  | 174 | mA |
|              |                            | XQZU9  | 不适用   | 227 | 227                     | 不适用  | 227 | mA |
|              |                            | XQZU11 | 不适用   | 255 | 255                     | 不适用  | 255 | mA |
|              |                            | XQZU15 | 不适用   | 266 | 266                     | 不适用  | 266 | mA |
|              |                            | XQZU19 | 不适用   | 396 | 396                     | 不适用  | 396 | mA |



## 表 9: 典型静态供电电流 (续)

|           |                               |        |       | 速度等 | 级和 V <sub>CCINT</sub> I | 工作电压 |     |    |
|-----------|-------------------------------|--------|-------|-----|-------------------------|------|-----|----|
| 标识        | 描述 1, 2, 3, 4                 | 器件     | 0.90V | 0.0 | 35V                     | 0.7  | 72V | 单位 |
|           |                               |        | -3    | -2  | -1                      | -2   | -1  |    |
| CCAUX_IOQ | 静态 V <sub>CCAUX_IO</sub> 供电电流 | XCZU2  | 不适用   | 26  | 26                      | 26   | 26  | mA |
|           |                               | XCZU3  | 不适用   | 26  | 26                      | 26   | 26  | mA |
|           |                               | XCZU4  | 32    | 32  | 32                      | 32   | 32  | mA |
|           |                               | XCZU5  | 32    | 32  | 32                      | 32   | 32  | mA |
|           |                               | XCZU6  | 33    | 33  | 33                      | 33   | 33  | mA |
|           |                               | XCZU7  | 56    | 56  | 56                      | 56   | 56  | mA |
|           |                               | XCZU9  | 33    | 33  | 33                      | 33   | 33  | mA |
|           |                               | XCZU11 | 56    | 56  | 56                      | 56   | 56  | mA |
|           |                               | XCZU15 | 33    | 33  | 33                      | 33   | 33  | mA |
|           |                               | XCZU17 | 74    | 74  | 74                      | 74   | 74  | mA |
|           |                               | XCZU19 | 74    | 74  | 74                      | 74   | 74  | mA |
|           |                               | XAZU2  | 不适用   | 不适用 | 26                      | 不适用  | 26  | mA |
|           |                               | XAZU3  | 不适用   | 不适用 | 26                      | 不适用  | 26  | mA |
|           |                               | XAZU4  | 不适用   | 不适用 | 32                      | 不适用  | 32  | mA |
|           |                               | XAZU5  | 不适用   | 不适用 | 32                      | 不适用  | 32  | mA |
|           |                               | XAZU7  | 不适用   | 不适用 | 56                      | 不适用  | 不适用 | mA |
|           |                               | XAZU11 | 不适用   | 不适用 | 56                      | 不适用  | 不适用 | mA |
|           |                               | XQZU3  | 不适用   | 26  | 26                      | 不适用  | 26  | mA |
|           |                               | XQZU5  | 不适用   | 32  | 32                      | 不适用  | 32  | mA |
|           |                               | XQZU7  | 不适用   | 56  | 56                      | 不适用  | 56  | mA |
|           |                               | XQZU9  | 不适用   | 33  | 33                      | 不适用  | 33  | mA |
|           |                               | XQZU11 | 不适用   | 56  | 56                      | 不适用  | 56  | mA |
|           |                               | XQZU15 | 不适用   | 33  | 33                      | 不适用  | 33  | mA |
|           |                               | XQZU19 | 不适用   | 74  | 74                      | 不适用  | 74  | mA |



### 表 9: 典型静态供电电流(续)

|                      |                             |        |       | 速度等组 | 级和 V <sub>CCINT</sub> | 工作电压 |     |    |
|----------------------|-----------------------------|--------|-------|------|-----------------------|------|-----|----|
| 标识                   | 描述 1, 2, 3, 4               | 器件     | 0.90V | 0.8  | 85V                   | 0.7  | 72V | 单位 |
|                      |                             |        | -3    | -2   | -1                    | -2   | -1  |    |
| I <sub>CCBRAMQ</sub> | 静态 V <sub>CCBRAM</sub> 供电电流 | XCZU2  | 不适用   | 6    | 6                     | 6    | 6   | mA |
|                      |                             | XCZU3  | 不适用   | 6    | 6                     | 6    | 6   | mA |
|                      |                             | XCZU4  | 9     | 9    | 9                     | 9    | 9   | mA |
|                      |                             | XCZU5  | 9     | 9    | 9                     | 9    | 9   | mA |
|                      |                             | XCZU6  | 25    | 24   | 24                    | 24   | 24  | mA |
|                      |                             | XCZU7  | 16    | 15   | 15                    | 15   | 15  | mA |
|                      |                             | XCZU9  | 25    | 24   | 24                    | 24   | 24  | mA |
|                      |                             | XCZU11 | 23    | 22   | 22                    | 22   | 22  | mA |
|                      |                             | XCZU15 | 29    | 28   | 28                    | 28   | 28  | mA |
|                      |                             | XCZU17 | 37    | 35   | 35                    | 35   | 35  | mA |
|                      |                             | XCZU19 | 37    | 35   | 35                    | 35   | 35  | mA |
|                      |                             | XAZU2  | 不适用   | 不适用  | 6                     | 不适用  | 6   | mA |
|                      |                             | XAZU3  | 不适用   | 不适用  | 6                     | 不适用  | 6   | mA |
|                      |                             | XAZU4  | 不适用   | 不适用  | 9                     | 不适用  | 9   | mA |
|                      |                             | XAZU5  | 不适用   | 不适用  | 9                     | 不适用  | 9   | mA |
|                      |                             | XAZU7  | 不适用   | 不适用  | 15                    | 不适用  | 不适用 | mA |
|                      |                             | XAZU11 | 不适用   | 不适用  | 22                    | 不适用  | 不适用 | mA |
|                      |                             | XQZU3  | 不适用   | 6    | 6                     | 不适用  | 6   | mA |
|                      |                             | XQZU5  | 不适用   | 9    | 9                     | 不适用  | 9   | mA |
|                      |                             | XQZU7  | 不适用   | 15   | 15                    | 不适用  | 15  | mA |
|                      |                             | XQZU9  | 不适用   | 24   | 24                    | 不适用  | 24  | mA |
|                      |                             | XQZU11 | 不适用   | 22   | 22                    | 不适用  | 22  | mA |
|                      |                             | XQZU15 | 不适用   | 28   | 28                    | 不适用  | 28  | mA |
|                      |                             | XQZU19 | 不适用   | 35   | 35                    | 不适用  | 35  | mA |

### 注释:

- 1. 典型值是以 85°C 结温 (T<sub>i</sub>) 的单端 SelectIO™ 资源的额定电压指定的。
- 2. 典型值适用于空白配置器件,此类器件无输出电流负载、无活动输入上拉电阻并且所有 I/O 管脚均处于三态浮动状态。
- 3. 使用 Xilinx® Power Estimator (XPE) 电子数据表工具(可从 china.xilinx.com/power 下载)可估算除此处指定条件或电源以外的其它条件或电源的静态功耗。
- 4. 典型值因配置而异。为准确估算所有 PS 供电电流,请使用交互式 XPE 电子数据表工具。

## 电源排序

## PS 上电/断电电源排序

低功耗域 (LPD) 正常运作后,全功耗域 (FPD) 方可正常运行。低功耗域和全功耗域可同时上电。按上电顺序运行期间,PS\_POR\_B 输入必须断言为 GND(请参阅表 37)。使用 FPD 时,它必须先上电,然后才能释放 PS\_POR\_B。

此处列出的低功耗域 (LPD) 推荐上电顺序旨在实现最低电流汲取并确保上电时 I/O 处于三态状态。推荐的断电顺序与上电顺序相反。

- 1. V<sub>CC\_PSINTLP</sub>
- 2. V<sub>CC PSAUX</sub>、V<sub>CC PSADC</sub> 和 V<sub>CC PSPLL</sub>,按任意顺序或同时执行。



3. V<sub>CCO PSIO</sub>

此处列出的全功耗域 (FPD) 推荐上电顺序旨在实现最低电流汲取并确保上电时 I/O 处于三态状态。推荐的断电顺序与上电顺序相反。

- 1. V<sub>CC PSINTEP</sub> 和 V<sub>CC PSINTEP DDR</sub> 从相同供电电源驱动。
- 2. V<sub>PS MGTRAVCC</sub> 和 V<sub>CC PSDDR PLL</sub>,按任意顺序或同时执行。
- 3. V<sub>PS MGTRAVTT</sub> 和 V<sub>CCO PSDDR</sub>,按任意顺序或同时执行。

## PL 上电/断电电源排序

推荐上电顺序为 V<sub>CCINT</sub>、V<sub>CCINT</sub> I<sub>O</sub>/V<sub>CCBRAM</sub>/V<sub>CCINT</sub> V<sub>CC</sub> V<sub>CCAUX</sub>/V<sub>CCAUX</sub> O 和 V<sub>CCO</sub>,这样即可实现最低电流汲取并确保上电时 I/O 处于三态。推荐的断电顺序与上电顺序相反。如果 V<sub>CCINT</sub> 和 V<sub>CCINT</sub> I<sub>O</sub>/V<sub>CCBRAM</sub> 的推荐电压电平相同,那么可使用相同电源为其供电并同步执行缓升。V<sub>CCINT</sub> I<sub>O</sub> 必须连接到 V<sub>CCBRAM</sub>。如果 V<sub>CCAUX</sub>/V<sub>CCAUX</sub> I<sub>O</sub> 和 V<sub>CCO</sub> 的推荐电压电平相同,那么可使用相同电源为其供电并同步执行缓升。V<sub>CCAUX</sub> 和 V<sub>CCAUX</sub> I<sub>O</sub> 必须连接在一起。V<sub>CCADC</sub> 和 V<sub>REF</sub> 可随时上电,无上电顺序要求。

为 GTH 或 GTY 收发器实现最小电流汲取的推荐上电顺序为  $V_{CCINT}$ 、 $V_{MGTAVCC}$ 、 $V_{MGTAVCT}$  或  $V_{MGTAVCC}$ 、 $V_{CCINT}$ 、 $V_{MGTAVTT}$ 。针对  $V_{MGTVCCAUX}$  不存在推荐的排序。 $V_{MGTAVCC}$  和  $V_{CCINT}$  均可同时执行电源缓升。推荐的断电顺序与实现最小电源汲取的上电顺序相反。如果不满足这些推荐的顺序,那么上电和断电期间从  $V_{MGTAVTT}$  汲取的电流可能高于相应的规格。

## PS-PL 电源排序

PS 和 PL 电源为彼此完全独立的电源。所有 PS 电源均可在任意 PL 电源之前或之后上电。PS 和 PL 电源区域已隔离以防止损坏。

## 电源要求

表 10 显示了每个 Zynq UltraScale+ MPSoC 正常上电和配置所需的最低电流(I<sub>CCQ</sub> 最大值除外)。如果满足这些最低电流要求,那么当所有电源都超过其上电复位阈值电压后,器件即可上电。应用 V<sub>CCINT</sub> 后,才能配置器件。完成初始化和配置后,请使用 Xilinx Power Estimator (XPE) 工具来估算这些电源的耗电量。XPE 电子数据表工具(可从 http://china.xilinx.com/power 下载)还可用于估算所有电源的上电电流。



## 表 10: **上电电流(按器件)**

| I <sub>CC</sub> 最小值 =      | I <sub>CCINTMIN</sub> | I <sub>CCINT_IOMIN</sub> + I <sub>CCBRAMMIN</sub> | I <sub>CCOMIN</sub> | I <sub>CCAUXMIN</sub> + I <sub>CCAUX_IOMIN</sub> | 单位 |
|----------------------------|-----------------------|---------------------------------------------------|---------------------|--------------------------------------------------|----|
| I <sub>CCQ</sub> +         | I <sub>CCINTQ</sub> + | I <sub>CCBRAMQ</sub> + I <sub>CCINT_IOQ</sub> +   | I <sub>CCOQ</sub> + | I <sub>CCAUXQ</sub> + I <sub>CCAUX_IOQ</sub> +   |    |
| XCZU2<br>XAZU2             | 464                   | 155                                               | 50                  | 111                                              | mA |
| XCZU3<br>XAZU3<br>XQZU3    | 464                   | 155                                               | 50                  | 111                                              | mA |
| XCZU4<br>XAZU4             | 770                   | 257                                               | 50                  | 386                                              | mA |
| XCZU5<br>XAZU5<br>XQZU5    | 770                   | 257                                               | 50                  | 386                                              | mA |
| XCZU6                      | 1800                  | 600                                               | 50                  | 650                                              | mA |
| XCZU7<br>XAZU7<br>XQZU7    | 1514                  | 505                                               | 50                  | 362                                              | mA |
| XCZU9<br>XQZU9             | 1800                  | 600                                               | 50                  | 650                                              | mA |
| XCZU11<br>XAZU11<br>XQZU11 | 1961                  | 654                                               | 55                  | 709                                              | mA |
| XCZU15<br>XQZU15           | 2242                  | 748                                               | 63                  | 810                                              | mA |
| XCZU17                     | 3433                  | 1145                                              | 96                  | 1240                                             | mA |
| XCZU19<br>XQZU19           | 3433                  | 1145                                              | 96                  | 1240                                             | mA |



## 表 11: 电源缓升时间

| 标识                           | 描述                                              | 最小值 | 最大值 | 单位 |
|------------------------------|-------------------------------------------------|-----|-----|----|
| T <sub>VCCINT</sub>          | 从 GND 到 95% 的 V <sub>CCINT</sub> 的缓升时间          | 0.2 | 40  | ms |
| T <sub>VCCINT_IO</sub>       | 从 GND 到 95% 的 V <sub>CCINT_IO</sub> 的缓升时间       | 0.2 | 40  | ms |
| T <sub>VCCINT_VCU</sub>      | 从 GND 到 95% 的 V <sub>CCINT_VCU</sub> 的缓升时间      | 0.2 | 40  | ms |
| T <sub>VCCO</sub>            | 从 GND 到 95% 的 V <sub>CCO</sub> 的缓升时间            | 0.2 | 40  | ms |
| T <sub>VCCAUX</sub>          | 从 GND 到 95% 的 V <sub>CCAUX</sub> 的缓升时间          | 0.2 | 40  | ms |
| T <sub>VCCBRAM</sub>         | 从 GND 到 95% 的 V <sub>CCBRAM</sub> 的缓升时间         | 0.2 | 40  | ms |
| T <sub>MGTAVCC</sub>         | 从 GND 到 95% 的 V <sub>MGTAVCC</sub> 的缓升时间        | 0.2 | 40  | ms |
| T <sub>MGTAVTT</sub>         | 从 GND 到 95% 的 V <sub>MGTAVTT</sub> 的缓升时间        | 0.2 | 40  | ms |
| T <sub>MGTVCCAUX</sub>       | 从 GND 到 95% 的 V <sub>MGTVCCAUX</sub> 的缓升时间      | 0.2 | 40  | ms |
| T <sub>VCC_PSINTFP</sub>     | 从 GND 到 95% 的 V <sub>CC_PSINTFP</sub> 的缓升时间     | 0.2 | 40  | ms |
| T <sub>VCC_PSINTLP</sub>     | 从 GND 到 95% 的 V <sub>CC_PSINTLP</sub> 的缓升时间     | 0.2 | 40  | ms |
| T <sub>VCC_PSAUX</sub>       | 从 GND 到 95% 的 V <sub>CC_PSAUX</sub> 的缓升时间       | 0.2 | 40  | ms |
| T <sub>VCC_PSINTFP_DDR</sub> | 从 GND 到 95% 的 V <sub>CC_PSINTFP_DDR</sub> 的缓升时间 | 0.2 | 40  | ms |
| T <sub>VCC_PSADC</sub>       | 从 GND 到 95% 的 V <sub>CC_PSADC</sub> 的缓升时间       | 0.2 | 40  | ms |
| T <sub>VCC_PSPLL</sub>       | 从 GND 到 95% 的 V <sub>CC_PSPLL</sub> 的缓升时间       | 0.2 | 40  | ms |
| T <sub>PS_MGTRAVCC</sub>     | 从 GND 到 95% 的 V <sub>CC_MGTRAVCC</sub> 的缓升时间    | 0.2 | 40  | ms |
| T <sub>PS_MGTRAVTT</sub>     | 从 GND 到 95% 的 V <sub>CC_MGTRAVTT</sub> 的缓升时间    | 0.2 | 40  | ms |
| T <sub>VCCO_PSDDR</sub>      | 从 GND 到 95% 的 V <sub>CCO_PSDDR</sub> 的缓升时间      | 0.2 | 40  | ms |
| T <sub>VCC_PSDDR_PLL</sub>   | 从 GND 到 95% 的 V <sub>CC_PSDDR_PLL</sub> 的缓升时间   | 0.2 | 40  | ms |
| T <sub>VCCO_PSIO</sub>       | 从 GND 到 95% 的 V <sub>CCO_PSIO</sub> 的缓升时间       | 0.2 | 40  | ms |

# DC 输入电平和输出电平

 $V_{IL}$  和  $V_{IH}$  为推荐的输入电压。 $I_{OL}$  和  $I_{OH}$  为对应  $V_{OL}$  和  $V_{OH}$  测试点的推荐工作条件下的保证值。仅测试选定标准。选择这些标准的目的是确保所有标准都满足其规格。所选标准按最低  $V_{CCO}$  进行测试,并显示相应的  $V_{OL}$  和  $V_{OH}$  电压电平。其他标准采用采样测试。

# PS I/O 电平

## 表 12: PS MIO 和 CONFIG DC 输入电平和输出电平

|                     |           | V <sub>IL</sub> V <sub>IH</sub> V <sub>OL</sub> V <sub>OH</sub> |                           | V <sub>OH</sub>        | I <sub>OL</sub> | I <sub>OH</sub>              |    |     |
|---------------------|-----------|-----------------------------------------------------------------|---------------------------|------------------------|-----------------|------------------------------|----|-----|
| I/O 标准 <sup>1</sup> | V,最小<br>值 | V,最大值                                                           | V,最小值                     | V,最大值                  | V,最大<br>值       | V,最小值                        | mA | mA  |
| LVCMOS33            | -0.300    | 0.800                                                           | 2.000                     | $V_{CCO\_PSIO}$        | 0.40            | 2.40                         | 12 | -12 |
| LVCMOS25            | -0.300    | 0.700                                                           | 1.700                     | $V_{CCO\_PSIO} + 0.30$ | 0.70            | 1.70                         | 12 | -12 |
| LVCMOS18            | -0.300    | 35% V <sub>CCO_PSIO</sub>                                       | 65% V <sub>CCO_PSIO</sub> | $V_{CCO\_PSIO} + 0.30$ | 0.45            | V <sub>CCO_PSIO</sub> - 0.45 | 12 | -12 |

### 注释:

1. 根据相关规格经测试所得。



### 表 13: PS DDR DC 输入电平和输出电平

|                     |           | V <sub>IL</sub>          | V <sub>IH</sub> V <sub>OL</sub> <sup>2</sup> V <sub>OH</sub> <sup>2</sup> |                        | I <sub>OL</sub>                      | I <sub>OH</sub>                      |     |      |
|---------------------|-----------|--------------------------|---------------------------------------------------------------------------|------------------------|--------------------------------------|--------------------------------------|-----|------|
| DDR 标准 <sup>1</sup> | V,最小<br>值 | V,最大值                    | V,最小值                                                                     | V,最大值                  | V,最大值                                | V,最小值                                | mA  | mA   |
| DDR4                | 0.000     | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100                                                  | V <sub>CCO_PSDDR</sub> | 0.8 x V <sub>CCO_PSDDR</sub> - 0.150 | 0.8 x V <sub>CCO_PSDDR</sub> + 0.150 | 10  | -0.1 |
| LPDDR4              | 0.000     | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100                                                  | $V_{CCO\_PSDDR}$       | 0.3 x V <sub>CCO_PSDDR</sub> - 0.150 | 0.3 x V <sub>CCO_PSDDR</sub> + 0.150 | 0.1 | -10  |
| DDR3                | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100                                                  | $V_{CCO\_PSDDR}$       | 0.5 x V <sub>CCO_PSDDR</sub> - 0.175 | 0.5 x V <sub>CCO_PSDDR</sub> + 0.175 | 8   | -8   |
| LPDDR3              | 0.000     | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100                                                  | $V_{CCO\_PSDDR}$       | 0.5 x V <sub>CCO_PSDDR</sub> - 0.150 | 0.5 x V <sub>CCO_PSDDR</sub> + 0.150 | 8   | -8   |
| DDR3L               | -0.300    | V <sub>REF</sub> - 0.090 | V <sub>REF</sub> + 0.090                                                  | $V_{CCO\_PSDDR}$       | 0.5 x V <sub>CCO_PSDDR</sub> - 0.150 | 0.5 x V <sub>CCO_PSDDR</sub> + 0.150 | 8   | -8   |

### 注释:

- 1. 根据相关规格经测试所得。
- 2. DDR4 V<sub>OL</sub>/V<sub>OH</sub> 规格仅适用于 DQ/DQS 引脚。

## PL I/O 电平

## 表 14: HD I/O Bank 的 SelectIO DC 输入和输出电平

|                        |           | V <sub>IL</sub>          | V                        | IH                       | V <sub>OL</sub>             | V <sub>OH</sub>             | I <sub>OL</sub> | I <sub>OH</sub> |
|------------------------|-----------|--------------------------|--------------------------|--------------------------|-----------------------------|-----------------------------|-----------------|-----------------|
| I/O 标准 <sup>1, 2</sup> | V,最小<br>值 | V,最大值                    | V,最小值                    | V,最大值                    | V,最大值                       | V,最小值                       | mA              | mA              |
| HSTL_I                 | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 8.0             | -8.0            |
| HSTL_I_18              | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 8.0             | -8.0            |
| HSUL_12                | -0.300    | V <sub>REF</sub> - 0.130 | V <sub>REF</sub> + 0.130 | V <sub>CCO</sub> + 0.300 | 20% V <sub>CCO</sub>        | 80% V <sub>CCO</sub>        | 0.1             | -0.1            |
| LVCMOS12               | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 注释 3            | 注释 3            |
| LVCMOS15               | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.450                       | V <sub>CCO</sub> - 0.450    | 注释 4            | 注释 4            |
| LVCMOS18               | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.450                       | V <sub>CCO</sub> - 0.450    | 注释 4            | 注释 4            |
| LVCMOS25               | -0.300    | 0.700                    | 1.700                    | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 注释 4            | 注释 4            |
| LVCMOS33               | -0.300    | 0.800                    | 2.000                    | 3.400                    | 0.400                       | V <sub>CCO</sub> - 0.400    | 注释 4            | 注释 4            |
| LVTTL                  | -0.300    | 0.800                    | 2.000                    | 3.400                    | 0.400                       | 2.400                       | 注释 4            | 注释 4            |
| SSTL12                 | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.150 | V <sub>CCO</sub> /2 + 0.150 | 14.25           | -14.25          |
| SSTL135                | -0.300    | V <sub>REF</sub> - 0.090 | V <sub>REF</sub> + 0.090 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.150 | V <sub>CCO</sub> /2 + 0.150 | 8.9             | -8.9            |
| SSTL135_II             | -0.300    | V <sub>REF</sub> - 0.090 | V <sub>REF</sub> + 0.090 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.150 | V <sub>CCO</sub> /2 + 0.150 | 13.0            | -13.0           |
| SSTL15                 | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.175 | V <sub>CCO</sub> /2 + 0.175 | 8.9             | -8.9            |
| SSTL15_II              | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.175 | V <sub>CCO</sub> /2 + 0.175 | 13.0            | -13.0           |
| SSTL18_I               | -0.300    | V <sub>REF</sub> - 0.125 | V <sub>REF</sub> + 0.125 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.470 | V <sub>CCO</sub> /2 + 0.470 | 8.0             | -8.0            |
| SSTL18_II              | -0.300    | V <sub>REF</sub> - 0.125 | V <sub>REF</sub> + 0.125 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.600 | V <sub>CCO</sub> /2 + 0.600 | 13.4            | -13.4           |

- 1. 根据相关规格经测试所得。
- 2. 此处标准是使用默认 I/O 标准配置指定的。欲知详情,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。
- 3. HD I/O bank 中支持的驱动强度为 4 mA、8 mA 或 12 mA。
- 4. HD I/O bank 中支持的驱动强度为 4 mA、8 mA、12 mA 或 16 mA。



## 表 15: HP I/O Bank 的 SelectIO DC 输入和输出电平

|                                |           | V <sub>IL</sub>          | V                        | IH                       | V <sub>OL</sub>             | V <sub>OH</sub>             | I <sub>OL</sub> | I <sub>OH</sub> |
|--------------------------------|-----------|--------------------------|--------------------------|--------------------------|-----------------------------|-----------------------------|-----------------|-----------------|
| I/O 标准 <sup>1, 2, 3</sup>      | V,最小<br>值 | V,最大值                    | V,最小值                    | V,最大值                    | V,最大值                       | V,最小值                       | mA              | mA              |
| HSTL_I                         | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 5.8             | -5.8            |
| HSTL_I_12                      | -0.300    | V <sub>REF</sub> - 0.080 | V <sub>REF</sub> + 0.080 | V <sub>CCO</sub> + 0.300 | 25% V <sub>CCO</sub>        | 75% V <sub>CCO</sub>        | 4.1             | -4.1            |
| HSTL_I_18                      | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 6.2             | -6.2            |
| HSUL_12                        | -0.300    | V <sub>REF</sub> - 0.130 | V <sub>REF</sub> + 0.130 | V <sub>CCO</sub> + 0.300 | 20% V <sub>CCO</sub>        | 80% V <sub>CCO</sub>        | 0.1             | -0.1            |
| LVCMOS12                       | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.400                       | V <sub>CCO</sub> - 0.400    | 注释 4            | 注释 4            |
| LVCMOS15                       | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.450                       | V <sub>CCO</sub> - 0.450    | 注释 5            | 注释 5            |
| LVCMOS18                       | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.450                       | V <sub>CCO</sub> - 0.450    | 注释 5            | 注释 5            |
| LVDCI_15                       | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.450                       | V <sub>CCO</sub> - 0.450    | 7.0             | -7.0            |
| LVDCI_18                       | -0.300    | 35% V <sub>CCO</sub>     | 65% V <sub>CCO</sub>     | V <sub>CCO</sub> + 0.300 | 0.450                       | V <sub>CCO</sub> - 0.450    | 7.0             | -7.0            |
| SSTL12                         | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.150 | V <sub>CCO</sub> /2 + 0.150 | 8.0             | -8.0            |
| SSTL135                        | -0.300    | V <sub>REF</sub> - 0.090 | V <sub>REF</sub> + 0.090 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.150 | V <sub>CCO</sub> /2 + 0.150 | 9.0             | -9.0            |
| SSTL15                         | -0.300    | V <sub>REF</sub> - 0.100 | V <sub>REF</sub> + 0.100 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.175 | V <sub>CCO</sub> /2 + 0.175 | 10.0            | -10.0           |
| SSTL18_I                       | -0.300    | V <sub>REF</sub> - 0.125 | V <sub>REF</sub> + 0.125 | V <sub>CCO</sub> + 0.300 | V <sub>CCO</sub> /2 - 0.470 | V <sub>CCO</sub> /2 + 0.470 | 7.0             | -7.0            |
| MIPI_DPHY_ DCI_LP <sup>6</sup> | -0.300    | 0.550                    | 0.880 <sup>7</sup>       | V <sub>CCO</sub> + 0.300 | 0.050                       | 1.100                       | 0.01            | -0.01           |

### 注释:

- 1. 根据相关规格经测试所得。
- 2. 此处标准是使用默认 I/O 标准配置指定的。欲知详情,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。
- 3. 如需了解 POD10 和 POD12 DC 输入电平和输出电平,请参阅表 16、表 21 和表 22。
- 4. HP I/O bank 中支持的驱动强度为 2 mA、4 mA、6 mA 或 8 mA。
- 5. HP I/O bank 中支持的驱动强度为 2 mA、4 mA、6 mA、8 mA 或 12 mA。
- 6. MIPI\_DPHY\_DCI 的低功耗选项。
- 7. 以 1.5 Gb/s 到 2.5 Gb/s 的数据速率工作时,最低  $V_{IH}$  为 0.790V。仅限 XC 和 XA 器件才支持表 72 中所概述的这些数据速率。

### 表 16: 单端 POD10 和 POD12 I/O 标准的 DC 输入电平

| I/O 标准 <sup>1, 2</sup> | V      | IL                       | V                        | IH                       |
|------------------------|--------|--------------------------|--------------------------|--------------------------|
| 1/ 〇 初/庄               | V,最小值  | V,最大值                    | V,最小值                    | V,最大值                    |
| POD10                  | -0.300 | V <sub>REF</sub> - 0.068 | V <sub>REF</sub> + 0.068 | V <sub>CCO</sub> + 0.300 |
| POD12                  | -0.300 | V <sub>REF</sub> - 0.068 | V <sub>REF</sub> + 0.068 | V <sub>CCO</sub> + 0.300 |

- 1. 根据相关规格经测试所得。
- 2. 此处标准是使用默认 I/O 标准配置指定的。欲知详情,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。



### 表 17: 差分 SelectIO DC 输入和输出电平

| I/O 标准                             | '     | V <sub>ICM</sub> (V) <sup>1</sup> |       |       | V <sub>ID</sub> (V) <sup>2</sup> |       | V <sub>ILHS</sub> <sup>3</sup> V <sub>IHHS</sub> <sup>3</sup> |       | V <sub>OCM</sub> (V) <sup>4</sup> |       |       | V <sub>OD</sub> (V) <sup>5</sup> |       |       |
|------------------------------------|-------|-----------------------------------|-------|-------|----------------------------------|-------|---------------------------------------------------------------|-------|-----------------------------------|-------|-------|----------------------------------|-------|-------|
| 1/0 标准                             | 最小值   | 典型值                               | 最大值   | 最小值   | 典型值                              | 最大值   | 最小值                                                           | 最大值   | 最小值                               | 典型值   | 最大值   | 最小值                              | 典型值   | 最大值   |
| SUB_LVDS <sup>8</sup>              | 0.500 | 0.900                             | 1.300 | 0.070 | -                                | -     | -                                                             | -     | 0.700                             | 0.900 | 1.100 | 0.100                            | 0.150 | 0.200 |
| LVPECL                             | 0.300 | 1.200                             | 1.425 | 0.100 | 0.350                            | 0.600 | -                                                             | -     | -                                 | -     | -     | -                                | -     | -     |
| SLVS_400_18                        | 0.070 | 0.200                             | 0.330 | 0.140 | -                                | 0.450 | -                                                             | -     | -                                 | -     | -     | -                                | -     | -     |
| SLVS_400_25                        | 0.070 | 0.200                             | 0.330 | 0.140 | -                                | 0.450 | -                                                             | -     | -                                 | -     | -     | -                                | -     | -     |
| MIPI_DPHY_ DCI_HS <sup>9, 10</sup> | 0.070 | -                                 | 0.330 | 0.070 | -                                | -     | -0.040                                                        | 0.460 | 0.150                             | 0.200 | 0.250 | 0.140                            | 0.200 | 0.270 |

#### 注释:

- 1. V<sub>ICM</sub> 是输入共模电压。
- 2. V<sub>ID</sub> 是输入差分电压 (Q Q)。
- 3. V<sub>IHHS</sub> 和 V<sub>ILHS</sub> 分别属于单端输入高电压和单端输入低电压。
- 4. V<sub>OCM</sub> 是输出共模电压。
- 5. V<sub>OD</sub> 是输出差分电压 (Q Q)。
- 6. LVDS\_25 在表 23 中指定。
- 7. LVDS 在表 24 中指定。
- 8. 在 HD I/O bank 中仅支持 SUB\_LVDS 接收器。
- 9. MIPI\_DPHY\_DCI 的高速选项。 $V_{ID}$  最大值与相应标准规格相符。可接受更高的  $V_{ID}$ ,前提是同时满足  $V_{IN}$  规格。
- 10. 以 1.5 Gb/s 到 2.5 Gb/s 的数据速率工作时,最低  $V_{ID}$  为 0.040 $V_{o}$  仅限 XC 和 XA 器件才支持表 72 中所概述的这些数据速率。

## 表 18: HD I/O Bank 的互补差分 SelectIO DC 输入和输出电平

| I/O 标准          |       | V <sub>ICM</sub> (V) <sup>1</sup> |       | $V_{ID}$ | (V) <sup>2</sup> | V <sub>OL</sub> (V) <sup>3</sup> | V <sub>OH</sub> (V) <sup>4</sup> | I <sub>OL</sub> | I <sub>OH</sub> |
|-----------------|-------|-----------------------------------|-------|----------|------------------|----------------------------------|----------------------------------|-----------------|-----------------|
| 1/〇 柳冲          | 最小值   | 典型值                               | 最大值   | 最小值      | 最大值              | 最大值                              | 最小值                              | mA              | mA              |
| DIFF_HSTL_I     | 0.300 | 0.750                             | 1.125 | 0.100    | -                | 0.400                            | V <sub>CCO</sub> - 0.400         | 8.0             | -8.0            |
| DIFF_HSTL_I_18  | 0.300 | 0.900                             | 1.425 | 0.100    | -                | 0.400                            | V <sub>CCO</sub> - 0.400         | 8.0             | -8.0            |
| DIFF_HSUL_12    | 0.300 | 0.600                             | 0.850 | 0.100    | -                | 20% V <sub>CCO</sub>             | 80% V <sub>CCO</sub>             | 0.1             | -0.1            |
| DIFF_SSTL12     | 0.300 | 0.600                             | 0.850 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.150    | (V <sub>CCO</sub> /2) + 0.150    | 14.25           | -14.25          |
| DIFF_SSTL135    | 0.300 | 0.675                             | 1.000 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.150    | (V <sub>CCO</sub> /2) + 0.150    | 8.9             | -8.9            |
| DIFF_SSTL135_II | 0.300 | 0.675                             | 1.000 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.150    | (V <sub>CCO</sub> /2) + 0.150    | 13.0            | -13.0           |
| DIFF_SSTL15     | 0.300 | 0.750                             | 1.125 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.175    | (V <sub>CCO</sub> /2) + 0.175    | 8.9             | -8.9            |
| DIFF_SSTL15_II  | 0.300 | 0.750                             | 1.125 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.175    | (V <sub>CCO</sub> /2) + 0.175    | 13.0            | -13.0           |
| DIFF_SSTL18_I   | 0.300 | 0.900                             | 1.425 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.470    | (V <sub>CCO</sub> /2) + 0.470    | 8.0             | -8.0            |
| DIFF_SSTL18_II  | 0.300 | 0.900                             | 1.425 | 0.100    | -                | (V <sub>CCO</sub> /2) - 0.600    | (V <sub>CCO</sub> /2) + 0.600    | 13.4            | -13.4           |

- 1. V<sub>ICM</sub> 是输入共模电压。
- 2. V<sub>ID</sub> 是输入差分电压。
- 3. VOL 是单端低输出电压。
- 4. V<sub>OH</sub> 是单端高输出电压。



### 表 19: HP I/O Bank 的互补差分 SelectIO DC 输入和输出电平

| I/O 标准 <sup>1</sup> |                               | V <sub>ICM</sub> (V) <sup>2</sup> |                               | V <sub>ID</sub> (V) <sup>3</sup> |     | V <sub>OL</sub> (V) <sup>4</sup> | V <sub>OH</sub> (V) <sup>5</sup> | I <sub>OL</sub> | I <sub>OH</sub> |
|---------------------|-------------------------------|-----------------------------------|-------------------------------|----------------------------------|-----|----------------------------------|----------------------------------|-----------------|-----------------|
| 1/〇 柳冲              | 最小值                           | 典型值                               | 最大值                           | 最小值                              | 最大值 | 最大值                              | 最小值                              | mA              | mA              |
| DIFF_HSTL_I         | 0.680                         | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.150 | 0.100                            | -   | 0.400                            | V <sub>CCO</sub> - 0.400         | 5.8             | -5.8            |
| DIFF_HSTL_I_12      | 0.400 x V <sub>CCO</sub>      | V <sub>CCO</sub> /2               | 0.600 x V <sub>CCO</sub>      | 0.100                            | -   | 0.250 x V <sub>CCO</sub>         | 0.750 x V <sub>CCO</sub>         | 4.1             | -4.1            |
| DIFF_HSTL_I_18      | (V <sub>CCO</sub> /2) - 0.175 | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.175 | 0.100                            | -   | 0.400                            | V <sub>CCO</sub> - 0.400         | 6.2             | -6.2            |
| DIFF_HSUL_12        | (V <sub>CCO</sub> /2) - 0.120 | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.120 | 0.100                            | -   | 20% V <sub>CCO</sub>             | 80% V <sub>CCO</sub>             | 0.1             | -0.1            |
| DIFF_SSTL12         | (V <sub>CCO</sub> /2) - 0.150 | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.150 | 0.100                            | -   | (V <sub>CCO</sub> /2) - 0.150    | (V <sub>CCO</sub> /2) + 0.150    | 8.0             | -8.0            |
| DIFF_SSTL135        | (V <sub>CCO</sub> /2) - 0.150 | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.150 | 0.100                            | -   | (V <sub>CCO</sub> /2) - 0.150    | (V <sub>CCO</sub> /2) + 0.150    | 9.0             | -9.0            |
| DIFF_SSTL15         | (V <sub>CCO</sub> /2) - 0.175 | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.175 | 0.100                            | -   | (V <sub>CCO</sub> /2) - 0.175    | (V <sub>CCO</sub> /2) + 0.175    | 10.0            | -10.0           |
| DIFF_SSTL18_I       | (V <sub>CCO</sub> /2) - 0.175 | V <sub>CCO</sub> /2               | (V <sub>CCO</sub> /2) + 0.175 | 0.100                            | -   | (V <sub>CCO</sub> /2) - 0.470    | (V <sub>CCO</sub> /2) + 0.470    | 7.0             | -7.0            |

### 注释:

- 1. 如需了解 DIFF\_POD10 和 DIFF\_POD12 HP I/O bank 规格,请参阅表 20、表 21 和表 22。
- 2. V<sub>ICM</sub> 是输入共模电压。
- 3. V<sub>ID</sub> 是输入差分电压。
- 4. VOL 是单端低输出电压。
- 5. V<sub>OH</sub> 是单端高输出电压。

### 表 20: 差分 POD10 和 POD12 I/O 标准的 DC 输入电平

| I/O 标准 <sup>1, 2</sup> |      | V <sub>ICM</sub> (V) | V <sub>ID</sub> (V) |      |     |
|------------------------|------|----------------------|---------------------|------|-----|
| 1/ 〇 柳/庄               | 最小值  | 典型值                  | 最大值                 | 最小值  | 最大值 |
| DIFF_POD10             | 0.63 | 0.70                 | 0.77                | 0.14 | -   |
| DIFF_POD12             | 0.76 | 0.84                 | 0.92                | 0.16 | -   |

### 注释:

- 1. 根据相关规格经测试所得。
- 2. 此处标准是使用默认 I/O 标准配置指定的。欲知详情,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。

### 表 21: 单端和差分 POD10 和 POD12 标准的 DC 输出电平

| 标识              | 描述 <sup>1, 2</sup> | V <sub>OUT</sub>               | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------|--------------------|--------------------------------|-----|-----|-----|----|
| R <sub>OL</sub> | 下拉电阻               | V <sub>OM_DC</sub> (如表 22 中所述) | 36  | 40  | 44  | Ω  |
| R <sub>OH</sub> | 上拉电阻               | V <sub>OM_DC</sub> (如表 22 中所述) | 36  | 40  | 44  | Ω  |

#### 注释:

- 1. 根据相关规格经测试所得。
- 2. 此处标准是使用默认 I/O 标准配置指定的。欲知详情,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。

### 表 22: 单端和差分 POD10 和 POD12 标准的 DC 输出电平定义

| 标识                 | 描述                       | 所有速度等级                 | 单位 |
|--------------------|--------------------------|------------------------|----|
| V <sub>OM_DC</sub> | DC 输出中压测量电平(对应于 IV 曲线线性) | 0.8 x V <sub>CCO</sub> | ٧  |

## LVDS DC 规格 (LVDS\_25)

在 HD I/O bank 中遵循 LVDS\_25 标准。如需了解更多信息,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。



### 表 23: LVDS 25 DC 规格

| 标识                            | DC 参数                                             | 最小值   | 典型值   | 最大值              | 单位 |
|-------------------------------|---------------------------------------------------|-------|-------|------------------|----|
| V <sub>CCO</sub> <sup>1</sup> | 供电电压                                              | 2.375 | 2.500 | 2.625            | V  |
| V <sub>IDIFF</sub>            | 差分输入电压:<br>(Q - Q), Q = High<br>(Q - Q), Q = High | 100   | 350   | 600 <sup>2</sup> | mV |
| V <sub>ICM</sub>              | 输入共模电压                                            | 0.300 | 1.200 | 1.425            | V  |

#### 注释:

- 1. HD I/O bank 中的 LVDS\_25 仅支持输入。无内部终端的 LVDS\_25 输入不具有 V<sub>CCO</sub> 要求。只要输入电压电平不违反 I/O 引脚电压的推荐工作条件 (表 2)规格 V<sub>IN</sub>,即可选择任意 V<sub>CCO</sub>。
- 2. V<sub>IDIFF</sub> 最大值是针对 V<sub>ICM</sub> 规格最大值指定的。如果 V<sub>ICM</sub> 值较低,那么仅限在满足推荐的工作条件和过冲/下冲 V<sub>IN</sub> 规格的条件下,才能承受较高的 V<sub>DIFF</sub> 值。

## LVDS DC 规格 (LVDS)

在 HP I/O bank 中遵循 LVDS 标准。如需了解更多信息,请参阅《UltraScale 架构 SelectIO 资源用户指南》(UG571)。

#### 表 24: LVDS DC 规格

| 标识                               | DC 参数                                             | 条件                               | 最小值   | 典型值   | 最大值              | 单位 |
|----------------------------------|---------------------------------------------------|----------------------------------|-------|-------|------------------|----|
| V <sub>CCO</sub> <sup>1</sup>    | 供电电压                                              |                                  | 1.710 | 1.800 | 1.890            | ٧  |
| V <sub>ODIFF</sub> <sup>2</sup>  | 差分输出电压:<br>(Q - Q), Q = High<br>(Q - Q), Q = High | R <sub>T</sub> = 100Ω(Q 与 Q 信号间) | 247   | 350   | 454              | mV |
| V <sub>OCM</sub> <sup>2</sup>    | 输出共模电压                                            | R <sub>T</sub> = 100Ω(Q 与 Q 信号间) | 1.000 | 1.250 | 1.425            | ٧  |
| V <sub>IDIFF</sub> <sup>3</sup>  | 差分输入电压:<br>(Q - Q), Q = High<br>(Q - Q), Q = High |                                  | 100   | 350   | 600 <sup>3</sup> | mV |
| V <sub>ICM_DC</sub> <sup>4</sup> | 输入共模电压(DC 耦合)                                     |                                  | 0.300 | 1.200 | 1.425            | V  |
| V <sub>ICM_AC</sub> <sup>5</sup> | 输入共模电压(AC 耦合)                                     |                                  | 0.600 | -     | 1.100            | V  |

#### 注释:

- 1. 在 HP I/O bank 中,当 LVDS 配合仅限输入功能一起使用时,仅限不使用内部差分终端的情况下才能将此 LVDS 置于其中  $V_{CCO}$  电平不同于指定电平的 bank 中。在此场景中,必须选择  $V_{CCO}$  以避免输入引脚电压电平违反  $V_{IN}$  I/O 引脚电压的推荐工作条件(表 2)规格。
- 2. V<sub>OCM</sub> 和 V<sub>ODIFF</sub> 值适用于 LVDS\_PRE\_EMPHASIS = FALSE。
- 3.  $V_{\mathrm{IDIFF}}$  最大值是针对  $V_{\mathrm{ICM}}$  规格最大值指定的。如果  $V_{\mathrm{ICM}}$  值较低,那么仅限在满足推荐的工作条件和过冲/下冲  $V_{\mathrm{IN}}$  规格的条件下,才能承受较高的  $V_{\mathrm{DIFF}}$  值。
- 4. DC 耦合配置的输入共模电压。EQUALIZATION = EQ\_NONE(默认值)。
- 5. AC 耦合配置的外部输入共模电压规格。EQUALIZATION = EQ\_LEVEL0、EQ\_LEVEL1、EQ\_LEVEL2、EQ\_LEVEL3 和 EQ\_LEVEL4。

## AC 开关特性

本数据手册中所示的所有值均为根据下表中总结的 Vivado® Design Suite 中的速度规格所生成的。

### 表 25: 速度规格版本 (按器件)

| 2019.2.2 | 器件                                                                                                                                                                          |
|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1.27     | XCZU2CG、XCZU2EG、XCZU3CG、XCZU3EG、XCZU4CG、XCZU4EG、XCZU4EV、XCZU5CG、XCZU5EG、XCZU5EV、XCZU6CG、XCZU6EG、XCZU7CG、XCZU7EG、XCZU7EV、XCZU9CG、XCZU9EG、XCZU11EG、XCZU15EG、XCZU17EG、XCZU19EG |
|          | XQZU3EG、XQZU5EV、XQZU7EV、XQZU9EG、XQZU11EG、XQZU15EG、XQZU19EG                                                                                                                  |
|          | XAZU2EG、XAZU3EG、XAZU4EV、XAZU5EV、XAZU7EV 和 XAZU11EG                                                                                                                          |



开关特性是根据速度等级为基础来指定的,可指定为 Advance、Preliminary 或量产。每一种指定的开关特性定义如下:

- · Advance 产品规格: 这些规格仅基于仿真,通常在冻结器件设计规格不久后即可使用。虽然采用此项指定的速度等级被视为相对稳定 且保守,但可能发生某些漏报问题。
- · Preliminary 产品规格: 这些规格基于完整工程采样 (ES) 硅片特性。采用此项指定的器件和速度等级旨在更加明确地表明期望的量产硅 片性能。漏报延迟的概率相比于 Advance 数据显著降低。
- · 产品规格:一旦足够明确特定器件系列成员的量产硅片特性,即可发布这些规格以提供各种量产批次的规格与器件之间的完整关联。 此类规格不存在漏报延迟,客户将收到所有后续变更的正式通知。通常速度等级按由慢到快的顺序转换到量产。

## 测试 AC 开关特性

内部时序参数是通过测试内部模式衍生出来的。所有 AC 开关特性均表示最差情况下的供电电压和结温条件。

要获取更具体、更精确且最差情况下的保证数据,请使用静态时序分析器报告的值和反标注释来对网络列表进行仿真。除非另行说明,否则这些值适用于所有 Zynq UltraScale+ MPSoC。

## 速度等级指定

由于每个系列成员都是在不同时间生成的,不同类别间的移植完全取决于每个器件的制造工艺状态。表 26 根据速度等级来组织 Zynq UltraScale+ MPSoC 的当前状态。请参阅表 3,以查看按速度等级列示的工作电压。

### 表 26: 速度等级指定(按器件)

| SD //t- |         | 速度等级、温度范围和  | V <sub>CCINT</sub> 工作电压 <sup>1</sup>                                                                                                                                                                                                                                                                                                                   |
|---------|---------|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 器件      | Advance | Preliminary | 量产                                                                                                                                                                                                                                                                                                                                                     |
| XCZU2CG |         |             | -2E ( $V_{CCINT} = 0.85V$ ), -2I ( $V_{CCINT} = 0.85V$ )<br>-1E ( $V_{CCINT} = 0.85V$ ), -1I ( $V_{CCINT} = 0.85V$ )<br>-2LE ( $V_{CCINT} = 0.85V$ ), -2LE ( $V_{CCINT} = 0.72V$ ) <sup>1</sup><br>-1LI ( $V_{CCINT} = 0.85V$ ), -1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                             |
| XCZU2EG |         |             | -2E ( $V_{CCINT} = 0.85V$ ), -2I ( $V_{CCINT} = 0.85V$ )<br>-1E ( $V_{CCINT} = 0.85V$ ), -1I ( $V_{CCINT} = 0.85V$ )<br>-2LE ( $V_{CCINT} = 0.85V$ ), -2LE ( $V_{CCINT} = 0.72V$ ) <sup>1</sup><br>-1LI ( $V_{CCINT} = 0.85V$ ), -1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                             |
| XCZU3CG |         |             | -2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                     |
| XCZU3EG |         |             | -2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                     |
| XCZU4CG |         |             | -2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                     |
| XCZU4EG |         |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |



## 表 26: 速度等级指定(按器件)(续)

| 99 <i>(H</i> - | 速度等级、温度范围和 V <sub>CCINT</sub> 工作电压 <sup>1</sup> |             |                                                                                                                                                                                                                                                                                                                                                        |  |  |  |  |  |  |
|----------------|-------------------------------------------------|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 器件             | Advance                                         | Preliminary | 量产                                                                                                                                                                                                                                                                                                                                                     |  |  |  |  |  |  |
| XCZU4EV        |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU5CG        |                                                 |             | -2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                     |  |  |  |  |  |  |
| XCZU5EG        |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU5EV        |                                                 |             | -3E ( $V_{CCINT} = 0.90V$ )<br>-2E ( $V_{CCINT} = 0.85V$ ), -2I ( $V_{CCINT} = 0.85V$ )<br>-1E ( $V_{CCINT} = 0.85V$ ), -1I ( $V_{CCINT} = 0.85V$ )<br>-2LE ( $V_{CCINT} = 0.85V$ ), -2LE ( $V_{CCINT} = 0.72V$ ) <sup>1</sup><br>-1LI ( $V_{CCINT} = 0.85V$ ), -1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                              |  |  |  |  |  |  |
| XCZU6CG        |                                                 |             | -2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                     |  |  |  |  |  |  |
| XCZU6EG        |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU7CG        |                                                 |             | -2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                     |  |  |  |  |  |  |
| XCZU7EG        |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU7EV        |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU9CG        |                                                 |             | -2E ( $V_{CCINT} = 0.85V$ ), -2I ( $V_{CCINT} = 0.85V$ )<br>-1E ( $V_{CCINT} = 0.85V$ ), -1I ( $V_{CCINT} = 0.85V$ )<br>-2LE ( $V_{CCINT} = 0.85V$ ), -2LE ( $V_{CCINT} = 0.72V$ ) <sup>1</sup><br>-1LI ( $V_{CCINT} = 0.85V$ ), -1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                             |  |  |  |  |  |  |



## 表 26: 速度等级指定(按器件)(续)

| 92.//-   | 速度等级、温度范围和 V <sub>CCINT</sub> 工作电压 <sup>1</sup> |             |                                                                                                                                                                                                                                                                                                                                                        |  |  |  |  |  |  |
|----------|-------------------------------------------------|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 器件       | Advance                                         | Preliminary | 量产                                                                                                                                                                                                                                                                                                                                                     |  |  |  |  |  |  |
| XCZU9EG  |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU11EG |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU15EG |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU17EG |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XCZU19EG |                                                 |             | -3E (V <sub>CCINT</sub> = 0.90V)<br>-2E (V <sub>CCINT</sub> = 0.85V), -2I (V <sub>CCINT</sub> = 0.85V)<br>-1E (V <sub>CCINT</sub> = 0.85V), -1I (V <sub>CCINT</sub> = 0.85V)<br>-2LE (V <sub>CCINT</sub> = 0.85V), -2LE (V <sub>CCINT</sub> = 0.72V) <sup>1</sup><br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |  |  |  |  |  |  |
| XAZU2EG  |                                                 |             | -1I ( $V_{CCINT} = 0.85V$ )<br>-1Q ( $V_{CCINT} = 0.85V$ )<br>-1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                                                                                                                                                                                                |  |  |  |  |  |  |
| XAZU3EG  |                                                 |             | -1I ( $V_{CCINT} = 0.85V$ )<br>-1Q ( $V_{CCINT} = 0.85V$ )<br>-1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                                                                                                                                                                                                |  |  |  |  |  |  |
| XAZU4EV  |                                                 |             | -1I ( $V_{CCINT} = 0.85V$ )<br>-1Q ( $V_{CCINT} = 0.85V$ )<br>-1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                                                                                                                                                                                                |  |  |  |  |  |  |
| XAZU5EV  |                                                 |             | -1I ( $V_{CCINT} = 0.85V$ )<br>-1Q ( $V_{CCINT} = 0.85V$ )<br>-1LI ( $V_{CCINT} = 0.72V$ ) <sup>1</sup>                                                                                                                                                                                                                                                |  |  |  |  |  |  |
| XAZU7EV  | -1I (V <sub>CCINT</sub> = 0.85V)                |             | -1Q (V <sub>CCINT</sub> = 0.85V)                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| XAZU11EG | -1I (V <sub>CCINT</sub> = 0.85V)                |             | -1Q (V <sub>CCINT</sub> = 0.85V)                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| XQZU3EG  |                                                 |             | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                                                                                                                                          |  |  |  |  |  |  |
| XQZU5EV  |                                                 |             | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup>                                                                                                                                                          |  |  |  |  |  |  |



表 26: 速度等级指定(按器件)(续)

|          |         | 速度等级、温度范围和 V | / <sub>CCINT</sub> 工作电压 <sup>1</sup>                                                                                                                                                          |
|----------|---------|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 器件       | Advance | Preliminary  | 量产                                                                                                                                                                                            |
| XQZU7EV  |         |              | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |
| XQZU9EG  |         |              | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |
| XQZU11EG |         |              | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |
| XQZU15EG |         |              | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |
| XQZU19EG |         |              | -2I (V <sub>CCINT</sub> = 0.85V)<br>-1I (V <sub>CCINT</sub> = 0.85V)<br>-1M (V <sub>CCINT</sub> = 0.85V)<br>-1LI (V <sub>CCINT</sub> = 0.85V), -1LI (V <sub>CCINT</sub> = 0.72V) <sup>1</sup> |

## 注释:

1. 最低功耗的 -1L 和 -2L 器件(其中 V<sub>CCINT</sub> = 0.72V)在 Vivado Design Suite 中分别列为 -1LV 和 -2LV。

## 量产硅片和软件状态

在某些情况下,会先将某一特定系列的成员(和速度等级)发布到量产环境,然后再以正确的标签(Advance、Preliminary 和量产)来发布速度规格。在后续速度规格发布中会纠正所有标签差异。

表 27 列出了已发布的量产级 Zynq UltraScale+ MPSoC、速度等级和对应受支持的最低速度规格版本以及 Vivado 软件修订。其中列出的 Vivado 软件和速度规格均为量产所需的最低版本。所有后续发布的软件版本和速度规格均有效。

表 27: Zynq UltraScale+ MPSoC 器件量产软件和速度规格发布版本

|         | 速度等级和 V <sub>CCINT</sub> 工作电压 <sup>1</sup> |           |                        |     |     |                          |             |               |     |  |
|---------|--------------------------------------------|-----------|------------------------|-----|-----|--------------------------|-------------|---------------|-----|--|
| 器件      | 0.90V                                      |           | 0.72V                  |     |     |                          |             |               |     |  |
|         | -3                                         | -2        | -1                     | -1Q | -1M | -2L                      | -1L         | -2L           | -1L |  |
| XCZU2CG | 不适用                                        | Vivado 工具 | ₹ 2017.1 v1.10         | 不适用 | 不适用 | Vivado 工具 2017.3.1 v1.16 |             |               |     |  |
| XCZU2EG | 不适用                                        | Vivado 工具 | ₹ 2017.1 v1.10         | 不适用 | 不适用 | Vivado 工具 2017.3.1 v1.16 |             |               |     |  |
| XCZU3CG | 不适用                                        | Vivado 工具 | ₹ 2017.1 v1.10         | 不适用 | 不适用 | Vivado 工具 2017.3.1 v1.16 |             |               |     |  |
| XCZU3EG | 不适用                                        | Vivado 工具 | Į 2017.1 v1.10         | 不适用 | 不适用 | Vivado 工具 2017.3.1 v1.16 |             |               |     |  |
| XCZU4CG | 不适用                                        | Vivado 工具 | Į 2017.4 v1.17         | 不适用 | 不适用 |                          | Vivado 工具 2 | 2017.4.1 v1.1 | 8   |  |
| XCZU4EG | Vivado 工具<br>2018.2.1 v1.21                | Vivado 工具 | Vivado 工具 2017.4 v1.17 |     | 不适用 | Vivado 工具 2017.4.1 v1.18 |             |               |     |  |
| XCZU4EV | Vivado 工具<br>2018.2.1 v1.21                | Vivado 工具 | 1 2017.4 v1.17         | 不适用 | 不适用 | Vivado 工具 2017.4.1 v1.18 |             |               |     |  |
| XCZU5CG | 不适用                                        | Vivado 工具 | 1 2017.4 v1.17         | 不适用 | 不适用 |                          | Vivado 工具 2 | 2017.4.1 v1.1 | 8   |  |



## 表 27: Zynq UltraScale+ MPSoC 器件量产软件和速度规格发布版本 (续)

|          |                             |           |                           | 速度等级和                       | I V <sub>CCINT</sub> 工作电压   | <u> </u>                 |                             |             |                             |  |
|----------|-----------------------------|-----------|---------------------------|-----------------------------|-----------------------------|--------------------------|-----------------------------|-------------|-----------------------------|--|
| 器件       | 0.90V                       |           |                           | 0.85                        | V                           |                          |                             |             | 0.72V                       |  |
|          | -3                          | -2        | -1                        | -1Q                         | -1M                         | -2L                      | -1L                         | -2L         | -1L                         |  |
| XCZU5EG  | Vivado 工具<br>2018.2.1 v1.21 | Vivado 工具 | !<br>2017.4 v1.17         | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.4.1 v1 | .18                         |  |
| XCZU5EV  | Vivado 工具<br>2018.2.1 v1.21 | Vivado 工具 | ₹ 2017.4 v1.17            | 不适用                         | 不适用                         | Vivado 工具 2017.4.1 v1.18 |                             |             |                             |  |
| XCZU6CG  | 不适用                         | Vivado 工具 | ₹ 2017.1 v1.10            | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.3.1 v1 | .16                         |  |
| XCZU6EG  | Vivado 工具<br>2018.2.1 v1.21 | Vivado 工具 | 2017.1 v1.10              | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.3.1 v1 | .16                         |  |
| XCZU7CG  | 不适用                         | Vivado 工具 | ₹ 2017.4 v1.17            | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.4.1 v1 | .18                         |  |
| XCZU7EG  | Vivado 工具<br>2018.2.1 v1.21 | Vivado 工具 | ₹ 2017.4 v1.17            | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.4.1 v1 | .18                         |  |
| XCZU7EV  | Vivado 工具<br>2018.2.1 v1.21 | Vivado 工具 | ₹ 2017.4 v1.17            | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.4.1 v1 | .18                         |  |
| XCZU9CG  | 不适用                         | Vivado 工具 | ₹ 2017.1 v1.10            | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.3.1 v1 | .16                         |  |
| XCZU9EG  | Vivado 工具<br>2018.2.1 v1.21 | Vivado 工具 | !2017.1 v1.10             | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.3.1 v1 | .16                         |  |
| XCZU11EG | Vivado 工具<br>2018.1 v1.19   | Vivado 工具 | ₹ 2017.3 v1.15            | 不适用                         | 不适用                         |                          | Vivado 工具 2                 | 2017.4.1 v1 | .18                         |  |
| XCZU15EG | Vivado 工具<br>2018.1 v1.19   | Vivado 工具 | ₹ 2017.2 v1.12            | 不适用                         | 不适用                         | Vivado 工具 2017.3.1 v1.16 |                             |             |                             |  |
| XCZU17EG | Vivado 工具<br>2018.1 v1.19   | Vivado 工具 | 2017.2.1 v1.13            | 不适用                         | 不适用                         | Vivado 工具 2017.4 v1.17   |                             |             |                             |  |
| XCZU19EG | Vivado 工具<br>2018.1 v1.19   | Vivado 工具 | 2017.2.1 v1.13            | 不适用                         | 不适用                         | Vivado 工具 2017.4 v1.17   |                             |             | 17                          |  |
| XAZU2EG  | 不适用                         | 不适用       | Vivado 工具                 | 2017.3 v1.15                | 不适用                         | 不适用                      | 不适用                         | 不适用         | Vivado 工具<br>2017.3.1 v1.16 |  |
| XAZU3EG  | 不适用                         | 不适用       | Vivado 工具                 | 2017.3 v1.15                | 不适用                         | 不适用                      | 不适用                         | 不适用         | Vivado 工具<br>2017.3.1 v1.16 |  |
| XAZU4EV  | 不适用                         | 不适用       | Vivado 工具<br>2017.4 v1.17 | Vivado 工具<br>2018.2 v1.20   | 不适用                         | 不适用                      | 不适用                         | 不适用         | Vivado 工具<br>2017.4.1 v1.18 |  |
| XAZU5EV  | 不适用                         | 不适用       | Vivado 工具<br>2017.4 v1.17 | Vivado 工具<br>2018.2 v1.20   | 不适用                         | 不适用                      | 不适用                         | 不适用         | Vivado 工具<br>2017.4.1 v1.18 |  |
| XAZU7EV  | 不适用                         | 不适用       |                           | Vivado 工具<br>2019.1.1 v1.26 | 不适用                         | 不适用                      | 不适用                         | 不适用         | 不适用                         |  |
| XAZU11EG | 不适用                         | 不适用       |                           | Vivado 工具<br>2019.1.1 v1.26 | 不适用                         | 不适用                      | 不适用                         | 不适用         | 不适用                         |  |
| XQZU3EG  | 不适用                         | Vivado 工具 | 2018.3 v1.23              | 不适用                         | Vivado 工具<br>2018.3 v1.23   | 不适用                      | Vivado 工具<br>2018.3 v1.23   | 不适用         | Vivado 工具<br>2018.3 v1.23   |  |
| XQZU5EV  | 不适用                         | Vivado 工具 | 2018.2.2 v1.22            | 不适用                         | Vivado 工具<br>2018.2.2 v1.22 | 不适用                      | Vivado 工具<br>2018.2.2 v1.22 | 不适用         | Vivado 工具<br>2018.2.2 v1.22 |  |
| XQZU7EV  | 不适用                         | Vivado 工具 | 2018.2.2 v1.22            | 不适用                         | Vivado 工具<br>2018.2.2 v1.22 |                          |                             |             | Vivado 工具<br>2018.2.2 v1.22 |  |
| XQZU9EG  | 不适用                         | Vivado 工具 | 1 2018.3 v1.23            | 不适用                         | Vivado 工具<br>2018.3 v1.23   | 不适用                      | Vivado 工具<br>2018.3 v1.23   | 不适用         | Vivado 工具<br>2018.3 v1.23   |  |
| XQZU11EG | 不适用                         | Vivado 工具 | ₹ 2018.3 v1.23            | 不适用                         | Vivado 工具<br>2018.3 v1.23   | 不适用                      | Vivado 工具<br>2018.3 v1.23   | 不适用         | Vivado 工具<br>2018.3 v1.23   |  |
| XQZU15EG | 不适用                         | Vivado 工具 | 2018.2.2 v1.22            | 不适用                         | Vivado 工具<br>2018.2.2 v1.22 | 不适用                      | Vivado 工具<br>2018.2.2 v1.22 | 不适用         | Vivado 工具<br>2018.2.2 v1.22 |  |



## 表 27: Zynq UltraScale+ MPSoC 器件量产软件和速度规格发布版本 (续)

|          |       |                        |    | 速度等级和 | I V <sub>CCINT</sub> 工作电压 | 1   |                           |       |                           |  |  |  |       |
|----------|-------|------------------------|----|-------|---------------------------|-----|---------------------------|-------|---------------------------|--|--|--|-------|
| 器件       | 0.90V | 0.85V 0.72V            |    |       |                           |     |                           | 0.85V |                           |  |  |  | 0.72V |
|          | -3    | -2                     | -1 | -1Q   | -1M                       | -2L | -1L                       | -2L   | -1L                       |  |  |  |       |
| XQZU19EG | 不适用   | Vivado 工具 2018.3 v1.23 |    | 不适用   | Vivado 工具<br>2018.3 v1.23 | 不适用 | Vivado 工具<br>2018.3 v1.23 | 不适用   | Vivado 工具<br>2018.3 v1.23 |  |  |  |       |

### 注释:

# 处理器系统 (PS) 性能特性

## 表 28: 处理器性能

| 标识                  | 描述          |      |      | 单位   |                |
|---------------------|-------------|------|------|------|----------------|
|                     | 抽心          | -3   | -2   | -1   | <del>-</del> μ |
| F <sub>APUMAX</sub> | 最高 APU 时钟频率 | 1500 | 1333 | 1200 | MHz            |
| F <sub>RPUMAX</sub> | 最高 RPU 时钟频率 | 600  | 533  | 500  | MHz            |
| F <sub>GPUMAX</sub> | 最高 GPU 时钟频率 | 667  | 600  | 600  | MHz            |

## 表 29: 配置和安全单元性能

| 标识                     | 描述             |     | 单位  |     |            |
|------------------------|----------------|-----|-----|-----|------------|
|                        | <b>用处</b>      | -3  | -2  | -1  | <b>羊</b> 世 |
| F <sub>CSUCIBMAX</sub> | 最大 CSU 加密接口块频率 | 400 | 400 | 400 | MHz        |

### 表 30: PS DDR 性能

|                   |                                              |                         |      | 速度   | 等级          |      |      |
|-------------------|----------------------------------------------|-------------------------|------|------|-------------|------|------|
|                   |                                              |                         | -3E  |      | -2I/-2LI    |      |      |
| 存储器标准             | 封装                                           | DRAM 类型                 | -2E/ | -2LE | -1I/-1M/-1Q |      | 单位   |
|                   |                                              |                         | -1E  |      | -1LI        |      |      |
|                   |                                              |                         | 最小值  | 最大值  | 最小值         | 最大值  |      |
| DDR4 <sup>4</sup> | 所有 FFV 和 FFR 封装、FBVB900、SFVC784 和<br>SFRC784 | 单列组件                    | 664  | 2400 | 1000        | 2400 | Mb/s |
|                   |                                              | 单列 DIMM <sup>1, 2</sup> | 664  | 2133 | 1000        | 2133 | Mb/s |
|                   |                                              | 双列 DIMM <sup>1, 3</sup> | 664  | 1866 | 1000        | 1866 | Mb/s |
|                   | SFVA625 <sup>7</sup>                         | 单列组件                    | 664  | 2133 | 1000        | 2133 | Mb/s |
|                   |                                              | 单列 DIMM <sup>1, 2</sup> | 664  | 1866 | 1000        | 1866 | Mb/s |
|                   |                                              | 双列 DIMM <sup>1, 3</sup> | 664  | 1600 | 1000        | 1600 | Mb/s |
|                   | SBVA484 <sup>7</sup>                         | 单列组件                    | 664  | 1066 | 1000        | 1066 | Mb/s |
|                   |                                              | 单列 DIMM <sup>1, 2</sup> | 664  | 1066 | 1000        | 1066 | Mb/s |
|                   |                                              | 双列 DIMM <sup>1, 3</sup> | 664  | 1066 | 1000        | 1066 | Mb/s |

<sup>1.</sup> 请参阅表 3 以获取工作电压(按速度等级划分)的完整列表。



## 表 30: PS DDR 性能 (续)

|                     |                                   |                         |          | 速度   | 等级          |       |      |
|---------------------|-----------------------------------|-------------------------|----------|------|-------------|-------|------|
|                     |                                   |                         | -3       | 3E   | -2I/        | '-2LI |      |
| 存储器标准               | 封装                                | DRAM 类型                 | -2E/-2LE |      | -1I/-1M/-1Q |       | 单位   |
|                     |                                   |                         |          | 1E   | -1LI        |       |      |
|                     |                                   |                         | 最小值      | 最大值  | 最小值         | 最大值   |      |
| LPDDR4 <sup>5</sup> | 所有 FFV 和 FFR 封装、FBVB900、SFVC784 和 | 单裸片封装 <sup>6,7</sup>    | 664      | 2400 | 1000        | 2400  | Mb/s |
|                     | SFRC784                           | 双裸片封装 6,7               | 664      | 2133 | 1000        | 2133  | Mb/s |
|                     | SFVA625                           | 单裸片封装 <sup>6,7</sup>    | 664      | 2133 | 1000        | 2133  | Mb/s |
|                     |                                   | 双裸片封装 6,7               | 664      | 1866 | 1000        | 1866  | Mb/s |
|                     | SBVA484                           | 单裸片封装 <sup>6,7</sup>    | 664      | 1066 | 1000        | 1066  | Mb/s |
|                     |                                   | 双裸片封装 6,7               | 664      | 1066 | 1000        | 1066  | Mb/s |
| DDR3                | 所有 FFV 和 FFR 封装、FBVB900、SFVC784 和 | 单列组件                    | 664      | 2133 | 1000        | 2133  | Mb/s |
|                     | SFRC784                           | 单列 DIMM <sup>1, 2</sup> | 664      | 1866 | 1000        | 1866  | Mb/s |
|                     |                                   | 双列 DIMM <sup>1, 3</sup> | 664      | 1600 | 1000        | 1600  | Mb/s |
|                     | SFVA625 <sup>7</sup>              | 单列组件                    | 664      | 1866 | 1000        | 1866  | Mb/s |
|                     |                                   | 单列 DIMM <sup>1, 2</sup> | 664      | 1600 | 1000        | 1600  | Mb/s |
|                     |                                   | 双列 DIMM <sup>1, 3</sup> | 664      | 1333 | 1000        | 1333  | Mb/s |
|                     | SBVA484 <sup>7</sup>              | 单列组件                    | 664      | 1066 | 1000        | 1066  | Mb/s |
|                     |                                   | 单列 DIMM <sup>1, 2</sup> | 664      | 1066 | 1000        | 1066  | Mb/s |
|                     |                                   | 双列 DIMM <sup>1, 3</sup> | 664      | 1066 | 1000        | 1066  | Mb/s |
| DDR3L               | 所有 FFV 和 FFR 封装、FBVB900、SFVC784 和 | 单列组件                    | 664      | 1866 | 1000        | 1866  | Mb/s |
|                     | SFRC784                           | 单列 DIMM <sup>1, 2</sup> | 664      | 1600 | 1000        | 1600  | Mb/s |
|                     |                                   | 双列 DIMM <sup>1, 3</sup> | 664      | 1333 | 1000        | 1333  | Mb/s |
|                     | SFVA625 <sup>7</sup>              | 单列组件                    | 664      | 1600 | 1000        | 1600  | Mb/s |
|                     |                                   | 单列 DIMM <sup>1, 2</sup> | 664      | 1333 | 1000        | 1333  | Mb/s |
|                     |                                   | 双列 DIMM <sup>1, 3</sup> | 664      | 1066 | 1000        | 1066  | Mb/s |
|                     | SBVA484 <sup>7</sup>              | 单列组件                    | 664      | 1066 | 1000        | 1066  | Mb/s |
|                     |                                   | 单列 DIMM <sup>1, 2</sup> | 664      | 1066 | 1000        | 1066  | Mb/s |
|                     |                                   | 双列 DIMM <sup>1, 3</sup> | 664      | 1066 | 1000        | 1066  | Mb/s |



### 表 30: PS DDR 性能 (续)

|        |                                   |                    | -3E      |      | -2I/-2LI |       |      |
|--------|-----------------------------------|--------------------|----------|------|----------|-------|------|
| 存储器标准  | 封装                                | DRAM 类型            | -2E/-2LE |      | -1I/-1I  | M/-1Q | 単位   |
|        |                                   |                    | -1E      |      | -1LI     |       |      |
|        |                                   |                    | 最小值      | 最大值  | 最小值      | 最大值   |      |
| LPDDR3 | 所有 FFV 和 FFR 封装、FBVB900、SFVC784 和 | 单裸片封装 <sup>8</sup> | 664      | 1600 | 1000     | 1600  | Mb/s |
|        | SFRC784                           | 双裸片封装8             | 664      | 1333 | 1000     | 1333  | Mb/s |
|        | SFVA625 <sup>7</sup>              | 单裸片封装8             | 664      | 1333 | 1000     | 1333  | Mb/s |
|        |                                   | 双裸片封装8             | 664      | 1066 | 1000     | 1066  | Mb/s |
|        | SBVA484 <sup>7</sup>              | 单裸片封装8             | 664      | 1066 | 1000     | 1066  | Mb/s |
|        |                                   | 双裸片封装8             | 664      | 1066 | 1000     | 1066  | Mb/s |

### 注释:

- 1. 双列直插式存储器模块 (DIMM) 包括 RDIMM、SODIMM 和 UDIMM。
- 2. 包括: 单列 1 插槽,双裸片封装双列。
- 3. 包括: 双列 1 插槽。
- 4. DDR4 SDRAM 的 JEDEC JESD79-4B 标准将最大 t<sub>CK</sub> 限制为 1.6 ns。由于存在此限制,赛灵思建议您与 DRAM 供应商协作,确认支持的数据速率不 超过 1066 Mb/s。
- 5. LPDDR4 支持只能通过 32 位接口获取。不支持字节模式 LPDDR4 器件。
- 6. 含 ECC 的 LPDDR4 单裸片封装受到针对 LPDDR4 双裸片封装指定的性能的限制。
- 7. 在 SBVA484 和 SFVA625 封装中,DDR4 支持只能通过 32 位或 16 位接口获取,其他存储器支持只能通过 32 位接口获取。
- 8. 定义的 64 位 LPDDR3 接口性能值不含 ECC 支持。

## 表 31: PS NAND NV-DDR 同步性能

| 存储器标准               | 模式 | -3    | -2    | -1    | 单位   |  |
|---------------------|----|-------|-------|-------|------|--|
|                     |    | 最大值   | 最大值   | 最大值   |      |  |
| NV-DDR <sup>1</sup> | 5  | 200   | 200   | 200   | Mb/s |  |
|                     | 4  | 166.6 | 166.6 | 166.6 | Mb/s |  |
|                     | 3  | 133.3 | 133.3 | 133.3 | Mb/s |  |
|                     | 2  | 100   | 100   | 100   | Mb/s |  |
|                     | 1  | 66.6  | 66.6  | 66.6  | Mb/s |  |
|                     | 0  | 40    | 40    | 40    | Mb/s |  |

### 注释:

1. NV-DDR 的 PS NAND 存储器控制器接口开关特性符合 ONFI 3.1 规格的要求。



### 表 32: PS NAND SDR 异步性能

| 存储器标准               | 模式 | -3   | -2   | -1   | 单位   |
|---------------------|----|------|------|------|------|
|                     |    | 最大值  | 最大值  | 最大值  |      |
| SDR <sup>1, 2</sup> | 5  | 50   | 50   | 50   | Mb/s |
|                     | 4  | 40   | 40   | 40   | Mb/s |
|                     | 3  | 33.3 | 33.3 | 33.3 | Mb/s |
|                     | 2  | 28.5 | 28.5 | 28.5 | Mb/s |
|                     | 1  | 20   | 20   | 20   | Mb/s |
|                     | 0  | 10   | 10   | 10   | Mb/s |

### 注释:

- 1. SDR 的 PS NAND 存储器控制器接口开关特性符合 ONFI 3.1 规格的要求。
- 2. NAND 控制器参考时钟频率最高为 83 MHz。

### 表 33: PS-PL 接口性能

| 标识                        | 描述                        | 最小值 | 最大值 | 单位  |
|---------------------------|---------------------------|-----|-----|-----|
| F <sub>EMIOGEMCLK</sub>   | EMIO 千兆以太网控制器最高频率         | -   | 125 | MHz |
| F <sub>EMIOSDCLK</sub>    | EMIO SD 控制器最高频率           | -   | 25  | MHz |
| F <sub>EMIOSPICLK</sub>   | EMIO SPI 控制器最高频率          | -   | 25  | MHz |
| F <sub>EMIOTRACECLK</sub> | EMIO 走线控制器最高频率            | -   | 125 | MHz |
| F <sub>FCIDMACLK</sub>    | 流程控制器接口 DMA 最高频率          | -   | 333 | MHz |
| F <sub>AXICLK</sub>       | AXI 接口最佳性能                | -   | 333 | MHz |
| F <sub>DPLIVEVIDEO</sub>  | DisplayPort 控制器实时视频接口最高频率 | -   | 300 | MHz |

# PS 开关特性

## PS 时钟

## 表 34: PS 参考时钟要求

| 标识                     | 描述 1                                      | 最小值 | 典型值 | 最大值  | 单位  |
|------------------------|-------------------------------------------|-----|-----|------|-----|
| T <sub>RMSJPSCLK</sub> | PS_REF_CLK 输入 RMS 时钟抖动                    | -   | -   | 3    | ps  |
| T <sub>PJPSCLK</sub>   | PS_REF_CLK 输入周期抖动(峰峰值)<br>时钟周期数 = 10,000  | -   | -   | 50   | ps  |
| T <sub>DCPSCLK</sub>   | PS_REF_CLK 占空比                            | 45  | -   | 55   | %   |
| T <sub>RFPSCLK</sub>   | PS_REF_CLK 上升时间 (20%-80%) 和下降时间 (80%-20%) | -   | -   | 2.22 | ns  |
| F <sub>PSCLK</sub>     | PS_REF_CLK 频率                             | 27  | -   | 60   | MHz |

## 注释:

1. 该表中的值适用于备用 PS 参考时钟输入 ALT\_REF\_CLK、AUX\_REF\_CLK 和 VIDEO\_CLK。



### 表 35: PS RTC 晶体要求

| 标识                  | 描述 1                        | 最小值 | 典型值  | 最大值 | 单位  |
|---------------------|-----------------------------|-----|------|-----|-----|
| F <sub>XTAL</sub>   | 并行谐振晶体频率                    | -   | 32.8 | -   | kHz |
| T <sub>FTXTAL</sub> | 频率容限                        | -20 | -    | 20  | ppm |
| C <sub>XTAL</sub>   | 晶体并行谐振的负载电容                 | -   | 12.5 | -   | pF  |
| R <sub>ESR</sub>    | 晶体 ESR(16.8 MHz 和 19.2 MHz) | -   | 70   | -   | ΚΩ  |
| C <sub>SHUNT</sub>  | 晶体分流电容                      | -   | 1.4  | -   | pF  |

### 注释:

1. 请参阅《Zynq UltraScale+ 器件技术参考手册》(UG1085) 中的晶体电路示例。

### 表 36: PS PLL 开关特性

| 标识                       | 描述            |      |      | 单位   |       |
|--------------------------|---------------|------|------|------|-------|
| የሁለ?                     | 押处            | -3   | -2   | -1   | ] #12 |
| T <sub>LOCKPSPLL</sub>   | PLL 最长锁定时间    | 100  | 100  | 100  | μs    |
| F <sub>PSPLLMAX</sub>    | PLL 最高输出频率    | 1600 | 1600 | 1600 | MHz   |
| F <sub>PSPLLMIN</sub>    | PLL 最低输出频率    | 750  | 750  | 750  | MHz   |
| F <sub>PSPLLVCOMAX</sub> | PLL 最高 VCO 频率 | 3000 | 3000 | 3000 | MHz   |
| F <sub>PSPLLVCOMIN</sub> | PLL 最低 VCO 频率 | 1500 | 1500 | 1500 | MHz   |

## 表 37: PS 复位断言时序要求

| 标识                 | 描述                            | 最小值 | 典型值 | 最大值 | 单位              |
|--------------------|-------------------------------|-----|-----|-----|-----------------|
| T <sub>PSPOR</sub> | 所需 PS_POR_B 断言时间 <sup>1</sup> | 10  | -   | -   | μs              |
| T <sub>PSRST</sub> | 所需 PS_SRST_B 断言时间             | 3   | -   | -   | PS_REF_CLK 时钟周期 |

## 注释:

## 表 38: PS 时钟开关特性

| 标识                              | 描述                    | 速度等级 |     |     | 单位               |
|---------------------------------|-----------------------|------|-----|-----|------------------|
| 小小小                             | <b>油</b> 处            | -3   | -2  | -1  | ] <del>*</del> W |
| F <sub>TOPSW_MAINMAX</sub>      | FPD AXI 互联时钟最高频率      | 600  | 533 | 533 | MHz              |
| F <sub>TOPSW_LSBUSMAX</sub>     | FPD APB 总线时钟最高频率      | 100  | 100 | 100 | MHz              |
| F <sub>GDMAMAX</sub>            | FPD-DMA 控制器时钟最高频率     | 600  | 600 | 600 | MHz              |
| F <sub>DPDMAMAX</sub>           | DisplayPort 控制器时钟最高频率 | 600  | 600 | 600 | MHz              |
| F <sub>LPD_SWITCH_CTRLMAX</sub> | LPD AXI 互联时钟最高频率      | 600  | 500 | 500 | MHz              |
| F <sub>LPD_LSBUS_CTRLMAX</sub>  | LPD APB 总线时钟最高频率      | 100  | 100 | 100 | MHz              |
| F <sub>ADMAMAX</sub>            | LPD-DMA 最高频率          | 600  | 500 | 500 | MHz              |
| F <sub>APLL_TO_LPDMAX</sub>     | APLL_TO_LPD 最高频率      | 533  | 533 | 533 | MHz              |
| F <sub>DPLL_TO_LPDMAX</sub>     | DPLL_TO_LPD 最高频率      | 533  | 533 | 533 | MHz              |
| F <sub>VPLL_TO_LPDMAX</sub>     | VPLL_TO_LPD 最高频率      | 533  | 533 | 533 | MHz              |
| F <sub>IOPLL_TO_FPDMAX</sub>    | IOPLL_TO_FPD 最大频率     | 533  | 533 | 533 | MHz              |
| F <sub>RPLL_TO_FPDMAX</sub>     | RPLL_TO_FPD 最高频率      | 533  | 533 | 533 | MHz              |

<sup>1.</sup> 当所有 PS 供电电压达到最低电平后,PS\_POR\_B 在上电时必须断言为低电平 (Low),并在 T<sub>PSPOR</sub> 期间继续保持此断言。当 PS 和 PL 同时上电并且上电后此应用同时使用 PS 和 PL 时,在 T<sub>POR</sub> 期间,PS\_POR\_B 在上电时必须断言为低电平 (Low)。



## PS 配置

## 表 39: 处理器配置访问端口开关特性

|                     |                       |       | 速度等组 | 及和 V <sub>CCINT</sub> コ | C作电压 |     |     |
|---------------------|-----------------------|-------|------|-------------------------|------|-----|-----|
| 标识                  | 描述                    | 0.90V | 0.8  | 5V                      | 0.7  | 2V  | 单位  |
|                     |                       | -3    | -2   | -1                      | -2   | -1  |     |
| F <sub>PCAPCK</sub> | 处理器配置访问端口 (PCAP) 最高频率 | 200   | 200  | 200                     | 150  | 150 | MHz |

## 表 40: 边界扫描端口开关特性

| 标识                                       | 描述              | 0.90V   | 0.8     | 5V      | 0.7     | ′2V     | 单位         |
|------------------------------------------|-----------------|---------|---------|---------|---------|---------|------------|
|                                          |                 | -3      | -2      | -1      | -2      | -1      |            |
| F <sub>TCK</sub>                         | JTAG 时钟最高频率     | 25      | 25      | 25      | 15      | 15      | MHz        |
| T <sub>TAPTCK</sub> /T <sub>TCKTAP</sub> | TMS 和 TDI 建立和保持 | 4.0/2.0 | 4.0/2.0 | 4.0/2.0 | 5.0/2.0 | 5.0/2.0 | ns,最小<br>值 |
| T <sub>TCKTDO</sub>                      | TCK 下降沿到 TDO 输出 | 16.1    | 16.1    | 16.1    | 24      | 24      | ns,最大<br>值 |

### 注释:

# PS 接口规格

# PS QSPI 控制器接口

表 41: **通用 QSPI 接口** 

| 标识                       | 描述 1                                      | 负载条件 <sup>2</sup> | 最小值 | 最大值 | 单位  |
|--------------------------|-------------------------------------------|-------------------|-----|-----|-----|
| QSPI 器件以 15              | 50 MHz 的时钟频率工作。已启用环回模式。LVCMOS 1.8V 或 LVCM | OS 3.3V I/O 标准。   | 1   |     |     |
| T <sub>DCQSPICLK1</sub>  | QSPI 时钟占空比                                | 15 pF             | 45  | 55  | %   |
| T <sub>QSPISSSCLK1</sub> | 从选择已断言至下一个时钟沿                             | 15 pF             | 5.0 | -   | ns  |
| T <sub>QSPISCLKSS1</sub> | 时钟沿到从选择断言已取消                              | 15 pF             | 5.0 | -   | ns  |
| T <sub>QSPICKO1</sub>    | 时钟到输出 (Clock to output) 延迟,所有输出           | 15 pF             | 2.9 | 4.5 | ns  |
| T <sub>QSPIDCK1</sub>    | 建立时间,所有输入                                 | 15 pF             | 0.9 | -   | ns  |
| T <sub>QSPICKD1</sub>    | 保持时间,所有输入                                 | 15 pF             | 1.0 | -   | ns  |
| F <sub>QSPICLK1</sub>    | QSPI 器件时钟频率                               | 15 pF             | -   | 150 | MHz |
| F <sub>QSPIREFCLK1</sub> | QSPI 参考时钟频率                               | 15 pF             | -   | 300 | MHz |
| QSPI 器件以 10              |                                           | OS 3.3V I/O 标准。   | •   |     |     |
| T <sub>DCQSPICLK2</sub>  | QSPI 时钟占空比                                | 15 pF             | 45  | 55  | %   |
|                          |                                           | 30 pF             | 45  | 55  | %   |
| T <sub>QSPISSSCLK2</sub> | 从选择已断言至下一个时钟沿                             | 15 pF             | 5.0 | -   | ns  |
|                          |                                           | 30 pF             | 5.0 | -   | ns  |
| T <sub>QSPISCLKSS2</sub> | 时钟沿到从选择断言已取消                              | 15 pF             | 5.0 | -   | ns  |
|                          |                                           | 30 pF             | 5.0 | -   | ns  |

<sup>1.</sup> 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度。



## 表 41: 通用 QSPI 接口 (续)

| 标识                       | 描述 1                               | 负载条件 <sup>2</sup> | 最小值  | 最大值  | 单位  |
|--------------------------|------------------------------------|-------------------|------|------|-----|
| T <sub>QSPICKO2</sub>    | 时钟到输出延迟,所有输出                       | 15 pF             | 3.2  | 7.4  | ns  |
|                          |                                    | 30 pF             | 3.2  | 7.4  | ns  |
| T <sub>QSPIDCK2</sub>    | 建立时间,所有输入                          | 15 pF             | 2.3  | -    | ns  |
|                          |                                    | 30 pF             | 2.3  | -    | ns  |
| T <sub>QSPICKD2</sub>    | 保持时间,所有输入                          | 15 pF             | 0.0  | -    | ns  |
|                          |                                    | 30 pF             | 0.0  | -    | ns  |
| F <sub>QSPICLK2</sub>    | QSPI 器件时钟频率                        | 15 pF             | -    | 100  | MHz |
|                          |                                    | 30 pF             | -    | 100  | MHz |
| F <sub>QSPIREFCLK2</sub> | QSPI 参考时钟频率                        | 15 pF             | -    | 200  | MHz |
|                          |                                    | 30 pF             | -    | 200  | MHz |
| QSPI 器件以 40              | )MHz 的时钟频率工作。已禁用环回。LVCMOS 1.8V I/O | 标准。               |      |      |     |
| T <sub>DCQSPICLK3</sub>  | QSPI 时钟占空比                         | 15 pF             | 45   | 55   | %   |
|                          |                                    | 30 pF             | 45   | 55   | %   |
| T <sub>QSPISSSCLK3</sub> | 从选择已断言至下一个时钟沿 <sup>3</sup>         | 15 pF             | 7.0  | -    | ns  |
|                          |                                    | 30 pF             | 7.0  | -    | ns  |
| T <sub>QSPISCLKSS3</sub> | 时钟沿到从选择断言已取消                       | 15 pF             | 7.0  | -    | ns  |
|                          |                                    | 30 pF             | 7.0  | -    | ns  |
| T <sub>QSPICKO3</sub>    | 时钟到输出延迟,所有输出                       | 15 pF             | 5.2  | 14.8 | ns  |
|                          |                                    | 30 pF             | 5.2  | 14.8 | ns  |
| T <sub>QSPIDCK3</sub>    | 建立时间,所有输入                          | 15 pF             | 13.4 | -    | ns  |
|                          |                                    | 30 pF             | 14.1 | -    | ns  |
| T <sub>QSPICKD3</sub>    | 保持时间,所有输入                          | 15 pF             | 0.0  | -    | ns  |
|                          |                                    | 30 pF             | 0.0  | -    | ns  |
| F <sub>QSPIREFCLK3</sub> | QSPI 参考时钟频率                        | 15 pF             | -    | 160  | MHz |
|                          |                                    | 30 pF             | -    | 160  | MHz |
| F <sub>QSPICLK3</sub>    | QSPI 时钟频率                          | 15 pF             | -    | 40   | MHz |
|                          |                                    | 30 pF             | -    | 40   | MHz |
| QSPI 器件以 40              | MHz 的时钟频率工作。已禁用环回。LVCMOS 3.3V I/O  | 标准。               | -    |      |     |
| T <sub>DCQSPICLK4</sub>  | QSPI 时钟占空比                         | 15 pF             | 45   | 55   | %   |
|                          |                                    | 30 pF             | 45   | 55   | %   |
| T <sub>QSPISSSCLK4</sub> | 从选择已断言至下一个时钟沿 <sup>3</sup>         | 15 pF             | 7.0  | -    | ns  |
|                          |                                    | 30 pF             | 7.0  | -    | ns  |
| T <sub>QSPISCLKSS4</sub> | 时钟沿到从选择断言已取消                       | 15 pF             | 7.0  | -    | ns  |
|                          |                                    | 30 pF             | 7.0  | -    | ns  |
| T <sub>QSPICKO4</sub>    | 时钟到输出延迟,所有输出                       | 15 pF             | 5.2  | 14.8 | ns  |
|                          |                                    | 30 pF             | 5.2  | 14.8 | ns  |
| T <sub>QSPIDCK4</sub>    | 建立时间,所有输入                          | 15 pF             | 13.9 | -    | ns  |
|                          |                                    | 30 pF             | 14.9 | -    | ns  |
| T <sub>QSPICKD4</sub>    | 保持时间,所有输入                          | 15 pF             | 0.0  | -    | ns  |
|                          |                                    | 30 pF             | 0.0  | -    | ns  |
| F <sub>QSPIREFCLK4</sub> | QSPI 参考时钟频率                        | 15 pF             | -    | 160  | MHz |
|                          |                                    | 30 pF             | -    | 160  | MHz |



## 表 41: 通用 QSPI 接口 (续)

| 标识                    | 描述 1      | 负载条件 <sup>2</sup> | 最小值 | 最大值 | 单位  |
|-----------------------|-----------|-------------------|-----|-----|-----|
| F <sub>QSPICLK4</sub> | QSPI 时钟频率 | 15 pF             | -   | 40  | MHz |
|                       |           | 30 pF             | -   | 40  | MHz |

### 注释:

- 1. 测试条件是针对如下通用 QSPI 接口配置的: 150/100 MHz, 12 mA 驱动强度,高压摆率。
- 2. 30 pF 负载适用于双并行堆栈模式或堆栈模式。
- 3. 仅当芯片选择与时钟之间已完成两个参考时钟周期编程时,T<sub>QSPISSSCLK3</sub> 和 T<sub>QSPISSSCLK4</sub> 才有效。

## 表 42: 线性 QSPI 接口

| 标识                       | 描述 1                                 | 负载条件 <sup>2</sup>     | 最小值  | 最大值  | 单位  |
|--------------------------|--------------------------------------|-----------------------|------|------|-----|
| QSPI 器件以 10              | 00 MHz 的时钟频率工作。已启用环回模式。LVCMOS 1.8V ឆ | 或 LVCMOS 3.3V I/O 标准。 |      |      |     |
| T <sub>DCQSPICLK5</sub>  | QSPI 时钟占空比                           | 15 pF                 | 45   | 55   | %   |
|                          |                                      | 30 pF                 | 45   | 55   | %   |
| T <sub>QSPISSSCLK5</sub> | 从选择已断言至下一个时钟沿 <sup>3</sup>           | 15 pF                 | 5.0  | 1    | ns  |
|                          |                                      | 30 pF                 | 5.0  | -    | ns  |
| T <sub>QSPISCLKSS5</sub> | 时钟沿到从选择断言已取消                         | 15 pF                 | 5.0  | -    | ns  |
|                          |                                      | 30 pF                 | 5.0  | -    | ns  |
| T <sub>QSPICKO5</sub>    | 时钟到输出延迟,所有输出                         | 15 pF                 | 3.2  | 7.4  | ns  |
|                          |                                      | 30 pF                 | 3.2  | 7.4  | ns  |
| T <sub>QSPIDCK5</sub>    | 建立时间,所有输入                            | 15 pF                 | 2.4  | -    | ns  |
|                          |                                      | 30 pF                 | 2.4  | -    | ns  |
| T <sub>QSPICKD5</sub>    | 保持时间,所有输入                            | 15 pF                 | 0.0  | -    | ns  |
|                          |                                      | 30 pF                 | 0.0  | -    | ns  |
| F <sub>QSPIREFCLK5</sub> | QSPI 参考时钟频率                          | 15 pF                 | -    | 200  | MHz |
|                          |                                      | 30 pF                 | -    | 200  | MHz |
| F <sub>QSPICLK5</sub>    | QSPI 器件时钟频率                          | 15 pF                 | -    | 100  | MHz |
|                          |                                      | 30 pF                 | -    | 100  | MHz |
| QSPI 器件以 40              | )MHz 的时钟频率工作。已禁用环回。LVCMOS 1.8V I/O 标 | <u></u><br>准。         |      | -    |     |
| T <sub>DCQSPICLK6</sub>  | QSPI 时钟占空比                           | 15 pF                 | 45   | 55   | %   |
|                          |                                      | 30 pF                 | 45   | 55   | %   |
| T <sub>QSPISSSCLK6</sub> | 从选择已断言至下一个时钟沿                        | 15 pF                 | 7.0  | -    | ns  |
|                          |                                      | 30 pF                 | 7.0  | -    | ns  |
| T <sub>QSPISCLKSS6</sub> | 时钟沿到从选择断言已取消                         | 15 pF                 | 7.0  | -    | ns  |
|                          |                                      | 30 pF                 | 7.0  | -    | ns  |
| T <sub>QSPICKO6</sub>    | 时钟到输出延迟,所有输出                         | 15 pF                 | 5.2  | 14.8 | ns  |
|                          |                                      | 30 pF                 | 5.2  | 14.8 | ns  |
| T <sub>QSPIDCK6</sub>    | 建立时间,所有输入                            | 15 pF                 | 13.4 | -    | ns  |
|                          |                                      | 30 pF                 | 13.4 | -    | ns  |
| T <sub>QSPICKD6</sub>    | 保持时间,所有输入                            | 15 pF                 | 0.0  | -    | ns  |
|                          |                                      | 30 pF                 | 0.0  | -    | ns  |
| F <sub>QSPIREFCLK6</sub> | QSPI 参考时钟频率                          | 15 pF                 | -    | 160  | MHz |
|                          |                                      | 30 pF                 | -    | 160  | MHz |



## 表 42: 线性 QSPI 接口 (续)

| 标识                                                | 描述 1          | 负载条件 <sup>2</sup> | 最小值  | 最大值  | 单位  |  |  |
|---------------------------------------------------|---------------|-------------------|------|------|-----|--|--|
| F <sub>QSPICLK6</sub>                             | QSPI 器件时钟频率   | 15 pF             | -    | 40   | MHz |  |  |
|                                                   |               | 30 pF             | -    | 40   | MHz |  |  |
| QSPI 器件以 40 MHz 的时钟频率工作。已禁用环回。LVCMOS 3.3V I/O 标准。 |               |                   |      |      |     |  |  |
| T <sub>DCQSPICLK7</sub>                           | QSPI 时钟占空比    | 15 pF             | 45   | 55   | %   |  |  |
|                                                   |               | 30 pF             | 45   | 55   | %   |  |  |
| T <sub>QSPISSSCLK7</sub>                          | 从选择已断言至下一个时钟沿 | 15 pF             | 7.0  | -    | ns  |  |  |
|                                                   |               | 30 pF             | 7.0  | -    | ns  |  |  |
| T <sub>QSPISCLKSS7</sub>                          | 时钟沿到从选择断言已取消  | 15 pF             | 7.0  | -    | ns  |  |  |
|                                                   |               | 30 pF             | 7.0  | -    | ns  |  |  |
| T <sub>QSPICKO7</sub>                             | 时钟到输出延迟,所有输出  | 15 pF             | 5.2  | 14.8 | ns  |  |  |
|                                                   |               | 30 pF             | 5.2  | 14.8 | ns  |  |  |
| T <sub>QSPIDCK7</sub>                             | 建立时间,所有输入     | 15 pF             | 14.0 | -    | ns  |  |  |
|                                                   |               | 30 pF             | 14.0 | -    | ns  |  |  |
| T <sub>QSPICKD7</sub>                             | 保持时间,所有输入     | 15 pF             | 0.0  | -    | ns  |  |  |
|                                                   |               | 30 pF             | 0.0  | -    | ns  |  |  |
| F <sub>QSPIREFCLK7</sub>                          | QSPI 参考时钟频率   | 15 pF             | -    | 160  | MHz |  |  |
|                                                   |               | 30 pF             | -    | 160  | MHz |  |  |
| F <sub>QSPICLK7</sub>                             | QSPI 器件时钟频率   | 15 pF             | -    | 40   | MHz |  |  |
|                                                   |               | 30 pF             | -    | 40   | MHz |  |  |

### 注释:

- 1. 测试条件是针对如下线性 QSPI 接口配置的: 100 MHz,12 mA 驱动强度,高压摆率。
- 2. 30 pF 负载适用于堆栈模式。
- 3. 仅当芯片选择与时钟之间已完成两个参考时钟周期编程时,T<sub>QSPISSSCLK5</sub> 才有效。

## PS USB 接口

## 表 43: ULPI 接口

| 标识                   | 描述 1               | 最小值 | 最大值  | 单位  |
|----------------------|--------------------|-----|------|-----|
| T <sub>ULPIDCK</sub> | 输入建立到 ULPI 时钟,所有输入 | 4.5 | -    | ns  |
| T <sub>ULPICKD</sub> | 输入保持到 ULPI 时钟,所有输入 | 0   | -    | ns  |
| T <sub>ULPICKO</sub> | ULPI 时钟到输出有效,所有输出  | 2.0 | 8.86 | ns  |
| F <sub>ULPICLK</sub> | ULPI 参考时钟频率        | -   | 60   | MHz |

## 注释:

1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。



# PS 千兆以太网控制器接口

表 44: **RGMII 接口** 

| 标识                        | 描述 1                          | 最小值  | 最大值 | 单位  |
|---------------------------|-------------------------------|------|-----|-----|
| T <sub>DCGEMTXCLK</sub>   | 发射时钟占空比                       | 45   | 55  | %   |
| T <sub>GEMTXCKO</sub>     | TXD 输出时钟到输出 (clock to out) 时间 | -0.5 | 0.5 | ns  |
| T <sub>GEMRXDCK</sub>     | RXD 输入建立时间                    | 0.8  | -   | ns  |
| T <sub>GEMRXCKD</sub>     | RXD 输入保持时间                    | 0.8  | -   | ns  |
| T <sub>MDIOCLK</sub>      | MDC 输出时钟周期                    | 400  | -   | ns  |
| T <sub>MDIOCKL</sub>      | MDC 低电平时间                     | 160  | -   | ns  |
| T <sub>MDIOCKH</sub>      | MDC 高电平时间                     | 160  | -   | ns  |
| T <sub>MDIODCK</sub>      | MDIO 输入数据建立时间                 | 80   | -   | ns  |
| T <sub>MDIOCKD</sub>      | MDIO 输入数据保持时间                 | 0.0  | -   | ns  |
| T <sub>MDIOCKO</sub>      | MDIO 输出数据延迟时间                 | -1.0 | 15  | ns  |
| F <sub>GETXCLK</sub>      | RGMII_TX_CLK 发射时钟频率           | -    | 125 | MHz |
| F <sub>GERXCLK</sub>      | RGMII_RX_CLK 接收时钟频率           | -    | 125 | MHz |
| F <sub>ENET_REF_CLK</sub> | 以太网参考时钟频率                     | -    | 125 | MHz |

#### 注释:

# PS SD/SDIO 控制器接口

表 45: SD/SDIO 接口

| 标识                      | 描述 1                                       | 最小值      | 最大值  | 单位  |
|-------------------------|--------------------------------------------|----------|------|-----|
| SD/SDIO 接口 DD           | R50 模式                                     |          | •    |     |
| T <sub>DCDDRCLK</sub>   | SD 器件时钟占空比                                 | 45       | 55   | %   |
| T <sub>SDDDRCKO1</sub>  | 时钟到输出 (Clock to output) 延迟,数据 <sup>2</sup> | 1.0      | 6.8  | ns  |
| T <sub>SDDDRIVW</sub>   | 输入有效数据时间范围 <sup>3</sup>                    | 3.5      | -    | ns  |
| T <sub>SDDDRDCK2</sub>  | 输入建立时间,命令                                  | 4.7      | -    | ns  |
| T <sub>SDDDRCKD2</sub>  | 输入保持时间,命令                                  | 1.5      | -    | ns  |
| T <sub>SDDDRCKO2</sub>  | 时钟到输出延迟,命令                                 | 1.0      | 13.8 | ns  |
| F <sub>SDDDRCLK</sub>   | 高速模式 SD 器件时钟频率                             | -        | 50   | MHz |
| SD/SDIO 接口 SD           | R104                                       | <u>.</u> |      | •   |
| T <sub>DCSDHSCLK1</sub> | SD 器件时钟占空比                                 | 40       | 60   | %   |
| T <sub>SDSDRCKO1</sub>  | 时钟到输出延迟,所有输出 2                             | 1.0      | 3.2  | ns  |
| T <sub>SDSDR1IVW</sub>  | 输入有效数据时间范围 <sup>3</sup>                    | 0.5      | -    | UI  |
| F <sub>SDSDRCLK1</sub>  | SDR104 模式器件时钟频率                            | -        | 200  | MHz |
| SD/SDIO 接口 SD           | R50/25                                     |          |      | •   |
| T <sub>DCSDHSCLK2</sub> | SD 器件时钟占空比                                 | 40       | 60   | %   |
| T <sub>SDSDRCKO2</sub>  | 时钟到输出延迟,所有输出 <sup>2</sup>                  | 1.0      | 6.8  | ns  |
| T <sub>SDSDR2IVW</sub>  | 输入有效数据时间范围 <sup>3</sup>                    | 0.3      | -    | UI  |
| F <sub>SDSDRCLK2</sub>  | SDR50 模式器件时钟频率                             | -        | 100  | MHz |
|                         | SDR25 模式器件时钟频率                             | -        | 50   | MHz |

<sup>1.</sup> 测试条件是根据 LVCMOS 2.5V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。



## 表 45: SD/SDIO 接口(续)

| 标识                      | 描述 1                      | 最小值  | 最大值  | 单位  |
|-------------------------|---------------------------|------|------|-----|
| SD/SDIO 接口 SD           | R12                       |      | •    |     |
| T <sub>DCSDHSCLK3</sub> | SD 器件时钟占空比                | 40   | 60   | %   |
| T <sub>SDSDRCKO3</sub>  | 时钟到输出延迟,所有输出              | 1.0  | 36.8 | ns  |
| T <sub>SDSDRDCK3</sub>  | 输入建立时间,所有输入               | 10.0 | -    | ns  |
| T <sub>SDSDRCKD3</sub>  | 输入保持时间,所有输入               | 1.5  | -    | ns  |
| F <sub>SDSDRCLK3</sub>  | SDR12 模式器件时钟频率            | -    | 25   | MHz |
| SD/SDIO 接口高速            | · 模式                      |      |      |     |
| T <sub>DCSDHSCLK</sub>  | SD 器件时钟占空比                | 47   | 53   | %   |
| T <sub>SDHSCKO</sub>    | 时钟到输出延迟,所有输出 <sup>2</sup> | 2.2  | 13.8 | ns  |
| T <sub>SDHSDIVW</sub>   | 输入有效数据时间范围 <sup>3</sup>   | 0.35 | -    | UI  |
| F <sub>SDHSCLK</sub>    | 高速模式 SD 器件时钟频率            | -    | 50   | MHz |
| SD/SDIO 接口标准            | 模式                        | ·    |      | •   |
| T <sub>DCSDSCLK</sub>   | SD 器件时钟占空比                | 45   | 55   | %   |
| T <sub>SDSCKO</sub>     | 时钟到输出延迟,所有输出              | -2.0 | 4.5  | ns  |
| T <sub>SDSDCK</sub>     | 输入建立时间,所有输入               | 2.0  | -    | ns  |
| T <sub>SDSCKD</sub>     | 输入保持时间,所有输入               | 2.0  | -    | ns  |
| F <sub>SDIDCLK</sub>    | 识别模式下的时钟频率                | -    | 400  | kHz |
| F <sub>SDSCLK</sub>     | 标准 SD 器件时钟频率              | -    | 19   | MHz |

#### 注释:

- 1. 测试条件 SD/SDIO 标准模式(默认速度模式)使用 8 mA 驱动强度、高压摆率和 30 pF 负载。对于 SD/SDIO 高速模式,测试条件使用 12 mA 驱动强度、高压摆率和 30 pF 负载。对于其他 SD/SDIO 模式,测试条件使用 12 mA 驱动强度、高压摆率和 15 pF 负载。
- 2. 此规格是采用预判定的 DLL 调优来实现的。
- 3. 此规格是使用 DLL 调优捕获输入数据所必需的。

# PS eMMC 标准接口

## 表 46: eMMC 标准接口

| 标识                        | 描述 1                      | 最小值  | 最大值  | 单位  |
|---------------------------|---------------------------|------|------|-----|
| eMMC 标准接口                 |                           |      |      |     |
| T <sub>DCEMMCHSCLK</sub>  | eMMC 时钟占空比                | 45   | 55   | %   |
| T <sub>EMMCHSCKO</sub>    | 时钟到输出延迟,所有输出              | -2.0 | 4.5  | ns  |
| T <sub>EMMCHSDCK</sub>    | 输入建立时间,所有输入               | 2.0  | -    | ns  |
| T <sub>EMMCHSCKD</sub>    | 输入保持时间,所有输入               | 2.0  | -    | ns  |
| F <sub>EMMCHSCLK</sub>    | eMMC 时钟频率                 | -    | 25   | MHz |
| eMMC 高速 SDR 接口            | •                         | •    |      |     |
| T <sub>DCEMMCHSCLK</sub>  | eMMC 高速 SDR 时钟占空比         | 45   | 55   | %   |
| T <sub>EMMCHSCKO</sub>    | 时钟到输出延迟,所有输出 <sup>2</sup> | 3.2  | 16.8 | ns  |
| T <sub>EMMCHSDIVW</sub>   | 输入有效数据时间范围 <sup>3</sup>   | 0.4  | -    | UI  |
| F <sub>EMMCHSCLK</sub>    | eMMC 高速 SDR 时钟频率          | -    | 50   | MHz |
| eMMC 高速 DDR 接口            |                           |      |      |     |
| T <sub>DCEMMCDDRCLK</sub> | eMMC 高速 DDR 时钟占空比         | 45   | 55   | %   |
| T <sub>EMMCDDRSCKO1</sub> | 数据时钟到输出延迟 2               | 2.7  | 7.3  | ns  |



### 表 46: eMMC 标准接口(续)

| 标识                          | 描述 1                    | 最小值 | 最大值 | 单位  |
|-----------------------------|-------------------------|-----|-----|-----|
| T <sub>EMMCDDRIVW</sub>     | 输入有效数据时间范围 <sup>3</sup> | 3.5 | -   | ns  |
| T <sub>EMMCDDRSCKO2</sub>   | 命令时钟到输出延迟               | 3.2 | 16  | ns  |
| T <sub>EMMCDDRDCK2</sub>    | 命令输入建立时间                | 3.9 | -   | ns  |
| T <sub>EMMCDDRCKD2</sub>    | 命令输入保持时间                | 2.5 | -   | ns  |
| F <sub>EMMCDDRCLK</sub>     | eMMC 高速 DDR 时钟频率        | -   | 50  | MHz |
| eMMC HS200 接口               |                         |     |     |     |
| T <sub>DCEMMCHS200CLK</sub> | eMMC HS200 时钟占空比        | 40  | 60  | %   |
| T <sub>EMMCHS200CKO</sub>   | 时钟到输出延迟,所有输出 2          | 1.0 | 3.4 | ns  |
| T <sub>EMMCSDR1IVW</sub>    | 输入有效数据时间范围 <sup>3</sup> | 0.4 | -   | UI  |
| F <sub>EMMCHS200CLK</sub>   | eMMC HS200 时钟频率         | -   | 200 | MHz |

#### 注释:

- 1. eMMC 标准模式的测试条件使用 8 mA 驱动强度、高压摆率和 30 pF 负载。对于 eMMC 高速模式,测试条件使用 12 mA 驱动强度、高压摆率和 30 pF 负载。对于其他 eMMC 模式,测试条件使用 12 mA 驱动强度、高压摆率和 15 pF 负载。
- 2. 此规格是采用预判定的 DLL 调优来实现的。
- 3. 此规格是使用 DLL 调优捕获输入数据所必需的。

## PS I2C 控制器接口

表 47: I2C 接口

| 标识                   | 描述 1        | 最小值 | 最大值  | 单位  |
|----------------------|-------------|-----|------|-----|
| I2C 快速模式接口           | 1           | ·   |      | '   |
| T <sub>I2CFCKL</sub> | SCL 低电平时间   | 1.3 | -    | μs  |
| T <sub>I2CFCKH</sub> | SCL 高电平时间   | 0.6 | -    | μs  |
| T <sub>I2CFCKO</sub> | SDA 时钟到输出延迟 | -   | 900  | ns  |
| T <sub>I2CFDCK</sub> | SDA 输入建立时间  | 100 | -    | ns  |
| F <sub>I2CFCLK</sub> | SCL 时钟频率    | -   | 400  | kHz |
| I2C 标准模式接口           | 1           | ·   |      |     |
| T <sub>I2CSCKL</sub> | SCL 低电平时间   | 4.7 | -    | μs  |
| T <sub>I2CSCKH</sub> | SCL 高电平时间   | 4.0 | -    | μs  |
| T <sub>I2CSCKO</sub> | SDA 时钟到输出延迟 | -   | 3450 | ns  |
| T <sub>I2CSDCK</sub> | SDA 输入建立时间  | 250 | -    | ns  |
| F <sub>I2CSCLK</sub> | SCL 时钟频率    | -   | 100  | kHz |

## 注释:

1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。

## PS SPI 控制器接口

表 48: SPI 接口

| 标识                     | 描述 1         | 最小值 | 最大值 | 单位 |
|------------------------|--------------|-----|-----|----|
| SPI 主接口                |              |     |     |    |
| T <sub>DCMSPICLK</sub> | SPI 主模式时钟占空比 | 45  | 55  | %  |



表 48: SPI 接口(续)

| 标识                       | 描述 1               | 最小值            | 最大值  | 单位                          |
|--------------------------|--------------------|----------------|------|-----------------------------|
| T <sub>MSPISSSCLK</sub>  | 从选择已断言至首个有效时钟沿     | 1 <sup>2</sup> | -    | F <sub>SPI_REF_CLK</sub> 循环 |
| T <sub>MSPISCLKSS</sub>  | 最后一个有效时钟沿到从选择断言已取消 | 1 <sup>2</sup> | -    | F <sub>SPI_REF_CLK</sub> 循环 |
| T <sub>MSPIDCK</sub>     | MISO 的输入建立时间       | -2.0           | -    | ns                          |
| T <sub>MSPICKD</sub>     | MISO 的输入保持时间       | 0.3            | -    | F <sub>MSPICLK</sub> 循环     |
| T <sub>MSPICKO</sub>     | MOSI 和从选择时钟到输出延迟   | -2.0           | 5.0  | ns                          |
| F <sub>MSPICLK</sub>     | SPI 主器件时钟频率        | -              | 50   | MHz                         |
| F <sub>SPI_REF_CLK</sub> | SPI 参考时钟频率         | -              | 200  | MHz                         |
| SPI 从接口                  |                    | •              | •    | •                           |
| T <sub>SSPISSSCLK</sub>  | 从选择已断言至首个有效时钟沿     | 2              | -    | F <sub>SPI_REF_CLK</sub> 循环 |
| T <sub>SSPISCLKSS</sub>  | 最后一个有效时钟沿到从选择断言已取消 | 2              | -    | F <sub>SPI_REF_CLK</sub> 循环 |
| T <sub>SSPIDCK</sub>     | MOSI 的输入建立时间       | 5.0            | -    | ns                          |
| T <sub>SSPICKD</sub>     | MOSI 的输入保持时间       | 1              | -    | F <sub>SPI_REF_CLK</sub> 循环 |
| T <sub>SSPICKO</sub>     | MISO 时钟到输出延迟       | 0.0            | 13.0 | ns                          |
| F <sub>SSPICLK</sub>     | SPI 从模式器件时钟频率      |                | 25   | MHz                         |
| F <sub>SPI_REF_CLK</sub> | SPI 参考时钟频率         | -              | 200  | MHz                         |

#### 注释:

- 1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 30 pF 负载。
- 2. 在以下位置对两个 SPI\_REF\_CLK 延迟进行编程时有效:在 T<sub>MSPISSSCLK</sub> 的 CS 和 CLK 之间以及在 SPI delay\_reg0 寄存器中的 T<sub>MSPISCLKSS</sub> 的 CLK 和 CS 之间。

## PS CAN 控制器接口

表 49: CAN 接口

| 标识                       | 描述 1             | 最小值 | 最大值 | 单位  |
|--------------------------|------------------|-----|-----|-----|
| T <sub>PWCANRX</sub>     | 接收脉冲宽度           | 1.0 | -   | μs  |
| T <sub>PWCANTX</sub>     | 发射脉冲宽度           | 1.0 | -   | μs  |
| F <sub>CAN_REF_CLK</sub> | 内部来源的 CAN 参考时钟频率 | -   | 100 | MHz |
|                          | 外部来源的 CAN 参考时钟频率 | -   | 40  | MHz |

#### 注释:

1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。

## PS DAP 接口

表 50: **DAP 接口** 

| 标识                   | 描述 1, 2        | 最小值 | 最大值   | 单位  |
|----------------------|----------------|-----|-------|-----|
| T <sub>PDAPDCK</sub> | PS DAP 输入建立时间  | 3.0 | -     | ns  |
| T <sub>PDAPCKD</sub> | PS DAP 输入保持时间  | 2.0 | -     | ns  |
| T <sub>PDAPCKO</sub> | PS DAP 时钟到输出延迟 | -   | 10.86 | ns  |
| F <sub>PDAPCLK</sub> | PS DAP 时钟频率    | -   | 44    | MHz |

- 1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。
- 2. PS DAP 接口信号连接到 MIO 引脚。



## PS UART 接口

表 51: **UART 接口** 

| 标识                        | 描述 1        | 最小值 | 最大值  | 单位   |
|---------------------------|-------------|-----|------|------|
| BAUD <sub>TXMAX</sub>     | 发射波特率       | -   | 6.25 | Mb/s |
| BAUD <sub>RXMAX</sub>     | 接收波特率       | -   | 6.25 | Mb/s |
| F <sub>UART_REF_CLK</sub> | UART 参考时钟频率 | -   | 100  | MHz  |

### 注释:

1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。

## PS 通用 I/O 接口

表 52: 通用 I/O (GPIO) 接口

| 标识                   | 描述      | 最小值                                   | 最大值 | 单位 |
|----------------------|---------|---------------------------------------|-----|----|
| T <sub>PWGPIOH</sub> | 输入高脉冲宽度 | 10 x 1/F <sub>LPD_LSBUS_CTRLMAX</sub> | -   | μs |
| T <sub>PWGPIOL</sub> | 输入低脉冲宽度 | 10 x 1/F <sub>LPD_LSBUS_CTRLMAX</sub> | -   | μs |

## PS 走线接口

表 53: 走线接口

| 标识                    | 描述 1           | 最小值  | 最大值 | 单位  |
|-----------------------|----------------|------|-----|-----|
| T <sub>TCECKO</sub>   | 走线时钟到输出延迟,所有输出 | -0.5 | 0.5 | ns  |
| T <sub>DCTCECLK</sub> | 走线时钟占空比        | 45   | 55  | %   |
| F <sub>TCECLK</sub>   | 走线时钟频率         | -    | 125 | MHz |

## 注释:

1. 测试条件是根据 LVCMOS 3.3V I/O 标准配置的,采用 12 mA 驱动强度、高压摆率和 15 pF 负载。

## PS 三重定时器计数器接口

表 54: 三重定时器计数器接口

| 标识                     | 描述                | 最小值                                    | 最大值                               | 单位  |
|------------------------|-------------------|----------------------------------------|-----------------------------------|-----|
| T <sub>PWTTCOCLK</sub> | 三重定时器计数器输出时钟脉冲宽度  | 60.4                                   | -                                 | ns  |
| F <sub>TTCOCLK</sub>   | 三重定时器计数器输出时钟频率    | -                                      | 16.5                              | MHz |
| T <sub>TTCICLKL</sub>  | 三重定时器计数器输入时钟高脉冲宽度 | 1.5 x 1/F <sub>LPD_LSBUS_CTRLMAX</sub> | -                                 | ns  |
| T <sub>TTCICLKH</sub>  | 三重定时器计数器输入时钟低脉冲宽度 | 1.5 x 1/F <sub>LPD_LSBUS_CTRLMAX</sub> | -                                 | ns  |
| F <sub>TTCICLK</sub>   | 三重定时器计数器输入时钟频率    | -                                      | F <sub>LPD_LSBUS_CTRLMAX</sub> /3 | MHz |

## 注释:

1. 所有时序值都假定外部输入时钟处于理想情况下。实际时序预算必须考量额外的外部时钟抖动。



## PS 看门狗定时器接口

## 表 55: 看门狗定时器接口

| 标识                  | 描述           | 最小值 | 最大值 | 单位  |
|---------------------|--------------|-----|-----|-----|
| F <sub>WDTCLK</sub> | 看门狗定时器输入时钟频率 | -   | 100 | MHz |

# PS-GTR 收发器

### 表 56: PS-GTR 收发器 DC 规格

| 标识                   | DC 参数                         | 条件            | 最小值                                               | 典型值 | 最大值                      | 单位 |
|----------------------|-------------------------------|---------------|---------------------------------------------------|-----|--------------------------|----|
| $DV_PPIN$            | 差分峰峰值输入电压(外部 AC 已耦合)          |               | 100                                               | -   | 1200                     | mV |
| V <sub>IN</sub>      | 单端输入电压。在参考 GND 的引脚上测量所得       | 导电压           | 75                                                | -   | V <sub>PS_MGTRAVCC</sub> | mV |
| V <sub>CMIN</sub>    | 共模输入电压                        |               | -                                                 | 0   | -                        | mV |
| D <sub>VPPOUT</sub>  | 差分峰峰值输出电压 1                   | 发射器输出摆幅设置为最大值 | 800                                               | -   | -                        | mV |
| V <sub>CMOUTAC</sub> | 共模输出电压: AC 已耦合(根据方程)          |               | V <sub>PS_MGTRAVCC</sub> - D <sub>VPPOUT</sub> /2 |     |                          | mV |
| R <sub>IN</sub>      | 差分输入电阻                        |               | -                                                 | 100 | -                        | Ω  |
| R <sub>OUT</sub>     | 差分输出电阻                        |               | -                                                 | 100 | -                        | Ω  |
| R <sub>MGTRREF</sub> | 校准电阻引脚到 GND 之间的电阻值            |               | 497.5                                             | 500 | 502.5                    | Ω  |
| T <sub>OSKEW</sub>   | 发射器输出对(TXP 和 TXN)的配对间偏差(所有封装) |               | -                                                 | -   | 20                       | ps |
| C <sub>EXT</sub>     | 推荐的外部 AC 耦合电容器 <sup>2</sup>   |               | -                                                 | 100 | -                        | nF |

### 注释:

## 表 57: PS-GTR 收发器时钟 DC 输入电平规格

| 标识                 | DC 参数          | 最小值 | 典型值 | 最大值  | 单位 |
|--------------------|----------------|-----|-----|------|----|
| V <sub>IDIFF</sub> | 差分峰峰值输入电压      | 250 | -   | 2000 | mV |
| R <sub>IN</sub>    | 差分输入电阻         | -   | 100 | -    | Ω  |
| C <sub>EXT</sub>   | 所需的外部 AC 耦合电容器 | -   | 10  | -    | nF |

## 表 58: **PS-GTR 收发器性能**

| 标识                  | 描述          |      | 速度等级 |      | 单位         |
|---------------------|-------------|------|------|------|------------|
|                     | 14位         | -3   | -2   | -1   | <b>平</b> 位 |
| F <sub>GTRMAX</sub> | PS-GTR 最高线速 | 6.0  | 6.0  | 6.0  | Gb/s       |
| F <sub>GTRMIN</sub> | PS-GTR 最低线速 | 1.25 | 1.25 | 1.25 | Gb/s       |

### 表 59: PS-GTR 收发器 PLL/锁定时间调整

| 标识                 | 描述              |   | 典型值 | 最大值                  | 单位 |
|--------------------|-----------------|---|-----|----------------------|----|
| T <sub>LOCK</sub>  | 初始 PLL 锁定       | - | -   | 0.11                 | ms |
| T <sub>DLOCK</sub> | 时钟恢复相位捕获时间和调整时间 | - | -   | 24 x 10 <sup>6</sup> | UI |

<sup>1.</sup> 输出摆幅和预加重电平可使用《Zynq UltraScale+ 器件技术参考手册》(UG1085) 中所探讨的属性来加以编程,生成的值可能低于该表中报告的值。

<sup>2.</sup> 可使用其他适当的值以符合具体协议和标准的要求。



## 表 60: PS-GTR 收发器参考时钟开关特性

| <b>4=≥</b> 0       | 4444       | 描述条件                  |                         | 所有速度等级                   |        | 单位   |
|--------------------|------------|-----------------------|-------------------------|--------------------------|--------|------|
| │ 标识<br>│          | <b>抽</b> 还 | <b>家</b> 件            | 最小值                     | 典型值                      | 最大值    | 1 単位 |
| F <sub>GCLK</sub>  | 支持的参考时钟频率  | PCI Express®          | 100 MHz                 |                          |        | ı    |
|                    |            | SATA                  |                         | 125 MHz 或 1              | 50 MHz |      |
|                    |            | USB 3.0               | 26 MHz、52 MHz 或 100 MHz |                          |        |      |
|                    |            | DisplayPort           | :                       | 27 MHz、108 MHz 或 135 MHz |        |      |
|                    |            | SGMII                 |                         | 125 MH                   | lz     |      |
| T <sub>RCLK</sub>  | 参考时钟上升时间   | 20% - 80%             | -                       | 200                      | -      | ps   |
| T <sub>FCLK</sub>  | 参考时钟下降时间   | 80% - 20%             | -                       | 200                      | -      | ps   |
| T <sub>DCREF</sub> | 参考占空比      | 仅限收发器 PLL             | 40 - 60 %               |                          | %      |      |
|                    |            | USB 3.0,参考时钟 < 40 MHz | 47.5                    | -                        | 52.5   | %    |



## 表 61: PS-GTR 收发器参考时钟振荡器选择相位噪声屏蔽

| 标识                        | 描述 1                                 | 偏移频率    | 最小值 | 典型值 | 最大值  | 单位     |
|---------------------------|--------------------------------------|---------|-----|-----|------|--------|
| PLL <sub>REFCLKMASK</sub> | REFCLK 频率 = 25 MHz 时 PLL 参考时钟选择相位噪声屏 | 100     | -   | -   | -102 | dBc/Hz |
|                           | 蔽                                    | 1 kHz   | -   | -   | -124 | 1      |
|                           |                                      | 10 kHz  | -   | -   | -132 | 1      |
|                           |                                      | 100 kHz | -   | -   | -139 | 1      |
|                           |                                      | 1 MHz   | -   | -   | -152 | 1      |
|                           |                                      | 10 MHz  | -   | -   | -154 | 1      |
|                           | REFCLK 频率 = 50 MHz 时 PLL 参考时钟选择相位噪声屏 | 100     | -   | -   | -96  | dBc/Hz |
|                           | 蔽                                    | 1 kHz   | -   | -   | -118 | 1      |
|                           |                                      | 10 kHz  | -   | -   | -126 | 1      |
|                           |                                      | 100 kHz | -   | -   | -133 | 1      |
|                           |                                      | 1 MHz   | -   | -   | -146 | 1      |
|                           |                                      | 10 MHz  | -   | -   | -148 | 1      |
|                           | REFCLK 频率 = 100 MHz 时 PLL 参考时钟选择相位噪声 | 100     | -   | -   | -90  | dBc/Hz |
|                           | 屏蔽<br>-<br>-                         | 1 kHz   | -   | -   | -112 |        |
|                           |                                      | 10 kHz  | -   | -   | -120 |        |
|                           |                                      | 100 kHz | -   | -   | -127 | 1      |
|                           |                                      | 1 MHz   | -   | -   | -140 | 1      |
|                           |                                      | 10 MHz  | -   | -   | -142 | 1      |
|                           | REFCLK 频率 = 125 MHz 时 PLL 参考时钟选择相位噪声 | 100     | -   | -   | -88  | dBc/Hz |
|                           | 屏蔽                                   | 1 kHz   | -   | -   | -110 | 1      |
|                           |                                      | 10 kHz  | -   | -   | -118 | 1      |
|                           |                                      | 100 kHz | -   | -   | -125 | 1      |
|                           |                                      | 1 MHz   | -   | -   | -138 | 1      |
|                           |                                      | 10 MHz  | -   | -   | -140 | 1      |
|                           | REFCLK 频率 = 150 MHz 时 PLL 参考时钟选择相位噪声 | 100     | -   | -   | -86  | dBc/Hz |
|                           | 屏蔽                                   | 1 kHz   | -   | -   | -108 | 1      |
|                           |                                      | 10 kHz  | -   | -   | -116 | 1      |
|                           |                                      | 100 kHz | -   | -   | -123 | 1      |
|                           |                                      | 1 MHz   | -   | -   | -136 | 1      |
|                           |                                      | 10 MHz  | -   | -   | -138 | 1      |

## 注释:

1. 对于该表中不包含的参考时钟频率,请使用最接近的参考时钟频率的相位噪声屏蔽。

## 表 62: PS-GTR 收发器发射器开关特性

| 标识                 | 描述       | 条件      | 最小值  | 典型值 | 最大值 | 单位   |
|--------------------|----------|---------|------|-----|-----|------|
| F <sub>GTRTX</sub> | 串行数据速率范围 |         | 1.25 | -   | 6.0 | Gb/s |
| T <sub>RTX</sub>   | TX 上升时间  | 20%-80% | -    | 65  | -   | ps   |
| T <sub>FTX</sub>   | TX 下降时间  | 80%-20% | -    | 65  | -   | ps   |



## 表 63: PS-GTR 收发器接收器开关特性

| 标识                   | 描述                 | 条件             | 最小值   | 典型值 | 最大值 | 单位   |
|----------------------|--------------------|----------------|-------|-----|-----|------|
| F <sub>GTRRX</sub>   | 串行数据速率             |                | 1.25  | -   | 6   | Gb/s |
| RX <sub>SST</sub>    | 接收器扩展频谱跟踪          | 以 33 kHz 的频率调制 | -5000 | -   | 0   | ppm  |
| RX <sub>PPMTOL</sub> | 数据/REFCLK PPM 偏移容限 | 所有数据速率         | -350  | -   | 350 | ppm  |

## 表 64: PCI Express 协议特性 (PS-GTR 收发器)

| 标准                           | 描述 1                | 行速率 (Mb/s) | 最小值  | 最大值  | 单位 |  |  |  |  |
|------------------------------|---------------------|------------|------|------|----|--|--|--|--|
| PCI Express 发射器抖动代次          | PCI Express 发射器抖动代次 |            |      |      |    |  |  |  |  |
| PCI Express 1 代              | 发射器抖动总量             | 2500       | -    | 0.25 | UI |  |  |  |  |
| PCI Express 2代               | 发射器抖动总量             | 5000       | -    | 0.25 | UI |  |  |  |  |
| PCI Express 接收器高频率抖          | 动容限                 |            |      |      |    |  |  |  |  |
| PCI Express 1 代              | 接收器抖动容限总量           | 2500       | 0.65 | -    | UI |  |  |  |  |
| PCI Express 2 代 <sup>2</sup> | 接收器固有时序错误           | 5000       | 0.4  | -    | UI |  |  |  |  |
|                              | 接收器固有确定性时序错误        | 5000       | 0.3  | -    | UI |  |  |  |  |

### 注释:

- 1. 根据卡机电 (CEM) 方法测试。
- 2. 介于 1 MHz 到 10 MHz 之间的最小正弦抖动滚降,斜率为 20 dB/decade。

## 表 65: 串行 ATA (SATA) 协议特性 (PS-GTR 收发器)

| 标准               | 描述        | 行速率 (Mb/s) | 最小值  | 最大值  | 单位 |
|------------------|-----------|------------|------|------|----|
| 串行 ATA 发射器抖动代次   |           |            |      |      |    |
| SATA 1 代         | 发射器抖动总量   | 1500       | -    | 0.37 | UI |
| SATA 2 代         | 发射器抖动总量   | 3000       | -    | 0.37 | UI |
| SATA 3 代         | 发射器抖动总量   | 6000       | -    | 0.52 | UI |
| 串行 ATA 接收器高频率抖动容 | 限         |            |      |      |    |
| SATA 1 代         | 接收器抖动容限总量 | 1500       | 0.27 | -    | UI |
| SATA 2 代         | 接收器抖动容限总量 | 3000       | 0.27 | -    | UI |
| SATA 3 代         | 接收器抖动容限总量 | 6000       | 0.16 | -    | UI |

## 表 66: DisplayPort 协议特性 (PS-GTR 收发器)

| 标准                  | 描述 1    | 行速率 (Mb/s) | 最小值 | 最大值  | 单位 |
|---------------------|---------|------------|-----|------|----|
| DisplayPort 发射器抖动代次 |         |            |     |      |    |
| RBR                 | 发射器抖动总量 | 1620       | -   | 0.42 | UI |
| HBR                 | 发射器抖动总量 | 2700       | -   | 0.42 | UI |
| HBR2 D10.2          | 发射器抖动总量 | 5400       | -   | 0.40 | UI |
| HBR2 CPAT           | 发射器抖动总量 | 5400       | -   | 0.58 | UI |

#### 注释:

1. 仅支持发射器。



### 表 67: USB 3.0 协议特性 (PS-GTR 收发器)

| 标准                | 描述        | 行速率 (Mb/s) | 最小值 | 最大值  | 单位 |
|-------------------|-----------|------------|-----|------|----|
| USB 3.0 发射器抖动代次   |           |            |     |      |    |
| USB 3.0           | 发射器抖动总量   | 5000       | -   | 0.66 | UI |
| USB 3.0 接收器高频率抖动容 | 艮         |            |     |      |    |
| USB 3.0           | 接收器抖动容限总量 | 5000       | 0.2 | -    | UI |

#### 表 68: 串行 GMII 协议特性 (PS-GTR 收发器)

| 标准               | 描述        | 行速率 (Mb/s) | 最小值  | 最大值  | 单位 |
|------------------|-----------|------------|------|------|----|
| 串行 GMII 发射器抖动代次  |           | '          |      |      |    |
| SGMII            | 确定性发射器抖动  | 1250       | -    | 0.25 | UI |
| 串行 GMII 接收器高频率抖动 | 容限        |            |      |      |    |
| SGMII            | 接收器抖动容限总量 | 1250       | 0.25 | -    | UI |

# PS 系统监控器规格

### 表 69: PS SYSMON 规格

| 参数                                  | 评述                                                         | 条件                             | 最小值 | 典型值 | 最大值  | 单位   |
|-------------------------------------|------------------------------------------------------------|--------------------------------|-----|-----|------|------|
| V <sub>CC_PSADC</sub> = 1.8V ±3%, T | ¯ <sub>j</sub> = -40°C 到 100°C,典型值取自 T <sub>j</sub> = 40°C |                                |     |     | ı    |      |
| ADC 准确性(T <sub>j</sub> = -55°(      | C 到 125°C) <sup>1</sup>                                    |                                |     |     |      |      |
| 分辨率                                 |                                                            |                                | 10  | -   | -    | 比特   |
| 采样率                                 |                                                            |                                | -   | -   | 1    | MS/s |
| RMS 代码噪声                            | 片上参考                                                       |                                | -   | 1   | -    | LSB  |
| 片上传感器准确性                            |                                                            |                                |     |     | -    |      |
| 温度传感器错误                             |                                                            | T <sub>j</sub> = -55°C 到 110°C | -   | -   | ±3.5 | °C   |
|                                     |                                                            | T <sub>j</sub> = 110°C 到 125°C | -   | -   | ±5   | °C   |
| 电源传感器错误 2                           | 供电电压小于或者通过电子方式连接到 V <sub>CC_PSADC</sub>                    | T <sub>j</sub> = -55°C 到 125°C | -   | -   | ±1   | %    |
|                                     | 供电电压额定值为 1.8V,但可能超过 V <sub>CC_PSADC</sub>                  | T <sub>j</sub> = -55°C 到 125°C | -   | -   | ±1.5 | %    |
|                                     | 供电电压额定值范围介于 2.0V 到 3.3V 之间                                 | T <sub>j</sub> = -55°C 到 125°C | -   | -   | ±2.5 | %    |
| 转换率 3                               |                                                            |                                |     |     | -    |      |
| 转换时间 (连续)                           | t <sub>CONV</sub>                                          | ADCCLK 循环次数                    | 26  | -   | 32   | 循环次数 |
| 转换时间 (事件)                           | t <sub>CONV</sub>                                          | ADCCLK 循环次数                    | -   | -   | 21   | 循环次数 |
| DRP 时钟频率                            | DCLK                                                       | AMS REFCLK 频率                  | 8   | -   | 250  | MHz  |
| ADC 时钟频率                            | ADCCLK                                                     | 派生自 DCLK                       | 1   | -   | 26   | MHz  |

## 注释:

- 1. 通过启用 ADC 自动偏移校准功能即可消除 ADC 偏移误差。此处的值是针对启用该功能的情况指定的。
- 2. 通过启用自动偏移和增益校准功能即可消除电源传感器偏移误差和增益误差。此处的值是针对启用该功能的情况指定的。
- 3. 请参阅《UltraScale 架构系统监控器用户指南》(UG580) 中的"调整获取稳定时间"部分以了解相关信息。

# 可编程逻辑 (PL) 性能特性

本节介绍了 Zynq UltraScale+ MPSoC 中实现的一些常用功能和设计的性能特性。这些值同样遵循 AC 开关特性 节中的准则。

在以下每个 LVDS 性能表中,I/O bank 类型为高性能 (HP) 或高密度 (HD)。



### 在 LVDS 组件模式下:

- · 对于 HP I/O bank 中的输入/输出寄存器, Vivado 工具将所有速度等级的时钟频率都限制为 312.9 MHz。
- · 对于 HP I/O bank 中的 IDDR, Vivado 工具将所有速度等级的时钟频率都限制为 625.0 MHz。
- · 对于 HP I/O bank 中的 ODDR, Vivado 工具将所有速度等级的时钟频率都限制为 625.0 MHz。

#### 表 70: LVDS 组件模式性能

|                                             |             |         |         |         | 速度等     | F级和 V <sub>0</sub> | CINT I  | 作电压     |         |         |         |      |
|---------------------------------------------|-------------|---------|---------|---------|---------|--------------------|---------|---------|---------|---------|---------|------|
|                                             | I/O         | 0.9     | 0V      |         | 0.8     | 5V                 |         |         | 0.7     | ′2V     |         |      |
| 描述                                          | Bank 类<br>型 | -       | 3       | -       | 2       | -                  | 1       | -       | 2       | -       | 1       | 单位   |
|                                             | 五           | 最小<br>值 | 最大<br>值 | 最小<br>值 | 最大<br>值 | 最小<br>值            | 最大<br>值 | 最小<br>值 | 最大<br>值 | 最小<br>值 | 最大<br>值 |      |
| LVDS TX DDR (OSERDES 4:1, 8:1)              | HP          | 0       | 1250    | 0       | 1250    | 0                  | 1250    | 0       | 1250    | 0       | 1250    | Mb/s |
| LVDS TX SDR (OSERDES 2:1, 4:1)              | HP          | 0       | 625     | 0       | 625     | 0                  | 625     | 0       | 625     | 0       | 625     | Mb/s |
| LVDS RX DDR (ISERDES 1:4, 1:8) <sup>1</sup> | HP          | 0       | 1250    | 0       | 1250    | 0                  | 1250    | 0       | 1250    | 0       | 1250    | Mb/s |
| LVDS RX DDR                                 | HD          | 0       | 250     | 0       | 250     | 0                  | 250     | 0       | 250     | 0       | 250     | Mb/s |
| LVDS RX SDR (ISERDES 1:2, 1:4) <sup>1</sup> | HP          | 0       | 625     | 0       | 625     | 0                  | 625     | 0       | 625     | 0       | 625     | Mb/s |
| LVDS RX SDR                                 | HD          | 0       | 125     | 0       | 125     | 0                  | 125     | 0       | 125     | 0       | 125     | Mb/s |

#### 注释:

1. LVDS 接收器通常与某些应用绑定以实现最佳性能。封装偏差不包含在内,并且应通过 PCB 布线来消除。

#### 表 71: LVDS 本机模式性能

|                            |            |               |                 |                   |       | 速度等               | 等级和 Vα | CINT I            | 作电压   |                   |       |                   |      |
|----------------------------|------------|---------------|-----------------|-------------------|-------|-------------------|--------|-------------------|-------|-------------------|-------|-------------------|------|
| 描述 <sup>1, 2</sup>         | DATA WIDTH | I/O<br>Bank 类 | 0.9             | 0V                |       | 0.8               | 5V     | /                 |       | 0.72V             |       |                   |      |
| 抽攻·"-                      | DATA_WIDTH | 型型            | -3 <sup>3</sup> |                   | -:    | 23                | -      | 1                 | -:    | 23                | -     | 1                 | 单位   |
|                            |            |               | 最小值             | 最大值               | 最小值   | 最大值               | 最小值    | 最大值               | 最小值   | 最大值               | 最小值   | 最大值               |      |
| LVDS TX DDR                | 4          | HP            | 375             | 1600              | 375   | 1600              | 375    | 1600              | 375   | 1400              | 375   | 1260              | Mb/s |
| (TX_BITSLICE)              | 8          |               | 375             | 1600              | 375   | 1600              | 375    | 1600              | 375   | 1600              | 375   | 1600              | Mb/s |
| LVDS TX SDR                | 4          | HP            | 187.5           | 800               | 187.5 | 800               | 187.5  | 800               | 187.5 | 700               | 187.5 | 630               | Mb/s |
| (TX_BITSLICE)              | 8          |               | 187.5           | 800               | 187.5 | 800               | 187.5  | 800               | 187.5 | 800               | 187.5 | 800               | Mb/s |
| LVDS RX DDR                | 4          | HP            | 375             | 1600 <sup>5</sup> | 375   | 1600 <sup>5</sup> | 375    | 1600 <sup>5</sup> | 375   | 1400 <sup>5</sup> | 375   | 1260 <sup>5</sup> | Mb/s |
| (RX_BITSLICE) <sup>4</sup> | 8          | ]             | 375             | 1600 <sup>5</sup> | 375   | 1600 <sup>5</sup> | 375    | 1600 <sup>5</sup> | 375   | 1600 <sup>5</sup> | 375   | 1600 <sup>5</sup> | Mb/s |
| LVDS RX SDR                | 4          | HP            | 187.5           | 800               | 187.5 | 800               | 187.5  | 800               | 187.5 | 700               | 187.5 | 630               | Mb/s |
| (RX_BITSLICE) <sup>4</sup> | 8          |               | 187.5           | 800               | 187.5 | 800               | 187.5  | 800               | 187.5 | 800               | 187.5 | 800               | Mb/s |

- 1. 通过 Vivado Design Suite 提供的 High Speed SelectIO Wizard 来支持本机模式。性能值采用源同步接口。
- 2. PLL 设置可限制最低可允许数据速率。例如,使用 CLKOUTPHY\_MODE = VCO\_HALF 的 PLL 时,最低频率为 PLL\_F<sub>VCOMIN</sub>/2。
- 3. 在 SBVA484 和 SFRA484 封装中,最高数据速率分别为 1260 Mb/s(针对 DDR 接口)和 630 Mb/s(针对 SDR 接口)。
- 4. LVDS 接收器通常与某些应用绑定以实现最佳性能。封装偏差不包含在内,并且应通过 PCB 布线来消除。
- 5. 异步接收器性能分别限制为 1300 Mb/s(针对 -3/-2 速度等级)和 1250 Mb/s(针对 -1 速度等级)。



### 表 72: MIPI D-PHY 性能

|                    | I/O     | 速度等级和 V <sub>CCINT</sub> 工作电压 |                    |                   |                   |      |      |  |  |
|--------------------|---------|-------------------------------|--------------------|-------------------|-------------------|------|------|--|--|
| 描述                 | Bank 类型 | Bank 类 0.90V                  |                    | 5V                | 0.7               | 单位   |      |  |  |
|                    |         | -3 <sup>1</sup>               | -2 <sup>1</sup> -1 |                   | -2                | -1   |      |  |  |
| MIPI D-PHY 发射器或接收器 | HP      | 1500 <sup>2</sup>             | 1500 <sup>2</sup>  | 1260 <sup>3</sup> | 1260 <sup>3</sup> | 1260 | Mb/s |  |  |

#### 注释:

- 1. 在 SBVA484 和 SFRA484 封装中,数据速率为 1260 Mb/s。注释 2 和 3 不适用于这些封装。
- 使用 Vivado Design Suite v2019.1 或更低版本进行设计时,Zynq UltraScale+ MPSoC 性能是以 1500 Mb/s 的数据速率指定的。对于 XC 和 XA 器件,使用 Vivado Design Suite v2019.1.1 或更高版本进行设计时,此性能是以 2500 Mb/s 的数据速率指定的。XQ 器件是以 1500 Mb/s 的数据速率指定的。
- 3. 使用 Vivado Design Suite v2019.1 或更低版本进行设计时,Zynq UltraScale+ MPSoC 性能是以 1260 Mb/s 的数据速率指定的。对于 XC 和 XA 器件,使用 Vivado Design Suite v2019.1.1 或更高版本进行设计时,此性能是以 2500 Mb/s 的数据速率指定的。XQ 器件是以 1260 Mb/s 的数据速率指定的。

#### 表 73: LVDS 本机模式 1000BASE-X 支持

|            |             | 速度等级和 V <sub>CCINT</sub> 工作电压 |       |    |    |    |  |  |  |  |  |  |
|------------|-------------|-------------------------------|-------|----|----|----|--|--|--|--|--|--|
| 描述 1       | I/O Bank 类型 | 0.90V                         | 0.72V |    |    |    |  |  |  |  |  |  |
|            |             | -3                            | -2    | -1 | -2 | -1 |  |  |  |  |  |  |
| 1000BASE-X | НР          | 支持                            |       |    |    |    |  |  |  |  |  |  |

#### 注释:

1. 1000BASE-X 支持以《适用于 CSMA/CD 访问方法和物理层面规范的 IEEE 标准》 (IEEE Std 802.3-2008) 为基础。

下表提供了使用 Zynq UltraScale+ MPSoC 内存 PHY 的相应内存标准的最高数据速率。请参阅存储器接口以获取受支持的内存接口标准和详细规格的完整列表。内存接口的最终性能是通过 Vivado Design Suite 中实现的完整设计来判定的,遵循《UltraScale 架构 PCB 设计用户指南》(UG583) 中的指南、电气分析和系统特性。

#### 表 74: 内存接口的最高物理接口 (PHY) 速率

|      |                   |                            |             | 速度等组 | 及和 V <sub>CCINT</sub> コ | C作电压 |      |      |
|------|-------------------|----------------------------|-------------|------|-------------------------|------|------|------|
| 内存标准 | 封装 <sup>1</sup>   | DRAM 类型                    | 0.90V 0.85V |      | 0.7                     | 单位   |      |      |
|      |                   |                            | -3          | -2   | -1                      | -2   | -1   |      |
| DDR4 | 所有 FFV、FFR 和      | 单列组件                       | 2666        | 2666 | 2400                    | 2400 | 2133 | Mb/s |
|      | FBVB900 封装<br>    | 单列 DIMM <sup>2, 3, 4</sup> | 2400        | 2400 | 2133                    | 2133 | 1866 | Mb/s |
|      |                   | 双列 DIMM <sup>2, 5</sup>    | 2133        | 2133 | 1866                    | 1866 | 1600 | Mb/s |
|      |                   | 四列 DIMM <sup>2, 6</sup>    | 1600        | 1600 | 1333                    | 1333 | 不适用  | Mb/s |
|      | SFVC784 和 SFRC784 | 单列组件                       | 2400        | 2400 | 2133                    | 2133 | 1866 | Mb/s |
|      |                   | 单列 DIMM <sup>2, 3</sup>    | 2133        | 2133 | 1866                    | 1866 | 1600 | Mb/s |
|      |                   | 双列 DIMM <sup>2, 5</sup>    | 1866        | 1866 | 1600                    | 1600 | 1600 | Mb/s |



#### 表 74: 内存接口的最高物理接口 (PHY) 速率 (续)

|                    |                            |                         |       | 速度等  | 级和 V <sub>CCINT</sub> I | 工作电压 |      |      |
|--------------------|----------------------------|-------------------------|-------|------|-------------------------|------|------|------|
| 内存标准               | 封装 <sup>1</sup>            | DRAM 类型                 | 0.90V | 0.0  | 35V                     | 0.7  | 72V  | 单位   |
|                    |                            |                         | -3    | -2   | -1                      | -2   | -1   |      |
| DDR3               | 所有 FFV、FFR 和               | 单列组件                    | 2133  | 2133 | 2133                    | 2133 | 1866 | Mb/s |
|                    | FBVB900 封装                 | 单列 DIMM <sup>2, 3</sup> | 1866  | 1866 | 1866                    | 1866 | 1600 | Mb/s |
|                    |                            | 双列 DIMM <sup>2, 5</sup> | 1600  | 1600 | 1600                    | 1600 | 1333 | Mb/s |
|                    |                            | 四列 DIMM <sup>2, 6</sup> | 1066  | 1066 | 1066                    | 1066 | 800  | Mb/s |
|                    | SFVC784 和 SFRC784          | 单列组件                    | 1866  | 1866 | 1866                    | 1866 | 1600 | Mb/s |
|                    |                            | 单列 DIMM <sup>2, 3</sup> | 1600  | 1600 | 1600                    | 1600 | 1600 | Mb/s |
|                    |                            | 双列 DIMM <sup>2, 5</sup> | 1600  | 1600 | 1600                    | 1600 | 1333 | Mb/s |
|                    |                            | 四列 DIMM <sup>2, 6</sup> | 1066  | 1066 | 1066                    | 1066 | 800  | Mb/s |
| DDR3L 所有 FFV、FFR 和 | 单列组件                       | 1866                    | 1866  | 1866 | 1866                    | 1600 | Mb/s |      |
|                    | FBVB900 封装                 | 单列 DIMM <sup>2, 3</sup> | 1600  | 1600 | 1600                    | 1600 | 1333 | Mb/s |
|                    |                            | 双列 DIMM <sup>2, 5</sup> | 1333  | 1333 | 1333                    | 1333 | 1066 | Mb/s |
|                    |                            | 四列 DIMM <sup>2, 6</sup> | 800   | 800  | 800                     | 800  | 606  | Mb/s |
|                    | SFVC784 和 SFRC784          | 单列组件                    | 1600  | 1600 | 1600                    | 1600 | 1600 | Mb/s |
|                    |                            | 单列 DIMM <sup>2, 3</sup> | 1600  | 1600 | 1600                    | 1600 | 1333 | Mb/s |
|                    |                            | 双列 DIMM <sup>2, 5</sup> | 1333  | 1333 | 1333                    | 1333 | 1066 | Mb/s |
|                    |                            | 四列 DIMM <sup>2, 6</sup> | 800   | 800  | 800                     | 800  | 606  | Mb/s |
| QDR II+            | 全部                         | 单列组件 7                  | 633   | 633  | 600                     | 600  | 550  | MHz  |
| RLDRAM 3           | 所有 FFV、FFR 和<br>FBVB900 封装 | 单列组件                    | 1200  | 1200 | 1066                    | 1066 | 933  | MHz  |
|                    | SFVC784 和 SFRC784          | 单列组件                    | 1066  | 1066 | 933                     | 933  | 800  | MHz  |
| QDR IV XP          | 全部                         | 单列组件                    | 1066  | 1066 | 1066                    | 933  | 933  | MHz  |
| LPDDR3             | 全部                         | 单列组件                    | 1600  | 1600 | 1600                    | 1600 | 1600 | Mb/s |

#### 注释:

- 1. SBVA484、SFRA484 和 SFVA625 封装不支持 PL 内存接口。
- 2. 双列直插式内存模块 (DIMM) 包括 RDIMM、SODIMM、UDIMM 和 LRDIMM。
- 3. 包括: 单列 1 插槽, DDP 双列, LRDIMM 双列或四列 1 插槽。
- 4. 对于 -3 和 -2 (V<sub>CCINT</sub> = 0.85V) 速度等级的 DDR4 DDP 组件,针对不少于 6 个 DDP 器件的情况,最高数据速率为 2133 Mb/s。对于不超过 5 个 DDP 器件的情况,针对 -3 和 -2 (V<sub>CCINT</sub> = 0.85V) 速度等级使用单列 DIMM 数据速率。
- 5. 包括:双列 1 插槽,单列 2 插槽,LRDIMM 双列 2 插槽。
- 6. 包括:双列2插槽,四列1插槽。
- 7. QDRII+ 性能规格适用于突发长度 4 (BL = 4) 的实现。

# 可编程逻辑 (PL) 开关特性

以下 IOB 高密度 (HD) 表和 IOB 高性能 (HP) 表汇总了特定标准下的数据输入延迟调整值、终止于焊盘的输出延迟(基于标准)值以及三态延迟值。

- · T<sub>INBUF DELAY PAD I</sub> 是从 IOB 焊盘通过输入缓存到 IOB 焊盘的 I 引脚的延迟。此延迟因 SelectIO 输入缓存的功能而异。
- · T<sub>OUTBUF\_DELAY\_O\_PAD</sub> 是从 O 引脚通过 IOB 焊盘的输出缓存到 IOB 焊盘的延迟。此延迟因 SelectIO 输出缓存的功能而异。
- · T<sub>OUTBUF\_DELAY\_TD\_PAD</sub> 是禁用三态情况下,从 T 引脚通过 IOB 焊盘的输出缓存到 IOB 焊盘的延迟。此延迟因输出缓存的 SelectIO 功 能而异。在 HP I/O bank 中,使用 DCITERMDISABLE 引脚时,内部 DCI 终端开启时间始终比 T<sub>OUTBUF\_DELAY\_TD\_PAD</sub> 更短。在 HD I/O bank 中,使用 INTERMDISABLE 引脚时,片上终端开启时间始终比 T<sub>OUTBUF\_DELAY\_TD\_PAD</sub> 更短。



# IOB 高密度 (HD) 开关特性

表 75: IOB 高密度 (HD) 开关特性

|                   |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBU</sub> | IF_DELAY | _O_PAD |       |       | T <sub>OUTBU</sub> | F_DELAY_ | TD_PAD |       |    |
|-------------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|--------|-------|-------|--------------------|----------|--------|-------|----|
| I/O 标准            | 0.90V | 0.8               | 5V       | 0.7   | ′2V   | 0.90V | 0.8                | 5V       | 0.7    | 72V   | 0.90V | 0.8                | 85V      | 0.7    | 72V   | 单位 |
|                   | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2     | -1    | -3    | -2                 | -1       | -2     | -1    |    |
| DIFF_HSTL_I_18_F  | 0.873 | 0.978             | 1.058    | 0.978 | 1.058 | 1.510 | 1.574              | 1.718    | 1.966  | 2.101 | 1.160 | 1.160              | 1.271    | 1.515  | 1.544 | ns |
| DIFF_HSTL_I_18_S  | 0.873 | 0.978             | 1.058    | 0.978 | 1.058 | 1.742 | 1.805              | 1.950    | 2.197  | 2.333 | 1.748 | 1.748              | 1.867    | 2.103  | 2.104 | ns |
| DIFF_HSTL_I_F     | 0.873 | 0.978             | 1.058    | 0.978 | 1.058 | 1.563 | 1.611              | 1.762    | 2.003  | 2.145 | 1.313 | 1.313              | 1.417    | 1.668  | 1.668 | ns |
| DIFF_HSTL_I_S     | 0.873 | 0.978             | 1.058    | 0.978 | 1.058 | 1.696 | 1.798              | 1.913    | 2.190  | 2.296 | 1.630 | 1.630              | 1.780    | 1.985  | 1.986 | ns |
| DIFF_HSUL_12_F    | 0.796 | 0.911             | 0.977    | 0.911 | 0.977 | 1.493 | 1.573              | 1.703    | 1.965  | 2.086 | 1.222 | 1.222              | 1.335    | 1.577  | 1.578 | ns |
| DIFF_HSUL_12_S    | 0.796 | 0.911             | 0.977    | 0.911 | 0.977 | 1.653 | 1.711              | 1.864    | 2.103  | 2.247 | 1.536 | 1.536              | 1.665    | 1.891  | 1.891 | ns |
| DIFF_SSTL12_F     | 0.796 | 0.906             | 0.977    | 0.906 | 0.977 | 1.577 | 1.643              | 1.792    | 2.035  | 2.175 | 1.285 | 1.285              | 1.423    | 1.640  | 1.640 | ns |
| DIFF_SSTL12_S     | 0.796 | 0.906             | 0.977    | 0.906 | 0.977 | 1.726 | 1.784              | 1.948    | 2.176  | 2.331 | 1.567 | 1.567              | 1.706    | 1.922  | 1.922 | ns |
| DIFF_SSTL135_F    | 0.807 | 0.927             | 0.995    | 0.927 | 0.995 | 1.558 | 1.625              | 1.765    | 2.017  | 2.148 | 1.341 | 1.341              | 1.458    | 1.696  | 1.696 | ns |
| DIFF_SSTL135_II_F | 0.807 | 0.927             | 0.995    | 0.927 | 0.995 | 1.560 | 1.623              | 1.770    | 2.015  | 2.153 | 1.325 | 1.325              | 1.470    | 1.680  | 1.689 | ns |
| DIFF_SSTL135_II_S | 0.807 | 0.927             | 0.995    | 0.927 | 0.995 | 1.694 | 1.768              | 1.916    | 2.160  | 2.299 | 1.722 | 1.722              | 1.911    | 2.077  | 2.078 | ns |
| DIFF_SSTL135_S    | 0.807 | 0.927             | 0.995    | 0.927 | 0.995 | 1.796 | 1.869              | 2.025    | 2.261  | 2.408 | 1.814 | 1.814              | 1.976    | 2.169  | 2.169 | ns |
| DIFF_SSTL15_F     | 0.840 | 0.928             | 1.020    | 0.928 | 1.020 | 1.559 | 1.628              | 1.771    | 2.020  | 2.154 | 1.374 | 1.374              | 1.483    | 1.729  | 1.729 | ns |
| DIFF_SSTL15_II_F  | 0.840 | 0.928             | 1.020    | 0.928 | 1.020 | 1.574 | 1.622              | 1.778    | 2.014  | 2.161 | 1.356 | 1.356              | 1.442    | 1.711  | 1.712 | ns |
| DIFF_SSTL15_II_S  | 0.840 | 0.928             | 1.020    | 0.928 | 1.020 | 1.769 | 1.821              | 1.987    | 2.213  | 2.370 | 1.895 | 1.895              | 2.047    | 2.250  | 2.250 | ns |
| DIFF_SSTL15_S     | 0.840 | 0.928             | 1.020    | 0.928 | 1.020 | 1.752 | 1.824              | 1.977    | 2.216  | 2.360 | 1.743 | 1.743              | 1.907    | 2.098  | 2.098 | ns |
| DIFF_SSTL18_II_F  | 0.873 | 0.961             | 1.038    | 0.961 | 1.038 | 1.672 | 1.729              | 1.880    | 2.121  | 2.263 | 1.377 | 1.377              | 1.492    | 1.732  | 1.732 | ns |
| DIFF_SSTL18_II_S  | 0.873 | 0.961             | 1.038    | 0.961 | 1.038 | 1.748 | 1.796              | 1.965    | 2.188  | 2.348 | 1.616 | 1.616              | 1.800    | 1.971  | 1.972 | ns |
| DIFF_SSTL18_I_F   | 0.873 | 0.961             | 1.038    | 0.961 | 1.038 | 1.539 | 1.609              | 1.755    | 2.001  | 2.138 | 1.220 | 1.220              | 1.313    | 1.575  | 1.575 | ns |
| DIFF_SSTL18_I_S   | 0.873 | 0.961             | 1.038    | 0.961 | 1.038 | 1.728 | 1.786              | 1.942    | 2.178  | 2.325 | 1.677 | 1.677              | 1.836    | 2.032  | 2.033 | ns |
| HSTL_I_18_F       | 0.854 | 0.947             | 1.021    | 0.947 | 1.021 | 1.510 | 1.574              | 1.718    | 1.966  | 2.101 | 1.160 | 1.160              | 1.271    | 1.515  | 1.544 | ns |
| HSTL_I_18_S       | 0.854 | 0.947             | 1.021    | 0.947 | 1.021 | 1.742 | 1.805              | 1.950    | 2.197  | 2.333 | 1.748 | 1.748              | 1.867    | 2.103  | 2.104 | ns |
| HSTL_I_F          | 0.748 | 0.856             | 0.900    | 0.856 | 0.900 | 1.563 | 1.611              | 1.762    | 2.003  | 2.145 | 1.313 | 1.313              | 1.417    | 1.668  | 1.668 | ns |
| HSTL_I_S          | 0.748 | 0.856             | 0.900    | 0.856 | 0.900 | 1.696 | 1.798              | 1.913    | 2.190  | 2.296 | 1.630 | 1.630              | 1.780    | 1.985  | 1.986 | ns |
| HSUL_12_F         | 0.712 | 0.780             | 0.867    | 0.780 | 0.867 | 1.493 | 1.573              | 1.703    | 1.965  | 2.086 | 1.222 | 1.222              | 1.335    | 1.577  | 1.578 | ns |
| HSUL_12_S         | 0.712 | 0.780             | 0.867    | 0.780 | 0.867 | 1.653 | 1.711              | 1.864    | 2.103  | 2.247 | 1.536 | 1.536              | 1.665    | 1.891  | 1.891 | ns |
| LVCMOS12_F_12     | 0.761 | 0.918             | 0.976    | 0.918 | 0.976 | 1.652 | 1.689              | 1.856    | 2.081  | 2.239 | 1.202 | 1.202              | 1.317    | 1.557  | 1.557 | ns |
| LVCMOS12_F_4      | 0.761 | 0.918             | 0.976    | 0.918 | 0.976 | 1.714 | 1.742              | 1.922    | 2.134  | 2.305 | 1.353 | 1.353              | 1.478    | 1.708  | 1.708 | ns |
| LVCMOS12_F_8      | 0.761 | 0.918             | 0.976    | 0.918 | 0.976 | 1.668 | 1.714              | 1.879    | 2.106  | 2.262 | 1.292 | 1.292              | 1.432    | 1.647  | 1.647 | ns |
| LVCMOS12_S_12     | 0.761 | 0.918             | 0.976    | 0.918 | 0.976 | 2.019 | 2.073              | 2.247    | 2.465  | 2.630 | 1.581 | 1.581              | 1.717    | 1.936  | 1.937 | ns |
| LVCMOS12_S_4      | 0.761 | 0.918             | 0.976    | 0.918 | 0.976 | 1.979 | 1.979              | 2.182    | 2.371  | 2.565 | 1.633 | 1.633              | 1.772    | 1.988  | 1.989 | ns |
| LVCMOS12_S_8      | 0.761 | 0.918             | 0.976    | 0.918 | 0.976 | 2.132 | 2.205              | 2.406    | 2.597  | 2.789 | 1.767 | 1.767              | 1.928    | 2.122  | 2.123 | ns |
| LVCMOS15_F_12     | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 1.691 | 1.713              | 1.892    | 2.105  | 2.275 | 1.275 | 1.275              | 1.428    | 1.630  | 1.630 | ns |
| LVCMOS15_F_16     | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 1.665 | 1.722              | 1.881    | 2.114  | 2.264 | 1.260 | 1.260              | 1.407    | 1.615  | 1.615 | ns |
| LVCMOS15_F_4      | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 1.747 | 1.825              | 1.959    | 2.217  | 2.342 | 1.453 | 1.453              | 1.557    | 1.808  | 1.809 | ns |
| LVCMOS15_F_8      | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 1.721 | 1.778              | 1.930    | 2.170  | 2.313 | 1.378 | 1.378              | 1.458    | 1.733  | 1.733 | ns |
| LVCMOS15_S_12     | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 1.936 | 1.991              | 2.139    | 2.383  | 2.522 | 1.516 | 1.516              | 1.648    | 1.871  | 1.871 | ns |
| LVCMOS15_S_16     | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 2.172 | 2.172              | 2.389    | 2.564  | 2.772 | 1.707 | 1.707              | 1.888    | 2.062  | 2.062 | ns |



表 75: IOB 高密度 (HD) 开关特性 (续)

|               |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBL</sub> | IF_DELAY | O_PAD   |         |       | Тоитви  | F_DELAY_ | TD_PAD  |         |    |
|---------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|---------|---------|-------|---------|----------|---------|---------|----|
| I/O 标准        | 0.90V | 0.8               |          |       | ′2V   | 0.90V |                    | 5V       |         | ′2V     | 0.90V |         | 85V      |         | ′2V     | 单位 |
|               | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2      | -1      | -3    | -2      | -1       | -2      | -1      |    |
| LVCMOS15_S_4  | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 2.274 | 2.313              | 2.483    | 2.705   | 2.866   | 1.952 | 1.952   | 2.123    | 2.307   | 2.307   | ns |
| LVCMOS15_S_8  | 0.775 | 0.905             | 0.958    | 0.905 | 0.958 | 2.170 | 2.170              | 2.400    | 2.562   | 2.783   | 1.817 | 1.817   | 1.984    | 2.172   | 2.173   | ns |
| LVCMOS18_F_12 | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 1.741 | 1.805              | 1.962    | 2.197   | 2.345   | 1.383 | 1.383   | 1.471    | 1.738   | 1.738   | ns |
| LVCMOS18_F_16 | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 1.698 | 1.785              | 1.917    | 2.177   | 2.300   | 1.338 | 1.338   | 1.446    | 1.693   | 1.693   | ns |
| LVCMOS18_F_4  | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 1.815 | 1.868              | 2.013    | 2.260   | 2.396   | 1.472 | 1.472   | 1.599    | 1.827   | 1.832   | ns |
| LVCMOS18_F_8  | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 1.785 | 1.797              | 1.979    | 2.189   | 2.362   | 1.384 | 1.384   | 1.487    | 1.739   | 1.739   | ns |
| LVCMOS18_S_12 | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 2.163 | 2.201              | 2.408    | 2.593   | 2.791   | 1.762 | 1.762   | 1.894    | 2.117   | 2.118   | ns |
| LVCMOS18_S_16 | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 2.102 | 2.173              | 2.362    | 2.565   | 2.745   | 1.702 | 1.702   | 1.834    | 2.057   | 2.057   | ns |
| LVCMOS18_S_4  | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 2.342 | 2.346              | 2.567    | 2.738   | 2.950   | 1.951 | 1.951   | 2.092    | 2.306   | 2.306   | ns |
| LVCMOS18_S_8  | 0.810 | 0.915             | 0.958    | 0.915 | 0.958 | 2.275 | 2.292              | 2.511    | 2.684   | 2.894   | 1.848 | 1.848   | 2.008    | 2.203   | 2.204   | ns |
| LVCMOS25_F_12 | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.153 | 2.153              | 2.453    | 2.545   | 2.836   | 1.692 | 1.692   | 1.856    | 2.047   | 2.047   | ns |
| LVCMOS25_F_16 | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.105 | 2.105              | 2.406    | 2.497   | 2.789   | 1.623 | 1.623   | 1.786    | 1.978   | 1.979   | ns |
| LVCMOS25_F_4  | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.317 | 2.344              | 2.554    | 2.736   | 2.937   | 1.842 | 1.842   | 2.039    | 2.197   | 2.197   | ns |
| LVCMOS25_F_8  | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.184 | 2.184              | 2.516    | 2.576   | 2.899   | 1.726 | 1.726   | 1.910    | 2.081   | 2.081   | ns |
| LVCMOS25_S_12 | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.550 | 2.558              | 2.840    | 2.950   | 3.223   | 1.971 | 1.971   | 2.194    | 2.326   | 2.327   | ns |
| LVCMOS25_S_16 | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.449 | 2.449              | 2.740    | 2.841   | 3.123   | 1.852 | 1.852   | 2.063    | 2.207   | 2.207   | ns |
| LVCMOS25_S_4  | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.770 | 2.770              | 3.066    | 3.162   | 3.449   | 2.224 | 2.224   | 2.458    | 2.579   | 2.579   | ns |
| LVCMOS25_S_8  | 0.963 | 0.988             | 1.042    | 0.988 | 1.042 | 2.663 | 2.663              | 2.963    | 3.055   | 3.346   | 2.091 | 2.091   | 2.373    | 2.446   | 2.446   | ns |
| LVCMOS33_F_12 | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.415 | 2.415              | 2.651    | 2.807   | 3.034   | 1.754 | 1.754   | 1.915    | 2.109   | 2.109   | ns |
| LVCMOS33_F_16 | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.381 | 2.383              | 2.603    | 2.775   | 2.986   | 1.734 | 1.734   | 1.869    | 2.089   | 2.089   | ns |
| LVCMOS33_F_4  | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.541 | 2.541              | 2.765    | 2.933   | 3.148   | 1.932 | 1.932   | 2.135    | 2.287   | 2.287   | ns |
| LVCMOS33_F_8  | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.603 | 2.603              | 2.822    | 2.995   | 3.205   | 1.937 | 1.937   | 2.130    | 2.292   | 2.294   | ns |
| LVCMOS33_S_12 | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.705 | 2.705              | 3.047    | 3.097   | 3.430   | 2.049 | 2.049   | 2.318    | 2.404   | 2.404   | ns |
| LVCMOS33_S_16 | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.714 | 2.714              | 3.024    | 3.106   | 3.407   | 2.028 | 2.028   | 2.232    | 2.383   | 2.383   | ns |
| LVCMOS33_S_4  | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.999 | 2.999              | 3.340    | 3.391   | 3.723   | 2.320 | 2.320   | 2.610    | 2.675   | 2.675   | ns |
| LVCMOS33_S_8  | 1.154 | 1.154             | 1.213    | 1.154 | 1.213 | 2.929 | 2.929              | 3.260    | 3.321   | 3.643   | 2.260 | 2.260   | 2.532    | 2.615   | 2.616   | ns |
| LVDS_25       | 0.980 | 1.003             | 1.116    | 1.003 | 1.116 | 不适用   | 不适<br>用            | 不适<br>用  | 不适<br>用 | 不适<br>用 | 不适用   | 不适<br>用 | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |
| LVPECL        | 0.980 | 1.003             | 1.116    | 1.003 | 1.116 | 不适用   | 不适<br>用            | 不适<br>用  | 不适<br>用 | 不适<br>用 | 不适用   | 不适<br>用 | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |
| LVTTL_F_12    | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.415 | 2.415              | 2.651    | 2.807   | 3.034   | 1.754 | 1.754   | 1.915    | 2.109   | 2.109   | ns |
| LVTTL_F_16    | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.464 | 2.464              | 2.732    | 2.856   | 3.115   | 1.750 | 1.750   | 1.986    | 2.105   | 2.117   | ns |
| LVTTL_F_4     | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.541 | 2.541              | 2.765    | 2.933   | 3.148   | 1.932 | 1.932   | 2.135    | 2.287   | 2.287   | ns |
| LVTTL_F_8     | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.582 | 2.582              | 2.787    | 2.974   | 3.170   | 1.910 | 1.910   | 2.063    | 2.265   | 2.265   | ns |
| LVTTL_S_12    | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.731 | 2.731              | 3.075    | 3.123   | 3.458   | 2.072 | 2.072   | 2.343    | 2.427   | 2.427   | ns |
| LVTTL_S_16    | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.714 | 2.714              | 3.024    | 3.106   | 3.407   | 2.028 | 2.028   | 2.232    | 2.383   | 2.383   | ns |
| LVTTL_S_4     | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.999 | 2.999              | 3.340    | 3.391   | 3.723   | 2.320 | 2.320   | 2.610    | 2.675   | 2.675   | ns |
| LVTTL_S_8     | 1.164 | 1.164             | 1.223    | 1.164 | 1.223 | 2.929 | 2.929              | 3.260    | 3.321   | 3.643   | 2.260 | 2.260   | 2.532    | 2.615   | 2.616   | ns |
| SLVS_400_25   | 0.998 | 1.020             | 1.136    | 1.020 | 1.136 | 不适用   | 不适<br>用            | 不适<br>用  | 不适<br>用 | 不适<br>用 | 不适用   | 不适<br>用 | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |
| SSTL12_F      | 0.712 | 0.780             | 0.867    | 0.780 | 0.867 | 1.577 | 1.643              | 1.792    | 2.035   | 2.175   | 1.285 | 1.285   | 1.423    | 1.640   | 1.640   | ns |



表 75: IOB 高密度 (HD) 开关特性 (续)

|              |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBU</sub> | IF_DELAY | O_PAD   |         |       | T <sub>OUTBU</sub> | F_DELAY_ | TD_PAD  |         |    |
|--------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|---------|---------|-------|--------------------|----------|---------|---------|----|
| I/O 标准       | 0.90V | 0.8               | 5V       | 0.7   | '2V   | 0.90V | 0.8                | 5V       | 0.7     | ′2V     | 0.90V | 0.8                | 85V      | 0.7     | ′2V     | 单位 |
|              | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2      | -1      | -3    | -2                 | -1       | -2      | -1      |    |
| SSTL12_S     | 0.712 | 0.780             | 0.867    | 0.780 | 0.867 | 1.726 | 1.784              | 1.948    | 2.176   | 2.331   | 1.567 | 1.567              | 1.706    | 1.922   | 1.922   | ns |
| SSTL135_F    | 0.731 | 0.798             | 0.881    | 0.798 | 0.881 | 1.558 | 1.625              | 1.765    | 2.017   | 2.148   | 1.341 | 1.341              | 1.458    | 1.696   | 1.696   | ns |
| SSTL135_II_F | 0.731 | 0.798             | 0.881    | 0.798 | 0.881 | 1.574 | 1.623              | 1.770    | 2.015   | 2.153   | 1.325 | 1.325              | 1.470    | 1.680   | 1.689   | ns |
| SSTL135_II_S | 0.731 | 0.798             | 0.881    | 0.798 | 0.881 | 1.694 | 1.768              | 1.916    | 2.160   | 2.299   | 1.722 | 1.722              | 1.911    | 2.077   | 2.078   | ns |
| SSTL135_S    | 0.731 | 0.798             | 0.881    | 0.798 | 0.881 | 1.796 | 1.869              | 2.025    | 2.261   | 2.408   | 1.814 | 1.814              | 1.976    | 2.169   | 2.169   | ns |
| SSTL15_F     | 0.731 | 0.838             | 0.880    | 0.838 | 0.880 | 1.544 | 1.612              | 1.754    | 2.004   | 2.137   | 1.357 | 1.357              | 1.464    | 1.712   | 1.713   | ns |
| SSTL15_II_F  | 0.731 | 0.838             | 0.880    | 0.838 | 0.880 | 1.588 | 1.622              | 1.778    | 2.014   | 2.161   | 1.356 | 1.356              | 1.442    | 1.711   | 1.712   | ns |
| SSTL15_II_S  | 0.731 | 0.838             | 0.880    | 0.838 | 0.880 | 1.769 | 1.821              | 1.987    | 2.213   | 2.370   | 1.895 | 1.895              | 2.047    | 2.250   | 2.250   | ns |
| SSTL15_S     | 0.731 | 0.838             | 0.880    | 0.838 | 0.880 | 1.752 | 1.824              | 1.977    | 2.216   | 2.360   | 1.743 | 1.743              | 1.907    | 2.098   | 2.098   | ns |
| SSTL18_II_F  | 0.854 | 0.947             | 1.021    | 0.947 | 1.021 | 1.699 | 1.729              | 1.880    | 2.121   | 2.263   | 1.377 | 1.377              | 1.492    | 1.732   | 1.732   | ns |
| SSTL18_II_S  | 0.854 | 0.947             | 1.021    | 0.947 | 1.021 | 1.748 | 1.796              | 1.965    | 2.188   | 2.348   | 1.616 | 1.616              | 1.800    | 1.971   | 1.972   | ns |
| SSTL18_I_F   | 0.854 | 0.947             | 1.021    | 0.947 | 1.021 | 1.566 | 1.609              | 1.755    | 2.001   | 2.138   | 1.220 | 1.220              | 1.313    | 1.575   | 1.575   | ns |
| SSTL18_I_S   | 0.854 | 0.947             | 1.021    | 0.947 | 1.021 | 1.745 | 1.786              | 1.942    | 2.178   | 2.325   | 1.677 | 1.677              | 1.836    | 2.032   | 2.033   | ns |
| SUB_LVDS     | 0.871 | 1.002             | 1.036    | 1.002 | 1.036 | 不适用   | 不适<br>用            | 不适<br>用  | 不适<br>用 | 不适<br>用 | 不适用   | 不适<br>用            | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |

# IOB 高性能 (HP) 开关特性

表 76: IOB 高性能 (HP) 开关特性

|                      |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBU</sub> | IF_DELAY | O_PAD |       |       | T <sub>OUTBU</sub> | F_DELAY_ | TD_PAD |       |    |
|----------------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|-------|-------|-------|--------------------|----------|--------|-------|----|
| I/O 标准               | 0.90V | 0.8               |          | 0.7   | ′2V   | 0.90V |                    | 5V       |       | ′2V   | 0.90V |                    | 35V      |        | ′2V   | 单位 |
|                      | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2    | -1    | -3    | -2                 | -1       | -2     | -1    |    |
| DIFF_HSTL_I_12_F     | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.410 | 0.423              | 0.443    | 0.423 | 0.443 | 0.514 | 0.553              | 0.582    | 0.553  | 0.582 | ns |
| DIFF_HSTL_I_12_M     | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.552 | 0.552              | 0.583    | 0.552 | 0.583 | 0.632 | 0.641              | 0.679    | 0.641  | 0.679 | ns |
| DIFF_HSTL_I_12_S     | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.752 | 0.752              | 0.800    | 0.752 | 0.800 | 0.813 | 0.813              | 0.868    | 0.813  | 0.868 | ns |
| DIFF_HSTL_I_18_F     | 0.259 | 0.319             | 0.339    | 0.319 | 0.339 | 0.439 | 0.456              | 0.474    | 0.456 | 0.474 | 0.549 | 0.576              | 0.606    | 0.576  | 0.606 | ns |
| DIFF_HSTL_I_18_M     | 0.259 | 0.319             | 0.339    | 0.319 | 0.339 | 0.563 | 0.570              | 0.603    | 0.570 | 0.603 | 0.636 | 0.653              | 0.692    | 0.653  | 0.692 | ns |
| DIFF_HSTL_I_18_S     | 0.259 | 0.319             | 0.339    | 0.319 | 0.339 | 0.782 | 0.782              | 0.834    | 0.782 | 0.834 | 0.816 | 0.816              | 0.871    | 0.816  | 0.871 | ns |
| DIFF_HSTL_I_DCI_12_F | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.393 | 0.406              | 0.429    | 0.406 | 0.429 | 0.502 | 0.534              | 0.564    | 0.534  | 0.564 | ns |
| DIFF_HSTL_I_DCI_12_M | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.546 | 0.557              | 0.587    | 0.557 | 0.587 | 0.636 | 0.653              | 0.694    | 0.653  | 0.694 | ns |
| DIFF_HSTL_I_DCI_12_S | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.755 | 0.755              | 0.806    | 0.755 | 0.806 | 0.842 | 0.842              | 0.907    | 0.842  | 0.907 | ns |
| DIFF_HSTL_I_DCI_18_F | 0.259 | 0.323             | 0.339    | 0.323 | 0.339 | 0.422 | 0.445              | 0.461    | 0.445 | 0.461 | 0.509 | 0.566              | 0.595    | 0.566  | 0.595 | ns |
| DIFF_HSTL_I_DCI_18_M | 0.259 | 0.323             | 0.339    | 0.323 | 0.339 | 0.546 | 0.555              | 0.586    | 0.555 | 0.586 | 0.626 | 0.643              | 0.684    | 0.643  | 0.684 | ns |
| DIFF_HSTL_I_DCI_18_S | 0.259 | 0.323             | 0.339    | 0.323 | 0.339 | 0.762 | 0.762              | 0.818    | 0.762 | 0.818 | 0.836 | 0.836              | 0.900    | 0.836  | 0.900 | ns |
| DIFF_HSTL_I_DCI_F    | 0.335 | 0.397             | 0.417    | 0.397 | 0.417 | 0.407 | 0.431              | 0.445    | 0.431 | 0.445 | 0.517 | 0.555              | 0.575    | 0.555  | 0.575 | ns |
| DIFF_HSTL_I_DCI_M    | 0.335 | 0.397             | 0.417    | 0.397 | 0.417 | 0.549 | 0.553              | 0.583    | 0.553 | 0.583 | 0.634 | 0.644              | 0.684    | 0.644  | 0.684 | ns |
| DIFF_HSTL_I_DCI_S    | 0.335 | 0.397             | 0.417    | 0.397 | 0.417 | 0.767 | 0.767              | 0.823    | 0.767 | 0.823 | 0.848 | 0.848              | 0.912    | 0.848  | 0.912 | ns |
| DIFF_HSTL_I_F        | 0.304 | 0.404             | 0.417    | 0.404 | 0.417 | 0.409 | 0.423              | 0.443    | 0.423 | 0.443 | 0.514 | 0.549              | 0.581    | 0.549  | 0.581 | ns |
| DIFF_HSTL_I_M        | 0.304 | 0.404             | 0.417    | 0.404 | 0.417 | 0.549 | 0.555              | 0.586    | 0.555 | 0.586 | 0.624 | 0.640              | 0.677    | 0.640  | 0.677 | ns |
| DIFF_HSTL_I_S        | 0.304 | 0.404             | 0.417    | 0.404 | 0.417 | 0.767 | 0.767              | 0.818    | 0.767 | 0.818 | 0.811 | 0.811              | 0.866    | 0.811  | 0.866 | ns |



表 76: IOB 高性能 (HP) 开关特性 (续)

|                     |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBL</sub> | JF_DELAY | _O_PAD |       |       | T <sub>OUTBU</sub> | F_DELAY_ | TD_PAD |       |    |
|---------------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|--------|-------|-------|--------------------|----------|--------|-------|----|
| I/O 标准              | 0.90V |                   | 5V       |       | '2V   | 0.90V |                    | 85V      |        | ′2V   | 0.90V |                    | 5V       |        | ′2V   | 单位 |
|                     | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2     | -1    | -3    | -2                 | -1       | -2     | -1    |    |
| DIFF_HSUL_12_DCI_F  | 0.320 | 0.381             | 0.400    | 0.381 | 0.400 | 0.411 | 0.425              | 0.443    | 0.425  | 0.443 | 0.520 | 0.558              | 0.586    | 0.558  | 0.586 | ns |
| DIFF_HSUL_12_DCI_M  | 0.320 | 0.381             | 0.400    | 0.381 | 0.400 | 0.546 | 0.557              | 0.587    | 0.557  | 0.587 | 0.636 | 0.653              | 0.694    | 0.653  | 0.694 | ns |
| DIFF_HSUL_12_DCI_S  | 0.320 | 0.381             | 0.400    | 0.381 | 0.400 | 0.737 | 0.737              | 0.787    | 0.737  | 0.787 | 0.822 | 0.822              | 0.885    | 0.822  | 0.885 | ns |
| DIFF_HSUL_12_F      | 0.322 | 0.394             | 0.402    | 0.394 | 0.402 | 0.394 | 0.412              | 0.430    | 0.412  | 0.430 | 0.494 | 0.538              | 0.566    | 0.538  | 0.566 | ns |
| DIFF_HSUL_12_M      | 0.322 | 0.394             | 0.402    | 0.394 | 0.402 | 0.552 | 0.552              | 0.583    | 0.552  | 0.583 | 0.632 | 0.641              | 0.679    | 0.641  | 0.679 | ns |
| DIFF_HSUL_12_S      | 0.322 | 0.394             | 0.402    | 0.394 | 0.402 | 0.752 | 0.752              | 0.800    | 0.752  | 0.800 | 0.813 | 0.813              | 0.868    | 0.813  | 0.868 | ns |
| DIFF_POD10_DCI_F    | 0.289 | 0.411             | 0.430    | 0.411 | 0.430 | 0.407 | 0.425              | 0.444    | 0.425  | 0.444 | 0.512 | 0.555              | 0.584    | 0.555  | 0.584 | ns |
| DIFF_POD10_DCI_M    | 0.289 | 0.411             | 0.430    | 0.411 | 0.430 | 0.533 | 0.542              | 0.571    | 0.542  | 0.571 | 0.618 | 0.640              | 0.681    | 0.640  | 0.681 | ns |
| DIFF_POD10_DCI_S    | 0.289 | 0.411             | 0.430    | 0.411 | 0.430 | 0.754 | 0.754              | 0.815    | 0.754  | 0.815 | 0.850 | 0.850              | 0.917    | 0.850  | 0.917 | ns |
| DIFF_POD10_F        | 0.288 | 0.411             | 0.433    | 0.411 | 0.433 | 0.425 | 0.438              | 0.459    | 0.438  | 0.459 | 0.531 | 0.569              | 0.601    | 0.569  | 0.601 | ns |
| DIFF_POD10_M        | 0.288 | 0.411             | 0.433    | 0.411 | 0.433 | 0.519 | 0.538              | 0.568    | 0.538  | 0.568 | 0.589 | 0.630              | 0.667    | 0.630  | 0.667 | ns |
| DIFF_POD10_S        | 0.288 | 0.411             | 0.433    | 0.411 | 0.433 | 0.752 | 0.766              | 0.821    | 0.766  | 0.821 | 0.821 | 0.836              | 0.894    | 0.836  | 0.894 | ns |
| DIFF_POD12_DCI_F    | 0.320 | 0.407             | 0.432    | 0.407 | 0.432 | 0.411 | 0.425              | 0.443    | 0.425  | 0.443 | 0.519 | 0.558              | 0.586    | 0.558  | 0.586 | ns |
| DIFF_POD12_DCI_M    | 0.320 | 0.407             | 0.432    | 0.407 | 0.432 | 0.516 | 0.543              | 0.572    | 0.543  | 0.572 | 0.602 | 0.638              | 0.678    | 0.638  | 0.678 | ns |
| DIFF_POD12_DCI_S    | 0.320 | 0.407             | 0.432    | 0.407 | 0.432 | 0.740 | 0.772              | 0.822    | 0.772  | 0.822 | 0.833 | 0.862              | 0.929    | 0.862  | 0.929 | ns |
| DIFF_POD12_F        | 0.305 | 0.409             | 0.430    | 0.409 | 0.430 | 0.438 | 0.455              | 0.476    | 0.455  | 0.476 | 0.549 | 0.595              | 0.626    | 0.595  | 0.626 | ns |
| DIFF_POD12_M        | 0.305 | 0.409             | 0.430    | 0.409 | 0.430 | 0.551 | 0.551              | 0.582    | 0.551  | 0.582 | 0.632 | 0.641              | 0.679    | 0.641  | 0.679 | ns |
| DIFF_POD12_S        | 0.305 | 0.409             | 0.430    | 0.409 | 0.430 | 0.749 | 0.767              | 0.817    | 0.767  | 0.817 | 0.818 | 0.832              | 0.889    | 0.832  | 0.889 | ns |
| DIFF_SSTL12_DCI_F   | 0.303 | 0.381             | 0.400    | 0.381 | 0.400 | 0.411 | 0.425              | 0.443    | 0.425  | 0.443 | 0.520 | 0.558              | 0.586    | 0.558  | 0.586 | ns |
| DIFF_SSTL12_DCI_M   | 0.303 | 0.381             | 0.400    | 0.381 | 0.400 | 0.549 | 0.557              | 0.587    | 0.557  | 0.587 | 0.643 | 0.654              | 0.694    | 0.654  | 0.694 | ns |
| DIFF_SSTL12_DCI_S   | 0.303 | 0.381             | 0.400    | 0.381 | 0.400 | 0.754 | 0.754              | 0.803    | 0.754  | 0.803 | 0.842 | 0.842              | 0.908    | 0.842  | 0.908 | ns |
| DIFF_SSTL12_F       | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.394 | 0.412              | 0.430    | 0.412  | 0.430 | 0.494 | 0.538              | 0.566    | 0.538  | 0.566 | ns |
| DIFF_SSTL12_M       | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.550 | 0.553              | 0.584    | 0.553  | 0.584 | 0.630 | 0.641              | 0.676    | 0.641  | 0.676 | ns |
| DIFF_SSTL12_S       | 0.288 | 0.394             | 0.402    | 0.394 | 0.402 | 0.758 | 0.758              | 0.808    | 0.758  | 0.808 | 0.823 | 0.823              | 0.879    | 0.823  | 0.879 | ns |
| DIFF_SSTL135_DCI_F  | 0.303 | 0.371             | 0.402    | 0.371 | 0.402 | 0.392 | 0.411              | 0.428    | 0.411  | 0.428 | 0.494 | 0.537              | 0.565    | 0.537  | 0.565 | ns |
| DIFF_SSTL135_DCI_M  | 0.303 | 0.371             | 0.402    | 0.371 | 0.402 | 0.551 | 0.551              | 0.582    | 0.551  | 0.582 | 0.643 | 0.645              | 0.685    | 0.645  | 0.685 | ns |
| DIFF_SSTL135_DCI_S  | 0.303 | 0.371             | 0.402    | 0.371 | 0.402 | 0.746 | 0.746              | 0.799    | 0.746  | 0.799 | 0.829 | 0.829              | 0.893    | 0.829  | 0.893 | ns |
| DIFF_SSTL135_F      | 0.289 | 0.375             | 0.402    | 0.375 | 0.402 | 0.393 | 0.408              | 0.428    | 0.408  | 0.428 | 0.491 | 0.528              | 0.561    | 0.528  | 0.561 | ns |
| DIFF_SSTL135_M      | 0.289 | 0.375             | 0.402    | 0.375 | 0.402 | 0.548 | 0.555              | 0.585    | 0.555  | 0.585 | 0.621 | 0.641              | 0.679    | 0.641  | 0.679 | ns |
| DIFF_SSTL135_S      | 0.289 | 0.375             | 0.402    | 0.375 | 0.402 | 0.772 | 0.772              | 0.823    | 0.772  | 0.823 | 0.827 | 0.827              | 0.878    | 0.827  | 0.878 | ns |
| DIFF_SSTL15_DCI_F   | 0.335 | 0.397             | 0.417    | 0.397 | 0.417 | 0.394 | 0.412              | 0.429    | 0.412  | 0.429 | 0.497 | 0.531              | 0.563    | 0.531  | 0.563 | ns |
| DIFF_SSTL15_DCI_M   | 0.335 | 0.397             | 0.417    | 0.397 | 0.417 | 0.549 | 0.553              | 0.583    | 0.553  | 0.583 | 0.632 | 0.645              | 0.685    | 0.645  | 0.685 | ns |
| DIFF_SSTL15_DCI_S   | 0.335 | 0.397             | 0.417    | 0.397 | 0.417 | 0.768 | 0.768              | 0.822    | 0.768  | 0.822 | 0.847 | 0.847              | 0.912    | 0.847  | 0.912 | ns |
| DIFF_SSTL15_F       | 0.304 | 0.404             | 0.417    | 0.404 | 0.417 | 0.409 | 0.424              | 0.445    | 0.424  | 0.445 | 0.513 | 0.551              | 0.577    | 0.551  | 0.577 | ns |
| DIFF_SSTL15_M       | 0.304 | 0.404             | 0.417    | 0.404 | 0.417 | 0.547 | 0.554              | 0.585    | 0.554  | 0.585 | 0.624 | 0.639              | 0.677    | 0.639  | 0.677 | ns |
| DIFF_SSTL15_S       | 0.304 | 0.404             | 0.417    | 0.404 | 0.417 | 0.767 | 0.767              | 0.817    | 0.767  | 0.817 | 0.813 | 0.813              | 0.867    | 0.813  | 0.867 | ns |
| DIFF_SSTL18_I_DCI_F | 0.256 | 0.320             | 0.336    | 0.320 | 0.336 | 0.422 | 0.445              | 0.461    | 0.445  | 0.461 | 0.540 | 0.566              | 0.595    | 0.566  | 0.595 | ns |
| DIFF_SSTL18_I_DCI_M | 0.256 | 0.320             | 0.336    | 0.320 | 0.336 | 0.552 | 0.554              | 0.585    | 0.554  | 0.585 | 0.629 | 0.644              | 0.683    | 0.644  | 0.683 | ns |
| DIFF_SSTL18_I_DCI_S | 0.256 | 0.320             | 0.336    | 0.320 | 0.336 | 0.762 | 0.762              | 0.818    | 0.762  | 0.818 | 0.837 | 0.837              | 0.899    | 0.837  | 0.899 | ns |
| DIFF_SSTL18_I_F     | 0.256 | 0.316             | 0.336    | 0.316 | 0.336 | 0.439 | 0.454              | 0.476    | 0.454  | 0.476 | 0.549 | 0.578              | 0.608    | 0.578  | 0.608 | ns |



表 76: IOB 高性能 (HP) 开关特性 (续)

|                 |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBL</sub> | JF_DELAY | _O_PAD |       |       | Тоитви | F_DELAY_ | TD_PAD |       |    |
|-----------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|--------|-------|-------|--------|----------|--------|-------|----|
| I/O 标准          | 0.90V |                   | 5V       |       | 72V   | 0.90V |                    |          |        | ′2V   | 0.90V |        | <br>85V  |        | 72V   | 単位 |
|                 | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2     | -1    | -3    | -2     | -1       | -2     | -1    |    |
| DIFF_SSTL18_I_M | 0.256 | 0.316             | 0.336    | 0.316 | 0.336 | 0.567 | 0.571              | 0.603    | 0.571  | 0.603 | 0.535 | 0.652  | 0.692    | 0.652  | 0.692 | ns |
| DIFF_SSTL18_I_S | 0.256 | 0.316             | 0.336    | 0.316 | 0.336 | 0.782 | 0.782              | 0.835    | 0.782  | 0.835 | 0.816 | 0.816  | 0.870    | 0.816  | 0.870 | ns |
| HSLVDCI_15_F    | 0.336 | 0.393             | 0.415    | 0.393 | 0.415 | 0.407 | 0.425              | 0.443    | 0.425  | 0.443 | 0.513 | 0.548  | 0.579    | 0.548  | 0.579 | ns |
| HSLVDCI_15_M    | 0.336 | 0.393             | 0.415    | 0.393 | 0.415 | 0.548 | 0.552              | 0.581    | 0.552  | 0.581 | 0.635 | 0.644  | 0.684    | 0.644  | 0.684 | ns |
| HSLVDCI_15_S    | 0.336 | 0.393             | 0.415    | 0.393 | 0.415 | 0.748 | 0.748              | 0.802    | 0.748  | 0.802 | 0.827 | 0.827  | 0.890    | 0.827  | 0.890 | ns |
| HSLVDCI_18_F    | 0.367 | 0.424             | 0.447    | 0.424 | 0.447 | 0.424 | 0.445              | 0.461    | 0.445  | 0.461 | 0.541 | 0.566  | 0.595    | 0.566  | 0.595 | ns |
| HSLVDCI_18_M    | 0.367 | 0.424             | 0.447    | 0.424 | 0.447 | 0.563 | 0.567              | 0.598    | 0.567  | 0.598 | 0.647 | 0.658  | 0.699    | 0.658  | 0.699 | ns |
| HSLVDCI_18_S    | 0.367 | 0.424             | 0.447    | 0.424 | 0.447 | 0.761 | 0.761              | 0.817    | 0.761  | 0.817 | 0.836 | 0.836  | 0.900    | 0.836  | 0.900 | ns |
| HSTL_I_12_F     | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.410 | 0.423              | 0.443    | 0.423  | 0.443 | 0.514 | 0.553  | 0.582    | 0.553  | 0.582 | ns |
| HSTL_I_12_M     | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.551 | 0.551              | 0.582    | 0.551  | 0.582 | 0.632 | 0.642  | 0.679    | 0.642  | 0.679 | ns |
| HSTL_I_12_S     | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.750 | 0.750              | 0.799    | 0.750  | 0.799 | 0.813 | 0.813  | 0.868    | 0.813  | 0.868 | ns |
| HSTL_I_18_F     | 0.258 | 0.322             | 0.339    | 0.322 | 0.339 | 0.439 | 0.456              | 0.474    | 0.456  | 0.474 | 0.549 | 0.576  | 0.606    | 0.576  | 0.606 | ns |
| HSTL_I_18_M     | 0.258 | 0.322             | 0.339    | 0.322 | 0.339 | 0.562 | 0.569              | 0.602    | 0.569  | 0.602 | 0.637 | 0.653  | 0.692    | 0.653  | 0.692 | ns |
| HSTL_I_18_S     | 0.258 | 0.322             | 0.339    | 0.322 | 0.339 | 0.781 | 0.781              | 0.833    | 0.781  | 0.833 | 0.816 | 0.816  | 0.871    | 0.816  | 0.871 | ns |
| HSTL_I_DCI_12_F | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.393 | 0.406              | 0.429    | 0.406  | 0.429 | 0.502 | 0.534  | 0.564    | 0.534  | 0.564 | ns |
| HSTL_I_DCI_12_M | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.551 | 0.556              | 0.586    | 0.556  | 0.586 | 0.644 | 0.654  | 0.694    | 0.654  | 0.694 | ns |
| HSTL_I_DCI_12_S | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.754 | 0.754              | 0.803    | 0.754  | 0.803 | 0.842 | 0.842  | 0.907    | 0.842  | 0.907 | ns |
| HSTL_I_DCI_18_F | 0.258 | 0.321             | 0.339    | 0.321 | 0.339 | 0.422 | 0.445              | 0.461    | 0.445  | 0.461 | 0.509 | 0.566  | 0.595    | 0.566  | 0.595 | ns |
| HSTL_I_DCI_18_M | 0.258 | 0.321             | 0.339    | 0.321 | 0.339 | 0.551 | 0.554              | 0.585    | 0.554  | 0.585 | 0.634 | 0.643  | 0.684    | 0.643  | 0.684 | ns |
| HSTL_I_DCI_18_S | 0.258 | 0.321             | 0.339    | 0.321 | 0.339 | 0.761 | 0.761              | 0.817    | 0.761  | 0.817 | 0.836 | 0.836  | 0.900    | 0.836  | 0.900 | ns |
| HSTL_I_DCI_F    | 0.288 | 0.393             | 0.415    | 0.393 | 0.415 | 0.407 | 0.431              | 0.445    | 0.431  | 0.445 | 0.517 | 0.555  | 0.575    | 0.555  | 0.575 | ns |
| HSTL_I_DCI_M    | 0.288 | 0.393             | 0.415    | 0.393 | 0.415 | 0.548 | 0.552              | 0.581    | 0.552  | 0.581 | 0.635 | 0.644  | 0.684    | 0.644  | 0.684 | ns |
| HSTL_I_DCI_S    | 0.288 | 0.393             | 0.415    | 0.393 | 0.415 | 0.766 | 0.766              | 0.821    | 0.766  | 0.821 | 0.847 | 0.847  | 0.912    | 0.847  | 0.912 | ns |
| HSTL_I_F        | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.409 | 0.423              | 0.443    | 0.423  | 0.443 | 0.514 | 0.549  | 0.581    | 0.549  | 0.581 | ns |
| HSTL_I_M        | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.548 | 0.554              | 0.585    | 0.554  | 0.585 | 0.624 | 0.640  | 0.677    | 0.640  | 0.677 | ns |
| HSTL_I_S        | 0.322 | 0.378             | 0.399    | 0.378 | 0.399 | 0.766 | 0.766              | 0.816    | 0.766  | 0.816 | 0.811 | 0.811  | 0.866    | 0.811  | 0.866 | ns |
| HSUL_12_DCI_F   | 0.319 | 0.378             | 0.399    | 0.378 | 0.399 | 0.411 | 0.425              | 0.443    | 0.425  | 0.443 | 0.520 | 0.558  | 0.586    | 0.558  | 0.586 | ns |
| HSUL_12_DCI_M   | 0.319 | 0.378             | 0.399    | 0.378 | 0.399 | 0.551 | 0.556              | 0.586    | 0.556  | 0.586 | 0.644 | 0.654  | 0.694    | 0.654  | 0.694 | ns |
| HSUL_12_DCI_S   | 0.319 | 0.378             | 0.399    | 0.378 | 0.399 | 0.736 | 0.736              | 0.784    | 0.736  | 0.784 | 0.821 | 0.821  | 0.886    | 0.821  | 0.886 | ns |
| HSUL_12_F       | 0.305 | 0.378             | 0.399    | 0.378 | 0.399 | 0.394 | 0.412              | 0.430    | 0.412  | 0.430 | 0.494 | 0.538  | 0.566    | 0.538  | 0.566 | ns |
| HSUL_12_M       | 0.305 | 0.378             | 0.399    | 0.378 | 0.399 | 0.551 | 0.551              | 0.582    | 0.551  | 0.582 | 0.632 | 0.642  | 0.679    | 0.642  | 0.679 | ns |
| HSUL_12_S       | 0.305 | 0.378             | 0.399    | 0.378 | 0.399 | 0.750 | 0.750              | 0.799    | 0.750  | 0.799 | 0.813 | 0.813  | 0.868    | 0.813  | 0.868 | ns |
| LVCMOS12_F_2    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.657 | 0.672              | 0.692    | 0.672  | 0.692 | 0.862 | 0.898  | 0.922    | 0.898  | 0.922 | ns |
| LVCMOS12_F_4    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.486 | 0.504              | 0.521    | 0.504  | 0.521 | 0.645 | 0.664  | 0.693    | 0.664  | 0.693 | ns |
| LVCMOS12_F_6    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.469 | 0.485              | 0.507    | 0.485  | 0.507 | 0.585 | 0.634  | 0.669    | 0.634  | 0.669 | ns |
| LVCMOS12_F_8    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.457 | 0.465              | 0.489    | 0.465  | 0.489 | 0.592 | 0.611  | 0.666    | 0.611  | 0.666 | ns |
| LVCMOS12_M_2    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.687 | 0.708              | 0.727    | 0.708  | 0.727 | 0.889 | 0.916  | 0.945    | 0.916  | 0.945 | ns |
| LVCMOS12_M_4    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.533 | 0.550              | 0.573    | 0.550  | 0.573 | 0.629 | 0.664  | 0.690    | 0.664  | 0.690 | ns |
| LVCMOS12_M_6    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.520 | 0.527              | 0.554    | 0.527  | 0.554 | 0.608 | 0.622  | 0.652    | 0.622  | 0.652 | ns |
| LVCMOS12_M_8    | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.532 | 0.540              | 0.571    | 0.540  | 0.571 | 0.606 | 0.614  | 0.649    | 0.614  | 0.649 | ns |



表 76: IOB 高性能 (HP) 开关特性 (续)

|               |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBL</sub> | JF_DELAY | _O_PAD |       |       | T <sub>OUTBU</sub> | F_DELAY_ | TD_PAD |       |    |
|---------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|--------|-------|-------|--------------------|----------|--------|-------|----|
| I/O 标准        | 0.90V | 0.8               | 5V       | 0.7   | ′2V   | 0.90V | 0.8                | 35V      | 0.7    | ′2V   | 0.90V | 0.8                | 35V      | 0.7    | ′2V   | 单位 |
|               | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2     | -1    | -3    | -2                 | -1       | -2     | -1    |    |
| LVCMOS12_S_2  | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.767 | 0.767              | 0.803    | 0.767  | 0.803 | 0.981 | 0.990              | 1.024    | 0.990  | 1.024 | ns |
| LVCMOS12_S_4  | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.666 | 0.666              | 0.704    | 0.666  | 0.704 | 0.803 | 0.803              | 0.848    | 0.803  | 0.848 | ns |
| LVCMOS12_S_6  | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.657 | 0.657              | 0.695    | 0.657  | 0.695 | 0.732 | 0.732              | 0.774    | 0.732  | 0.774 | ns |
| LVCMOS12_S_8  | 0.443 | 0.512             | 0.555    | 0.512 | 0.555 | 0.708 | 0.708              | 0.761    | 0.708  | 0.761 | 0.745 | 0.745              | 0.790    | 0.745  | 0.790 | ns |
| LVCMOS15_F_12 | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.485 | 0.500              | 0.522    | 0.500  | 0.522 | 0.584 | 0.647              | 0.682    | 0.647  | 0.682 | ns |
| LVCMOS15_F_2  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.686 | 0.702              | 0.722    | 0.702  | 0.722 | 0.893 | 0.919              | 0.940    | 0.919  | 0.940 | ns |
| LVCMOS15_F_4  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.567 | 0.579              | 0.601    | 0.579  | 0.601 | 0.727 | 0.755              | 0.781    | 0.755  | 0.781 | ns |
| LVCMOS15_F_6  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.533 | 0.547              | 0.569    | 0.547  | 0.569 | 0.684 | 0.711              | 0.742    | 0.711  | 0.742 | ns |
| LVCMOS15_F_8  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.500 | 0.518              | 0.538    | 0.518  | 0.538 | 0.635 | 0.686              | 0.703    | 0.686  | 0.703 | ns |
| LVCMOS15_M_12 | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.607 | 0.607              | 0.644    | 0.607  | 0.644 | 0.637 | 0.637              | 0.676    | 0.637  | 0.676 | ns |
| LVCMOS15_M_2  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.736 | 0.741              | 0.770    | 0.741  | 0.770 | 0.929 | 0.938              | 0.962    | 0.938  | 0.962 | ns |
| LVCMOS15_M_4  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.610 | 0.625              | 0.651    | 0.625  | 0.651 | 0.733 | 0.754              | 0.786    | 0.754  | 0.786 | ns |
| LVCMOS15_M_6  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.564 | 0.576              | 0.604    | 0.576  | 0.604 | 0.655 | 0.674              | 0.710    | 0.674  | 0.710 | ns |
| LVCMOS15_M_8  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.565 | 0.568              | 0.601    | 0.568  | 0.601 | 0.634 | 0.639              | 0.681    | 0.639  | 0.681 | ns |
| LVCMOS15_S_12 | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.788 | 0.788              | 0.855    | 0.788  | 0.855 | 0.695 | 0.695              | 0.733    | 0.695  | 0.733 | ns |
| LVCMOS15_S_2  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.829 | 0.829              | 0.864    | 0.829  | 0.864 | 1.038 | 1.039              | 1.079    | 1.039  | 1.079 | ns |
| LVCMOS15_S_4  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.687 | 0.687              | 0.725    | 0.687  | 0.725 | 0.813 | 0.813              | 0.851    | 0.813  | 0.851 | ns |
| LVCMOS15_S_6  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.671 | 0.671              | 0.710    | 0.671  | 0.710 | 0.726 | 0.726              | 0.763    | 0.726  | 0.763 | ns |
| LVCMOS15_S_8  | 0.368 | 0.414             | 0.445    | 0.414 | 0.445 | 0.704 | 0.704              | 0.755    | 0.704  | 0.755 | 0.721 | 0.721              | 0.758    | 0.721  | 0.758 | ns |
| LVCMOS18_F_12 | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.564 | 0.573              | 0.601    | 0.573  | 0.601 | 0.696 | 0.731              | 0.769    | 0.731  | 0.769 | ns |
| LVCMOS18_F_2  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.723 | 0.739              | 0.760    | 0.739  | 0.760 | 0.918 | 0.945              | 0.971    | 0.945  | 0.971 | ns |
| LVCMOS18_F_4  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.598 | 0.609              | 0.630    | 0.609  | 0.630 | 0.749 | 0.778              | 0.802    | 0.778  | 0.802 | ns |
| LVCMOS18_F_6  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.598 | 0.603              | 0.633    | 0.603  | 0.633 | 0.781 | 0.781              | 0.808    | 0.781  | 0.808 | ns |
| LVCMOS18_F_8  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.567 | 0.573              | 0.600    | 0.573  | 0.600 | 0.712 | 0.733              | 0.767    | 0.733  | 0.767 | ns |
| LVCMOS18_M_12 | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.640 | 0.640              | 0.678    | 0.640  | 0.678 | 0.670 | 0.670              | 0.709    | 0.670  | 0.709 | ns |
| LVCMOS18_M_2  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.785 | 0.798              | 0.822    | 0.798  | 0.822 | 0.986 | 0.991              | 1.016    | 0.991  | 1.016 | ns |
| LVCMOS18_M_4  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.658 | 0.664              | 0.693    | 0.664  | 0.693 | 0.786 | 0.798              | 0.836    | 0.798  | 0.836 | ns |
| LVCMOS18_M_6  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.625 | 0.629              | 0.663    | 0.629  | 0.663 | 0.727 | 0.735              | 0.775    | 0.735  | 0.775 | ns |
| LVCMOS18_M_8  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.626 | 0.626              | 0.661    | 0.626  | 0.661 | 0.705 | 0.705              | 0.746    | 0.705  | 0.746 | ns |
| LVCMOS18_S_12 | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.795 | 0.795              | 0.861    | 0.795  | 0.861 | 0.683 | 0.683              | 0.721    | 0.683  | 0.721 | ns |
| LVCMOS18_S_2  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.861 | 0.862              | 0.897    | 0.862  | 0.897 | 1.061 | 1.076              | 1.098    | 1.076  | 1.098 | ns |
| LVCMOS18_S_4  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.716 | 0.716              | 0.758    | 0.716  | 0.758 | 0.829 | 0.829              | 0.872    | 0.829  | 0.872 | ns |
| LVCMOS18_S_6  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.682 | 0.682              | 0.724    | 0.682  | 0.724 | 0.724 | 0.724              | 0.762    | 0.724  | 0.762 | ns |
| LVCMOS18_S_8  | 0.352 | 0.418             | 0.445    | 0.418 | 0.445 | 0.707 | 0.707              | 0.760    | 0.707  | 0.760 | 0.709 | 0.709              | 0.745    | 0.709  | 0.745 | ns |
| LVDCI_15_F    | 0.369 | 0.425             | 0.462    | 0.425 | 0.462 | 0.407 | 0.426              | 0.443    | 0.426  | 0.443 | 0.514 | 0.548              | 0.581    | 0.548  | 0.581 | ns |
| LVDCI_15_M    | 0.369 | 0.425             | 0.462    | 0.425 | 0.462 | 0.549 | 0.553              | 0.582    | 0.553  | 0.582 | 0.632 | 0.645              | 0.685    | 0.645  | 0.685 | ns |
| LVDCI_15_S    | 0.369 | 0.425             | 0.462    | 0.425 | 0.462 | 0.749 | 0.749              | 0.803    | 0.749  | 0.803 | 0.821 | 0.821              | 0.890    | 0.821  | 0.890 | ns |
| LVDCI_18_F    | 0.367 | 0.414             | 0.447    | 0.414 | 0.447 | 0.422 | 0.441              | 0.459    | 0.441  | 0.459 | 0.541 | 0.560              | 0.589    | 0.560  | 0.589 | ns |
| LVDCI_18_M    | 0.367 | 0.414             | 0.447    | 0.414 | 0.447 | 0.546 | 0.554              | 0.585    | 0.554  | 0.585 | 0.622 | 0.644              | 0.683    | 0.644  | 0.683 | ns |
| LVDCI_18_S    | 0.367 | 0.414             | 0.447    | 0.414 | 0.447 | 0.760 | 0.760              | 0.818    | 0.760  | 0.818 | 0.837 | 0.837              | 0.899    | 0.837  | 0.899 | ns |



表 76: IOB 高性能 (HP) 开关特性 (续)

|                  |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBL</sub> | JF_DELAY | _O_PAD  |         |       | Тоитви  | F_DELAY_ | TD_PAD  |         |    |
|------------------|-------|-------------------|----------|-------|-------|-------|--------------------|----------|---------|---------|-------|---------|----------|---------|---------|----|
| I/O 标准           | 0.90V |                   | 85V      |       | 72V   | 0.90V |                    | 35V      |         | 72V     | 0.90V |         | 35V      |         | 72V     | 单位 |
|                  | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1       | -2      | -1      | -3    | -2      | -1       | -2      | -1      |    |
| LVDS             | 0.508 | 0.539             | 0.620    | 0.539 | 0.620 | 0.626 | 0.626              | 0.662    | 0.626   | 0.662   |       | ,       | 960.447  | 1       |         | ns |
| MIPI_DPHY_DCI_HS | 0.305 | 0.386             | 0.415    | 0.386 | 0.415 | 0.489 | 0.502              | 0.522    | 0.502   | 0.522   | 不适用   | 不适<br>用 | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |
| MIPI_DPHY_DCI_LP | 8.438 | 8.438             | 8.792    | 8.438 | 8.792 | 0.895 | 0.914              | 0.937    | 0.914   | 0.937   | 不适用   | 不适<br>用 | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |
| POD10_DCI_F      | 0.336 | 0.408             | 0.430    | 0.408 | 0.430 | 0.407 | 0.425              | 0.444    | 0.425   | 0.444   | 0.512 | 0.555   | 0.584    | 0.555   | 0.584   | ns |
| POD10_DCI_M      | 0.336 | 0.408             | 0.430    | 0.408 | 0.430 | 0.533 | 0.542              | 0.571    | 0.542   | 0.571   | 0.618 | 0.640   | 0.681    | 0.640   | 0.681   | ns |
| POD10_DCI_S      | 0.336 | 0.408             | 0.430    | 0.408 | 0.430 | 0.724 | 0.754              | 0.815    | 0.754   | 0.815   | 0.815 | 0.850   | 0.917    | 0.850   | 0.917   | ns |
| POD10_F          | 0.336 | 0.407             | 0.430    | 0.407 | 0.430 | 0.425 | 0.438              | 0.459    | 0.438   | 0.459   | 0.531 | 0.569   | 0.601    | 0.569   | 0.601   | ns |
| POD10_M          | 0.336 | 0.407             | 0.430    | 0.407 | 0.430 | 0.519 | 0.538              | 0.568    | 0.538   | 0.568   | 0.589 | 0.630   | 0.667    | 0.630   | 0.667   | ns |
| POD10_S          | 0.336 | 0.407             | 0.430    | 0.407 | 0.430 | 0.752 | 0.766              | 0.821    | 0.766   | 0.821   | 0.821 | 0.836   | 0.894    | 0.836   | 0.894   | ns |
| POD12_DCI_F      | 0.336 | 0.409             | 0.431    | 0.409 | 0.431 | 0.411 | 0.425              | 0.443    | 0.425   | 0.443   | 0.519 | 0.558   | 0.586    | 0.558   | 0.586   | ns |
| POD12_DCI_M      | 0.336 | 0.409             | 0.431    | 0.409 | 0.431 | 0.516 | 0.543              | 0.572    | 0.543   | 0.572   | 0.602 | 0.638   | 0.678    | 0.638   | 0.678   | ns |
| POD12_DCI_S      | 0.336 | 0.409             | 0.431    | 0.409 | 0.431 | 0.740 | 0.772              | 0.822    | 0.772   | 0.822   | 0.833 | 0.862   | 0.929    | 0.862   | 0.929   | ns |
| POD12_F          | 0.336 | 0.409             | 0.431    | 0.409 | 0.431 | 0.438 | 0.455              | 0.476    | 0.455   | 0.476   | 0.549 | 0.595   | 0.626    | 0.595   | 0.626   | ns |
| POD12_M          | 0.336 | 0.409             | 0.431    | 0.409 | 0.431 | 0.551 | 0.551              | 0.582    | 0.551   | 0.582   | 0.632 | 0.641   | 0.679    | 0.641   | 0.679   | ns |
| POD12_S          | 0.336 | 0.409             | 0.431    | 0.409 | 0.431 | 0.749 | 0.767              | 0.817    | 0.767   | 0.817   | 0.818 | 0.832   | 0.889    | 0.832   | 0.889   | ns |
| SLVS_400_18      | 0.492 | 0.539             | 0.620    | 0.539 | 0.620 | 不适用   | 不适<br>用            | 不适<br>用  | 不适<br>用 | 不适<br>用 | 不适用   | 不适<br>用 | 不适<br>用  | 不适<br>用 | 不适<br>用 | ns |
| SSTL12_DCI_F     | 0.331 | 0.381             | 0.399    | 0.381 | 0.399 | 0.411 | 0.425              | 0.443    | 0.425   | 0.443   | 0.520 | 0.558   | 0.586    | 0.558   | 0.586   | ns |
| SSTL12_DCI_M     | 0.331 | 0.381             | 0.399    | 0.381 | 0.399 | 0.549 | 0.557              | 0.587    | 0.557   | 0.587   | 0.643 | 0.654   | 0.694    | 0.654   | 0.694   | ns |
| SSTL12_DCI_S     | 0.331 | 0.381             | 0.399    | 0.381 | 0.399 | 0.754 | 0.754              | 0.803    | 0.754   | 0.803   | 0.842 | 0.842   | 0.908    | 0.842   | 0.908   | ns |
| SSTL12_F         | 0.320 | 0.403             | 0.403    | 0.403 | 0.403 | 0.394 | 0.412              | 0.430    | 0.412   | 0.430   | 0.494 | 0.538   | 0.566    | 0.538   | 0.566   | ns |
| SSTL12_M         | 0.320 | 0.403             | 0.403    | 0.403 | 0.403 | 0.550 | 0.553              | 0.584    | 0.553   | 0.584   | 0.630 | 0.641   | 0.676    | 0.641   | 0.676   | ns |
| SSTL12_S         | 0.320 | 0.403             | 0.403    | 0.403 | 0.403 | 0.758 | 0.758              | 0.808    | 0.758   | 0.808   | 0.823 | 0.823   | 0.879    | 0.823   | 0.879   | ns |
| SSTL135_DCI_F    | 0.341 | 0.366             | 0.399    | 0.366 | 0.399 | 0.392 | 0.411              | 0.428    | 0.411   | 0.428   | 0.494 | 0.537   | 0.565    | 0.537   | 0.565   | ns |
| SSTL135_DCI_M    | 0.341 | 0.366             | 0.399    | 0.366 | 0.399 | 0.551 | 0.551              | 0.582    | 0.551   | 0.582   | 0.643 | 0.645   | 0.685    | 0.645   | 0.685   | ns |
| SSTL135_DCI_S    | 0.341 | 0.366             | 0.399    | 0.366 | 0.399 | 0.746 | 0.746              | 0.799    | 0.746   | 0.799   | 0.829 | 0.829   | 0.893    | 0.829   | 0.893   | ns |
| SSTL135_F        | 0.321 | 0.378             | 0.399    | 0.378 | 0.399 | 0.393 | 0.408              | 0.428    | 0.408   | 0.428   | 0.491 | 0.528   | 0.561    | 0.528   | 0.561   | ns |
| SSTL135_M        | 0.321 | 0.378             | 0.399    | 0.378 | 0.399 | 0.548 | 0.555              | 0.585    | 0.555   | 0.585   | 0.621 | 0.641   | 0.679    | 0.641   | 0.679   | ns |
| SSTL135_S        | 0.321 | 0.378             | 0.399    | 0.378 | 0.399 | 0.772 | 0.772              | 0.823    | 0.772   | 0.823   | 0.827 | 0.827   | 0.878    | 0.827   | 0.878   | ns |
| SSTL15_DCI_F     | 0.319 | 0.402             | 0.417    | 0.402 | 0.417 | 0.394 | 0.412              | 0.429    | 0.412   | 0.429   | 0.497 | 0.531   | 0.563    | 0.531   | 0.563   | ns |
| SSTL15_DCI_M     | 0.319 | 0.402             | 0.417    | 0.402 | 0.417 | 0.549 | 0.553              | 0.583    | 0.553   | 0.583   | 0.632 | 0.645   | 0.685    | 0.645   | 0.685   | ns |
| SSTL15_DCI_S     | 0.319 | 0.402             | 0.417    | 0.402 | 0.417 | 0.768 | 0.768              | 0.822    | 0.768   | 0.822   | 0.847 | 0.847   | 0.912    | 0.847   | 0.912   | ns |
| SSTL15_F         | 0.320 | 0.371             | 0.400    | 0.371 | 0.400 | 0.393 | 0.408              | 0.428    | 0.408   | 0.428   | 0.494 | 0.530   | 0.556    | 0.530   | 0.556   | ns |
| SSTL15_M         | 0.320 | 0.371             | 0.400    | 0.371 | 0.400 | 0.547 | 0.554              | 0.585    | 0.554   | 0.585   | 0.624 | 0.639   | 0.677    | 0.639   | 0.677   | ns |
| SSTL15_S         | 0.320 | 0.371             | 0.400    | 0.371 | 0.400 | 0.767 | 0.767              | 0.817    | 0.767   | 0.817   | 0.813 | 0.813   | 0.867    | 0.813   | 0.867   | ns |
| SSTL18_I_DCI_F   | 0.256 | 0.329             | 0.336    | 0.329 | 0.336 | 0.422 | 0.445              | 0.461    | 0.445   | 0.461   | 0.540 | 0.566   | 0.595    | 0.566   | 0.595   | ns |
| SSTL18_I_DCI_M   | 0.256 | 0.329             | 0.336    | 0.329 | 0.336 | 0.552 | 0.554              | 0.585    | 0.554   | 0.585   | 0.629 | 0.644   | 0.683    | 0.644   | 0.683   | ns |
| SSTL18_I_DCI_S   | 0.256 | 0.329             | 0.336    | 0.329 | 0.336 | 0.762 | 0.762              | 0.818    | 0.762   | 0.818   | 0.837 | 0.837   | 0.899    | 0.837   | 0.899   | ns |
| SSTL18_I_F       | 0.259 | 0.316             | 0.337    | 0.316 | 0.337 | 0.439 | 0.454              | 0.476    | 0.454   | 0.476   | 0.549 | 0.578   | 0.608    | 0.578   | 0.608   | ns |



表 76: IOB 高性能 (HP) 开关特性 (续)

|            |       | T <sub>INBU</sub> | F_DELAY_ | PAD_I |       |       | T <sub>OUTBU</sub> | IF_DELAY_ | _O_PAD |       |       | Тоитви  | F_DELAY_ | TD_PAD |       |    |
|------------|-------|-------------------|----------|-------|-------|-------|--------------------|-----------|--------|-------|-------|---------|----------|--------|-------|----|
| I/O 标准     | 0.90V | 0.8               | 5V       | 0.7   | ′2V   | 0.90V | 0.8                | 5V        | 0.7    | ′2V   | 0.90V | 0.8     | 5V       | 0.7    | ′2V   | 单位 |
|            | -3    | -2                | -1       | -2    | -1    | -3    | -2                 | -1        | -2     | -1    | -3    | -2      | -1       | -2     | -1    |    |
| SSTL18_I_M | 0.259 | 0.316             | 0.337    | 0.316 | 0.337 | 0.567 | 0.571              | 0.603     | 0.571  | 0.603 | 0.535 | 0.652   | 0.692    | 0.652  | 0.692 | ns |
| SSTL18_I_S | 0.259 | 0.316             | 0.337    | 0.316 | 0.337 | 0.782 | 0.782              | 0.835     | 0.782  | 0.835 | 0.816 | 0.816   | 0.870    | 0.816  | 0.870 | ns |
| SUB_LVDS   | 0.508 | 0.539             | 0.620    | 0.539 | 0.620 | 0.658 | 0.660              | 0.692     | 0.660  | 0.692 | 907.4 | 969.863 |          |        |       | ns |

## IOB 三态输出开关特性

表 77 指定了 TOUTBUF\_DELAY\_TE\_PAD 和 TINBUF\_DELAY\_IBUFDIS\_O 的值。

- · T<sub>OUTBUF\_DELAY\_TE\_PAD</sub> 是启用三态的情况下(即,高阻抗状态下),从 T 引脚通过 IOB 焊盘的输出缓存到 IOB 焊盘的延迟。
- · T<sub>INBUF DELAY IBUFDIS O</sub> 是从 IBUFDISABLE 到 O 输出的 IOB 延迟。
- · 在 HP I/O bank 中,使用 DCITERMDISABLE 引脚时,内部 DCI 终端关闭时间始终比 T<sub>OUTBUF\_DELAY\_TE\_PAD</sub> 更短。
- · 在 HD I/O bank 中,使用 INTERMDISABLE 引脚时,内部 IN\_TERM 终端关闭时间始终比 T<sub>OUTBUF\_DELAY\_TE\_PAD</sub> 更短。

## 表 77: IOB 三态输出开关特性

|                                    |                                                   |       | 速度等组  | 汲和 V <sub>CCINT</sub> コ | 作电压   |       |    |
|------------------------------------|---------------------------------------------------|-------|-------|-------------------------|-------|-------|----|
| 标识                                 | 描述                                                | 0.90V | 0.8   | 35V                     | 0.7   | ′2V   | 单位 |
|                                    |                                                   | -3    | -2    | -1                      | -2    | -1    |    |
| T <sub>OUTBUF_DELAY_TE_PAD</sub>   | T 输入到 HD I/O bank 的焊盘高阻抗                          | 6.167 | 6.318 | 6.369                   | 6.699 | 6.752 | ns |
|                                    | T 输入到 HP I/O bank 的焊盘高阻抗                          | 5.330 | 5.330 | 5.341                   | 5.330 | 5.341 | ns |
| T <sub>INBUF_DELAY_IBUFDIS_O</sub> | 从 IBUFDISABLE 到 HD I/O bank 的 O 输出<br>的 IBUF 开启时间 | 2.266 | 2.266 | 2.430                   | 2.266 | 2.430 | ns |
|                                    | 从 IBUFDISABLE 到 HP I/O bank 的 O 输出<br>的 IBUF 开启时间 | 0.873 | 0.936 | 1.037                   | 0.936 | 1.037 | ns |

## 输入延迟测量方法

下表显示了用于测量输入延迟的测试设置参数。

## 表 78: 输入延迟测量方法

| 描述                           | I/O 标准属性                          | V <sub>L</sub> <sup>1, 2</sup> | V <sub>H</sub> <sup>1, 2</sup> | V <sub>MEAS</sub> 1, 4 | V <sub>REF</sub> 1, 3, 5 |
|------------------------------|-----------------------------------|--------------------------------|--------------------------------|------------------------|--------------------------|
| LVCMOS, 1.2V                 | LVCMOS12                          | 0.1                            | 1.1                            | 0.6                    | -                        |
| LVCMOS, LVDCI, HSLVDCI, 1.5V | LVCMOS15、LVDCI_15<br>和 HSLVDCI_15 | 0.1                            | 1.4                            | 0.75                   | -                        |
| LVCMOS, LVDCI, HSLVDCI, 1.8V | LVCMOS18、LVDCI_18<br>和 HSLVDCI_18 | 0.1                            | 1.7                            | 0.9                    | -                        |
| LVCMOS, 2.5V                 | LVCMOS25                          | 0.1                            | 2.4                            | 1.25                   | -                        |
| LVCMOS, 3.3V                 | LVCMOS33                          | 0.1                            | 3.2                            | 1.65                   | -                        |
| LVTTL, 3.3V                  | LVTTL                             | 0.1                            | 3.2                            | 1.65                   | -                        |
| 高速收发器逻辑 (HSTL),I 类,1.2V      | HSTL_I_12                         | V <sub>REF</sub> - 0.25        | V <sub>REF</sub> + 0.25        | $V_{REF}$              | 0.6                      |
| HSTL,I 类,1.5V                | HSTL_I                            | V <sub>REF</sub> - 0.325       | V <sub>REF</sub> + 0.325       | $V_{REF}$              | 0.75                     |
| HSTL,I 类,1.8V                | HSTL_I_18                         | V <sub>REF</sub> - 0.4         | V <sub>REF</sub> + 0.4         | $V_{REF}$              | 0.9                      |



### 表 78: 输入延迟测量方法 (续)

| 描述                                     | I/O 标准属性                         | V <sub>L</sub> <sup>1, 2</sup> | V <sub>H</sub> <sup>1, 2</sup> | V <sub>MEAS</sub> 1, 4 | V <sub>REF</sub> 1, 3, 5 |
|----------------------------------------|----------------------------------|--------------------------------|--------------------------------|------------------------|--------------------------|
| 高速无终端逻辑 (HSUL),1.2V                    | HSUL_12                          | V <sub>REF</sub> - 0.25        | V <sub>REF</sub> + 0.25        | $V_{REF}$              | 0.6                      |
| 短截线串联终端逻辑 (SSTL12),1.2V                | SSTL12                           | V <sub>REF</sub> - 0.25        | V <sub>REF</sub> + 0.25        | $V_{REF}$              | 0.6                      |
| SSTL135 和 SSTL135 II 类,1.35V           | SSTL135, SSTL135_II              | V <sub>REF</sub> - 0.2875      | V <sub>REF</sub> + 0.2875      | $V_{REF}$              | 0.675                    |
| SSTL15 和 SSTL15 II 类,1.5V              | SSTL15, SSTL15_II                | V <sub>REF</sub> - 0.325       | V <sub>REF</sub> + 0.325       | $V_{REF}$              | 0.75                     |
| SSTL18,I 类和 II 类,1.8V                  | SSTL18_I,SSTL18_II               | V <sub>REF</sub> - 0.4         | V <sub>REF</sub> + 0.4         | $V_{REF}$              | 0.9                      |
| POD10, 1.0V                            | POD10                            | V <sub>REF</sub> - 0.2         | V <sub>REF</sub> + 0.2         | $V_{REF}$              | 0.7                      |
| POD12, 1.2V                            | POD12                            | V <sub>REF</sub> - 0.24        | V <sub>REF</sub> + 0.24        | $V_{REF}$              | 0.84                     |
| DIFF_HSTL,I 类,1.2V                     | DIFF_HSTL_I_12                   | 0.6 - 0.25                     | 0.6 + 0.25                     | 06                     | -                        |
| DIFF_HSTL,I 类,1.5V                     | DIFF_HSTL_I                      | 0.75 - 0.325                   | 0.75 + 0.325                   | 06                     | -                        |
| DIFF_HSTL,I 类,1.8V                     | DIFF_HSTL_I_18                   | 0.9 - 0.4                      | 0.9 + 0.4                      | 06                     | -                        |
| DIFF_HSUL,1.2V                         | DIFF_HSUL_12                     | 0.6 - 0.25                     | 0.6 + 0.25                     | 06                     | -                        |
| DIFF_SSTL, 1.2V                        | DIFF_SSTL12                      | 0.6 - 0.25                     | 0.6 + 0.25                     | 06                     | -                        |
| DIFF_SSTL135 和 DIFF_SSTL135 II 类,1.35V | DIFF_SSTL135,<br>DIFF_SSTL135_II | 0.675 - 0.2875                 | 0.675 + 0.2875                 | 06                     | -                        |
| DIFF_SSTL15 和 DIFF_SSTL15 II 类,1.5V    | DIFF_SSTL15,<br>DIFF_SSTL15_II   | 0.75 - 0.325                   | 0.75 + 0.325                   | 06                     | -                        |
| DIFF_SSTL18_I,DIFF_SSTL18_II,1.8V      | DIFF_SSTL18_I,<br>DIFF_SSTL18_II | 0.9 - 0.4                      | 0.9 + 0.4                      | 06                     | -                        |
| DIFF_POD10, 1.0V                       | DIFF_POD10                       | 0.5 - 0.2                      | 0.5 + 0.2                      | 06                     | -                        |
| DIFF_POD12, 1.2V                       | DIFF_POD12                       | 0.6 - 0.25                     | 0.6 + 0.25                     | 06                     | -                        |
| 低压差分信号 (LVDS),1.8V                     | LVDS                             | 0.9 - 0.125                    | 0.9 + 0.125                    | 06                     | -                        |
| LVDS_25, 2.5V                          | LVDS_25                          | 1.25 - 0.125                   | 1.25 + 0.125                   | 06                     | -                        |
| SUB_LVDS,1.8V                          | SUB_LVDS                         | 0.9 - 0.125                    | 0.9 + 0.125                    | 06                     | -                        |
| SLVS, 1.8V                             | SLVS_400_18                      | 0.9 - 0.125                    | 0.9 + 0.125                    | 06                     | -                        |
| SLVS, 2.5V                             | SLVS_400_25                      | 1.25 - 0.125                   | 1.25 + 0.125                   | 0 <sup>6</sup>         | -                        |
| LVPECL, 2.5V                           | LVPECL                           | 1.25 - 0.125                   | 1.25 + 0.125                   | 06                     | -                        |
| MIPI D-PHY(高速)1.2V                     | MIPI_DPHY_DCI_HS                 | 0.2 - 0.125                    | 0.2 + 0.125                    | 06                     | -                        |
| MIPI D-PHY(低功耗)1.2V                    | MIPI_DPHY_DCI_LP                 | 0.715 - 0.2                    | 0.715 + 0.2                    | 06                     | -                        |

#### 注释:

- 1. 对于相同电压下的 LVCMOS 标准,LVDCI/HSLVDCI 的输入延迟测量方法参数是相同的。对于对应的非 DCI 标准,所有其他 DCI 标准的参数都是相同的。
- 2.  $V_L$  与  $V_H$  之间的输入波形开关。
- 3. 采用 V<sub>REF</sub> 典型值、最小值和最大值进行测量。报告的延迟反映的是这些测量的最差情况。列出的 V<sub>REF</sub> 值均为典型值。
- 4. 开始测量时的输入电压电平。
- 5. 此输入电压参考值与 IBIS 模型和/或图 1 中标注的 V<sub>REF</sub>/V<sub>MEAS</sub> 参数无关。
- 6. 给定的值是差分输入电压。

## 输出延迟测量方法

输出延迟是通过短输出走线来测量的。所有测试都使用标准终止。走线的传输延迟从最终测量结果中剔除出来单独鉴别,因此不包含在图 1 和图 2 中所示的通用测试设置中。



### 图 1: 单端测试设置:



图 2: 差分测试设置



参数  $V_{REF}$ 、 $R_{REF}$ 、 $C_{REF}$  和  $V_{MEAS}$  完整描述了每一项 I/O 标准的测试条件。可通过 IBIS 仿真采用如下方法获取任意给定应用中的传输延迟的最准确的预测结果:

- 1. 使用来自表 79 的值将所选输出驱动仿真到通用测试设置中。
- 2. 将时间记录到 V<sub>MEAS</sub> 内。
- 3. 将所选输出驱动仿真到实际 PCB 走线和负载中,使用相应的 IBIS 模型或电容值来表示负载。
- 4. 将时间记录到  $V_{MEAS}$  内。
- 5. 比对步骤 2 和步骤 4 的结果。延迟的增减将导致 PCB 走线实际产生传输延迟。

## 表 79: 输出延迟测量方法

| 描述                      | I/O 标准属性            | R <sub>REF</sub><br>(Ω) | C <sub>REF</sub> <sup>1</sup> (pF) | V <sub>MEAS</sub><br>(V) | V <sub>REF</sub> (V) |
|-------------------------|---------------------|-------------------------|------------------------------------|--------------------------|----------------------|
| LVCMOS, 1.2V            | LVCMOS12            | 1M                      | 0                                  | 0.6                      | 0                    |
| LVCMOS, 1.5V            | LVCMOS15            | 1M                      | 0                                  | 0.75                     | 0                    |
| LVCMOS, 1.8V            | LVCMOS18            | 1M                      | 0                                  | 0.9                      | 0                    |
| LVCMOS, 2.5V            | LVCMOS25            | 1M                      | 0                                  | 1.25                     | 0                    |
| LVCMOS, 3.3V            | LVCMOS33            | 1M                      | 0                                  | 1.65                     | 0                    |
| LVTTL, 3.3V             | LVTTL               | 1M                      | 0                                  | 1.65                     | 0                    |
| LVDCI, HSLVDCI, 1.5V    | LVDCI_15、HSLVDCI_15 | 50                      | 0                                  | $V_{REF}$                | 0.75                 |
| LVDCI, HSLVDCI, 1.8V    | LVDCI_15、HSLVDCI_18 | 50                      | 0                                  | $V_{REF}$                | 0.9                  |
| 高速收发器逻辑 (HSTL),I 类,1.2V | HSTL_I_12           | 50                      | 0                                  | $V_{REF}$                | 0.6                  |
| HSTL, I 类,1.5V          | HSTL_I              | 50                      | 0                                  | $V_{REF}$                | 0.75                 |
| HSTL, I 类,1.8V          | HSTL_I_18           | 50                      | 0                                  | $V_{REF}$                | 0.9                  |
| 高速无终端逻辑 (HSUL),1.2V     | HSUL_12             | 50                      | 0                                  | $V_{REF}$                | 0.6                  |



## 表 79: 输出延迟测量方法 (续)

| 描述                                     | I/O 标准属性                      | R <sub>REF</sub><br>(Ω) | C <sub>REF</sub> <sup>1</sup> (pF) | V <sub>MEAS</sub><br>(V) | V <sub>REF</sub> (V) |
|----------------------------------------|-------------------------------|-------------------------|------------------------------------|--------------------------|----------------------|
| 短截线串联终端逻辑 (SSTL12),1.2V                | SSTL12                        | 50                      | 0                                  | $V_{REF}$                | 0.6                  |
| SSTL135 和 SSTL135 II 类,1.35V           | SSTL135, SSTL135_II           | 50                      | 0                                  | V <sub>REF</sub>         | 0.675                |
| SSTL15 和 SSTL15 II 类,1.5V              | SSTL15, SSTL15_II             | 50                      | 0                                  | V <sub>REF</sub>         | 0.75                 |
| SSTL18,I 类和 II 类,1.8V                  | SSTL18_I,SSTL18_II            | 50                      | 0                                  | $V_{REF}$                | 0.9                  |
| POD10, 1.0V                            | POD10                         | 50                      | 0                                  | V <sub>REF</sub>         | 1.0                  |
| POD12, 1.2V                            | POD12                         | 50                      | 0                                  | V <sub>REF</sub>         | 1.2                  |
| DIFF_HSTL,I 类,1.2V                     | DIFF_HSTL_I_12                | 50                      | 0                                  | V <sub>REF</sub>         | 0.6                  |
| DIFF_HSTL,I 类,1.5V                     | DIFF_HSTL_I                   | 50                      | 0                                  | V <sub>REF</sub>         | 0.75                 |
| DIFF_HSTL,I 类,1.8V                     | DIFF_HSTL_I_18                | 50                      | 0                                  | V <sub>REF</sub>         | 0.9                  |
| DIFF_HSUL, 1.2V                        | DIFF_HSUL_12                  | 50                      | 0                                  | $V_{REF}$                | 0.6                  |
| DIFF_SSTL12, 1.2V                      | DIFF_SSTL12                   | 50                      | 0                                  | $V_{REF}$                | 0.6                  |
| DIFF_SSTL135 和 DIFF_SSTL135 II 类,1.35V | DIFF_SSTL135, DIFF_SSTL135_II | 50                      | 0                                  | V <sub>REF</sub>         | 0.675                |
| DIFF_SSTL15 和 DIFF_SSTL15 II 类,1.5V    | DIFF_SSTL15, DIFF_SSTL15_II   | 50                      | 0                                  | $V_{REF}$                | 0.75                 |
| DIFF_SSTL18,I 类和 II 类,1.8V             | DIFF_SSTL18_I,DIFF_SSTL18_II  | 50                      | 0                                  | V <sub>REF</sub>         | 0.9                  |
| DIFF_POD10, 1.0V                       | DIFF_POD10                    | 50                      | 0                                  | $V_{REF}$                | 1.0                  |
| DIFF_POD12, 1.2V                       | DIFF_POD12                    | 50                      | 0                                  | V <sub>REF</sub>         | 1.2                  |
| 低压差分信号 (LVDS),1.8V                     | LVDS                          | 100                     | 0                                  | 0 <sup>2</sup>           | 0                    |
| SUB_LVDS,1.8V                          | SUB_LVDS                      | 100                     | 0                                  | 0 <sup>2</sup>           | 0                    |
| MIPI D-PHY(高速)1.2V                     | MIPI_DPHY_DCI_HS              | 100                     | 0                                  | 0 <sup>2</sup>           | 0                    |
| MIPI D-PHY(低功耗)1.2V                    | MIPI_DPHY_DCI_LP              | 1M                      | 0                                  | 0.6                      | 0                    |

- 1. C<sub>REF</sub> 是探针的电容,额定值为 0 pF。
- 2. 给定的值是差分输出电压。



## 块 RAM 和 FIFO 开关特性

## 表 80: 块 RAM 和 FIFO 开关特性

|                              |                                                                           |       | 速度等        | 级和 V <sub>CCINT</sub> I | C作电压 |       |            |  |
|------------------------------|---------------------------------------------------------------------------|-------|------------|-------------------------|------|-------|------------|--|
| 标识                           | 描述                                                                        | 0.90V | .90V 0.85V |                         |      | 0.72V |            |  |
|                              |                                                                           | -3    | -2         | -1                      | -2   | -1    | 1          |  |
| 最高频率                         |                                                                           |       |            |                         |      |       |            |  |
| F <sub>MAX_WF_NC</sub>       | 块 RAM(WRITE_FIRST 和 NO_CHANGE 模式)                                         | 825   | 738        | 645                     | 585  | 516   | MHz        |  |
| F <sub>MAX_RF</sub>          | 块 RAM(READ_FIRST 模式)                                                      | 718   | 637        | 575                     | 510  | 460   | MHz        |  |
| F <sub>MAX_FIFO</sub>        | 所有模式下的 FIFO(无 ECC)                                                        | 825   | 738        | 645                     | 585  | 516   | MHz        |  |
| F <sub>MAX_ECC</sub>         | ECC 配置中的块 RAM 和 FIFO(无 PIPELINE)                                          | 718   | 637        | 575                     | 510  | 460   | MHz        |  |
|                              | ECC 配置中的块 RAM 和 FIFO(含 PIPELINE)以及<br>WRITE_FIRST 模式或 NO_CHANGE 模式下的块 RAM | 825   | 738        | 645                     | 585  | 516   | MHz        |  |
| T <sub>PW</sub> <sup>1</sup> | 最小脉冲宽度                                                                    | 495   | 542        | 543                     | 577  | 578   | ps         |  |
| 块 RAM 和 FIF                  | D 时钟到输出 (Clock-to-Out) 延迟                                                 |       |            |                         |      |       |            |  |
| T <sub>RCKO_DO</sub>         | 时钟 CLK 到 DOUT 输出(无输出寄存器)                                                  | 0.91  | 1.02       | 1.11                    | 1.46 | 1.53  | ns,最大<br>值 |  |
| T <sub>RCKO_DO_REG</sub>     | 时钟 CLK 到 DOUT 输出(含输出寄存器)                                                  | 0.27  | 0.29       | 0.30                    | 0.42 | 0.44  | ns,最大<br>值 |  |

#### 注释:

## UltraRAM 开关特性

《UltraScale 架构和产品数据手册:简介》(DS890) 列出了包含此存储器的 Zynq UltraScale+ MPSoC。

## 表 81: UltraRAM 开关特性

|                                 |                                                         | 速度等级和 V <sub>CCINT</sub> 工作电压 |     |     |     |     |     |  |
|---------------------------------|---------------------------------------------------------|-------------------------------|-----|-----|-----|-----|-----|--|
| 标识                              | 描述                                                      | 0.90V                         | 0.8 | 85V | 0.7 | ′2V | 単位  |  |
|                                 |                                                         | -3                            | -2  | -1  | -2  | -1  | 1   |  |
| 最高频率                            |                                                         |                               |     |     |     |     |     |  |
| F <sub>MAX</sub>                | OREG_B = True 时 UltraRAM 最高频率                           | 650                           | 600 | 575 | 500 | 481 | MHz |  |
| F <sub>MAX_ECC_NOPIPELINE</sub> | OREG_B = False 且 EN_ECC_RD_B = True 时<br>UltraRAM 最高频率  | 435                           | 400 | 386 | 312 | 303 | MHz |  |
| F <sub>MAX_NOPIPELINE</sub>     | OREG_B = False 且 EN_ECC_RD_B = False 时<br>UltraRAM 最高频率 | 528                           | 500 | 478 | 404 | 389 | MHz |  |
| T <sub>PW</sub> <sup>1</sup>    | 最小脉冲宽度                                                  | 650                           | 700 | 730 | 800 | 832 | ps  |  |
| T <sub>RSTPW</sub>              | 异步复位最小脉冲宽度需 1 个周期                                       | 1 个时钟周期                       |     |     |     |     |     |  |

#### 注释:

1. MMCM 和 PLL DUTY\_CYCLE 属性应设置为 50% 以满足更高频率下的脉冲宽度需求。

<sup>1.</sup> MMCM 和 PLL DUTY\_CYCLE 属性应设置为 50% 以满足更高频率下的脉冲宽度需求。



## 输入/输出延迟开关特性

## 表 82: 输入/输出延迟开关特性

|                                                                 |                                                                       |                  | 速度等级和 V <sub>CCINT</sub> 工作电压 |            |            |            |     |  |  |
|-----------------------------------------------------------------|-----------------------------------------------------------------------|------------------|-------------------------------|------------|------------|------------|-----|--|--|
| 标识                                                              | 描述                                                                    | 0.90V 0.85V      |                               | 0.72V      |            | 单位         |     |  |  |
|                                                                 |                                                                       | -3               | -2                            | -1         | -2         | -1         |     |  |  |
| F <sub>REFCLK</sub>                                             | IDELAYCTRL 的参考时钟频率(命令模式)                                              |                  |                               | 300 - 800  |            |            | MHz |  |  |
|                                                                 | 在本机模式下使用含 REFCLK 的<br>BITSLICE_CONTROL 时的参考时钟频率(仅适<br>用于 RX_BITSLICE) |                  |                               | 300 - 800  |            |            | MHz |  |  |
|                                                                 | 在本机模式下使用含 PLL_CLK 的<br>BITSLICE_CONTROL 时的参考时钟频率 <sup>1</sup>         | 300 -<br>2666.67 | 300 -<br>2666.67              | 300 - 2400 | 300 - 2400 | 300 - 2133 | MHz |  |  |
| T <sub>MINPER_CLK</sub>                                         | IODELAY 时钟的最短周期                                                       | 3.195            | 3.195                         | 3.195      | 3.195      | 3.195      | ns  |  |  |
| T <sub>MINPER_RST</sub>                                         | 最小复位脉冲宽度                                                              |                  |                               | 52.00      | -          | -          | ns  |  |  |
| T <sub>IDELAY_RESOLUTION</sub> / T <sub>ODELAY_RESOLUTION</sub> | IDELAY/ODELAY 链分辨率                                                    |                  |                               | 2.1 - 12   |            |            | ps  |  |  |

### 注释:

1. PLL 设置可限制最低可允许数据速率。例如,使用 CLKOUTPHY\_MODE = VCO\_HALF 的 PLL 时,最低频率为 PLL\_F<sub>VCOMIN</sub>/2。

## DSP48 slice 开关特性

## 表 83: **DSP48 slice 开关特性**

|                                       |                                 |       | 速度等         | 级和 V <sub>CCINT</sub> コ | <b>工作电压</b> |                 |     |
|---------------------------------------|---------------------------------|-------|-------------|-------------------------|-------------|-----------------|-----|
| 标识                                    | 描述                              | 0.90V | 0.90V 0.85V |                         | 0.7         | 2V <sup>1</sup> | 单位  |
|                                       |                                 | -3    | -2          | -1                      | -2          | -1              |     |
| 最高频率                                  |                                 |       |             |                         |             |                 |     |
| F <sub>MAX</sub>                      | 使用所有寄存器的情况下                     | 891   | 775         | 645                     | 644         | 600             | MHz |
| F <sub>MAX_PATDET</sub>               | 含模式检测器                          | 794   | 687         | 571                     | 562         | 524             | MHz |
| F <sub>MAX_MULT_NOMREG</sub>          | 两个寄存器相乘,无 MREG                  | 635   | 544         | 456                     | 440         | 413             | MHz |
| F <sub>MAX_MULT_NOMREG_PATDET</sub>   | 两个寄存器相乘,无 MREG,含模式检测            | 577   | 492         | 410                     | 395         | 371             | MHz |
| F <sub>MAX_PREADD_NOADREG</sub>       | 无 ADREG                         | 655   | 565         | 468                     | 453         | 423             | MHz |
| F <sub>MAX_NOPIPELINEREG</sub>        | 无流水线寄存器(MREG 和 ADREG)           | 483   | 410         | 338                     | 323         | 304             | MHz |
| F <sub>MAX_NOPIPELINEREG_PATDET</sub> | 无流水线寄存器(MREG 和 ADREG),<br>含模式检测 | 448   | 379         | 314                     | 299         | 280             | MHz |

## 注释:

1. 对于以较低功耗的  $V_{CCINT}$  = 0.72V 电压工作的器件,跨时钟区域中心的 DSP 级联可能以低于指定  $F_{MAX}$  的电压工作。



# 时钟缓存和网络

## 表 84: 时钟缓存开关特性

|                       |                                          |       | 速度等   | 汲和 V <sub>CCINT</sub> コ | 作电压   |     |     |
|-----------------------|------------------------------------------|-------|-------|-------------------------|-------|-----|-----|
| 标识                    | 描述                                       | 0.90V | 0.85V |                         | 0.72V |     | 单位  |
|                       |                                          | -3    | -2    | -1                      | -2    | -1  |     |
| 全局时钟开关特性(包括 BUFGCTRL) |                                          |       |       |                         |       |     |     |
| F <sub>MAX</sub>      | 全局时钟树的最高频率 (BUFG)                        | 891   | 775   | 667                     | 725   | 667 | MHz |
| 含输入分频功                | n能的全局时钟缓存 (BUFGCE_DIV)                   |       |       |                         |       | -   | -   |
| F <sub>MAX</sub>      | 含输入分频功能的全局时钟缓存的最高频率 (BUFGCE_DIV)         | 891   | 775   | 667                     | 725   | 667 | MHz |
| 含时钟使能的                | 全局时钟缓存 (BUFGCE)                          |       |       |                         |       |     |     |
| F <sub>MAX</sub>      | 含时钟使能的全局时钟缓存的最高频率 (BUFGCE)               | 891   | 775   | 667                     | 725   | 667 | MHz |
| 含时钟使能的                | 叶时钟缓存 (BUFCE_LEAF)                       |       |       |                         |       |     |     |
| F <sub>MAX</sub>      | 含时钟使能的叶时钟缓存的最高频率 (BUFCE_LEAF)            | 891   | 775   | 667                     | 725   | 667 | MHz |
| 含时钟使能和                | 含时钟使能和时钟输入分频功能的 GTH 或 GTY 时钟缓存 (BUFG_GT) |       |       |                         |       |     |     |
| F <sub>MAX</sub>      | 含时钟使能和时钟输入分频功能的串行收发器时钟缓存的最高<br>频率        | 512   | 512   | 512                     | 512   | 512 | MHz |



# MMCM 开关特性

表 85: MMCM 规格

|                                 |                                        |       | 速度等线   | 及和 V <sub>CCINT</sub> : | 工作电压   |             |     |
|---------------------------------|----------------------------------------|-------|--------|-------------------------|--------|-------------|-----|
| 标识                              | 描述                                     | 0.90V | 0.0    | 35V                     | 0.7    | 72V         | 单位  |
|                                 |                                        | -3    | -2     | -1                      | -2     | -1          | 1   |
| MMCM_F <sub>INMAX</sub>         | 最高输入时钟频率                               | 1066  | 933    | 800                     | 933    | 800         | MHz |
| MMCM_F <sub>INMIN</sub>         | 最低输入时钟频率                               | 10    | 10     | 10                      | 10     | 10          | MHz |
| MMCM_F <sub>INJITTER</sub>      | 最大输入时钟周期抖动                             |       | < 时钟输入 | 周期的 20%                 | ,或者最大值 |             | •   |
| MMCM_F <sub>INDUTY</sub>        | 输入占空比范围: 10 - 49 MHz                   | 25-75 |        |                         |        |             | %   |
|                                 | 输入占空比范围: 50 - 199 MHz                  | 30-70 |        |                         |        |             | %   |
|                                 | 输入占空比范围: 200 - 399 MHz                 |       |        | 35-65                   |        |             | %   |
|                                 | 输入占空比范围: 400 - 499 MHz                 |       |        | 40-60                   |        |             | %   |
|                                 | 输入占空比范围: > 500 MHz                     |       |        | 45-55                   |        |             | %   |
| MMCM_F <sub>MIN_PSCLK</sub>     | 最低动态相移时钟频率                             | 0.01  | 0.01   | 0.01                    | 0.01   | 0.01        | MHz |
| MMCM_F <sub>MAX_PSCLK</sub>     | 最高动态相移时钟频率                             | 550   | 500    | 450                     | 500    | 450         | MHz |
| MMCM_F <sub>VCOMIN</sub>        | 最低 MMCM VCO 频率                         | 800   | 800    | 800                     | 800    | 800         | MHz |
| MMCM_F <sub>VCOMAX</sub>        | 最高 MMCM VCO 频率                         | 1600  | 1600   | 1600                    | 1600   | 1600        | MHz |
| MMCM_F <sub>BANDWIDTH</sub>     | 典型情况下低 MMCM 带宽 <sup>1</sup>            | 1.00  | 1.00   | 1.00                    | 1.00   | 1.00        | MHz |
|                                 | 典型情况下高 MMCM 带宽 <sup>1</sup>            | 4.00  | 4.00   | 4.00                    | 4.00   | 4.00        | MHz |
| MMCM_T <sub>STATPHAOFFSET</sub> | MMCM 输出的静态相位偏移 <sup>2</sup>            | 0.12  | 0.12   | 0.12                    | 0.12   | 0.12        | ns  |
| MMCM_T <sub>OUTJITTER</sub>     | MMCM 输出抖动。                             |       |        | <u> </u>                | ≩ 3    | •           | -   |
| MMCM_T <sub>OUTDUTY</sub>       | MMCM 输出时钟占空比精度 4                       | 0.165 | 0.20   | 0.20                    | 0.20   | 0.20        | ns  |
| MMCM_T <sub>LOCKMAX</sub>       | MMCM_F <sub>PFDMIN</sub> 的 MMCM 最长锁定时间 | 100   | 100    | 100                     | 100    | 100         | μs  |
| MMCM_F <sub>OUTMAX</sub>        | MMCM 最高输出频率                            | 891   | 775    | 667                     | 725    | 667         | MHz |
| MMCM_F <sub>OUTMIN</sub>        | MMCM 最低输出频率 <sup>4, 5</sup>            | 6.25  | 6.25   | 6.25                    | 6.25   | 6.25        | MHz |
| MMCM_T <sub>EXTFDVAR</sub>      | 外部时钟反馈变化                               |       | < 时钟输入 | 周期的 20%                 | ,或者最大的 | <br>值为 1 ns |     |
| MMCM_RST <sub>MINPULSE</sub>    | 最小复位脉冲宽度                               | 5.00  | 5.00   | 5.00                    | 5.00   | 5.00        | ns  |
| MMCM_F <sub>PFDMAX</sub>        | 相位频率检测器测得的最高频率                         | 550   | 500    | 450                     | 500    | 450         | MHz |
| MMCM_F <sub>PFDMIN</sub>        | 相位频率检测器测得的最低频率                         | 10    | 10     | 10                      | 10     | 10          | MHz |
| MMCM_T <sub>FBDELAY</sub>       | 反馈路径中的最大延迟                             |       | 最大     | 值 5 ns,或                | 者一个时钟周 | 期           |     |
| MMCM_F <sub>DPRCLK_MAX</sub>    | 最高 DRP 时钟频率                            | 250   | 250    | 250                     | 250    | 250         | MHz |

- 1. MMCM 不会对典型扩展频谱输入时钟进行滤波,因为此类时钟通常远低于带宽滤波频率。
- 2. 静态偏移测量的是相同相位的任意 MMCM 输出之间的偏移。
- 3. 此参数的值可在 Clocking Wizard 中使用。
- 4. 包含全局时钟缓存。
- 5. 计算方式为 F<sub>VCO</sub>/128,假定输出占空比为 50%。



# PLL 开关特性

表 86: PLL 规格

|                                |                                                                      |           | 速度等                       | 级和 V <sub>CCINT</sub> : | 工作电压         |         |     |  |
|--------------------------------|----------------------------------------------------------------------|-----------|---------------------------|-------------------------|--------------|---------|-----|--|
| 标识                             | 描述 1                                                                 | 0.90V     | 0.                        | 85V                     | 0.           | 72V     | 单位  |  |
|                                |                                                                      | -3        | -2                        | -1                      | -2           | -1      |     |  |
| PLL_F <sub>INMAX</sub>         | 最高输入时钟频率                                                             | 1066      | 933                       | 800                     | 933          | 800     | MHz |  |
| PLL_F <sub>INMIN</sub>         | 最低输入时钟频率                                                             | 70        | 70                        | 70                      | 70           | 70      | MHz |  |
| PLL_F <sub>INJITTER</sub>      | 最大输入时钟周期抖动                                                           |           | < 时钟输入周期的 20%,或者最大值为 1 ns |                         |              |         |     |  |
| PLL_F <sub>INDUTY</sub>        | 输入占空比范围: 70 - 399 MHz                                                |           |                           | 35-65                   |              |         | %   |  |
|                                | 输入占空比范围: 400 - 499 MHz                                               |           |                           | 40-60                   |              |         | %   |  |
|                                | 输入占空比范围: > 500 MHz                                                   |           |                           | 45-55                   |              |         | %   |  |
| PLL_F <sub>VCOMIN</sub>        | 最低 PLL VCO 频率                                                        | 750       | 750                       | 750                     | 750          | 750     | MHz |  |
| PLL_F <sub>VCOMAX</sub>        | 最高 PLL VCO 频率                                                        | 1500      | 1500                      | 1500                    | 1500         | 1500    | MHz |  |
| PLL_T <sub>STATPHAOFFSET</sub> | PLL 输出的静态相位偏移 <sup>2</sup>                                           | 0.12      | 0.12                      | 0.12                    | 0.12         | 0.12    | ns  |  |
| PLL_T <sub>OUTJITTER</sub>     | PLL 输出抖动。                                                            |           | 注释 3                      |                         |              |         |     |  |
| PLL_T <sub>OUTDUTY</sub>       | PLL CLKOUT0、CLKOUT0B、CLKOUT1 和<br>CLKOUT1B 占空比精度 <sup>4</sup>        | 0.165     | 0.20                      | 0.20                    | 0.20         | 0.20    | ns  |  |
| PLL_T <sub>LOCKMAX</sub>       | PLL 最长锁定时间                                                           |           |                           | 100                     |              | •       | μs  |  |
| PLL_F <sub>OUTMAX</sub>        | 处于 CLKOUT0、CLKOUT0B、CLKOUT1 和<br>CLKOUT1B 时的 PLL 最高输出频率              | 891       | 775                       | 667                     | 725          | 667     | MHz |  |
|                                | 处于 CLKOUTPHY 时的 PLL 最高输出频率                                           | 2667      | 2667                      | 2400                    | 2400         | 2133    | MHz |  |
| PLL_F <sub>OUTMIN</sub>        | 处于 CLKOUT0、CLKOUT0B、CLKOUT1 和<br>CLKOUT1B 时的 PLL 最低输出频率 <sup>5</sup> | 5.86      | 5.86                      | 5.86                    | 5.86         | 5.86    | MHz |  |
|                                | 处于 CLKOUTPHY 时的 PLL 最低输出频率                                           | 2 x VCO 模 | 式: 1500,1                 | I x VCO 模式:<br>375      | : 750, 0.5 x | VCO 模式: | MHz |  |
| PLL_RST <sub>MINPULSE</sub>    | 最小复位脉冲宽度                                                             | 5.00      | 5.00                      | 5.00                    | 5.00         | 5.00    | ns  |  |
| PLL_F <sub>PFDMAX</sub>        | 相位频率检测器测得的最高频率                                                       | 667.5     | 667.5                     | 667.5                   | 667.5        | 667.5   | MHz |  |
| PLL_F <sub>PFDMIN</sub>        | 相位频率检测器测得的最低频率                                                       | 70        | 70                        | 70                      | 70           | 70      | MHz |  |
| PLL_F <sub>BANDWIDTH</sub>     | 典型情况下 PLL 带宽                                                         | 14        | 14                        | 14                      | 14           | 14      | MHz |  |
| PLL_F <sub>DPRCLK_MAX</sub>    | 最高 DRP 时钟频率                                                          | 250       | 250                       | 250                     | 250          | 250     | MHz |  |

- 1. PLL 不会对典型扩展频谱输入时钟进行滤波,因为此类时钟通常远低于循环滤波频率。
- 2. 静态偏移测量的是相同相位的任意 PLL 输出之间的偏移。
- 3. 此参数的值可在 Clocking Wizard 中使用。
- 4. 包含全局时钟缓存。
- 5. 计算方式为 F<sub>VCO</sub>/128,假定输出占空比为 50%。



## 器件管脚间输出参数指南

下表中的管脚间数值是基于器件中心的时钟根布局生成的。如果所选根布局不同,那么实际管脚间数值可能变动。请查阅 Vivado Design Suite 时序报告以了解实际的管脚间数值。

表 87: 无 MMCM (近端时钟区域) 情况下全局时钟输入到输出延迟

|                    |                            |        |       | 速度等组 | 及和 V <sub>CCINT</sub> : | 工作电压 |      |    |
|--------------------|----------------------------|--------|-------|------|-------------------------|------|------|----|
| 标识                 | 描述 1                       | 器件     | 0.90V | 0.8  | 35V                     | 0.7  | 72V  | 単位 |
|                    |                            |        | -3    | -2   | -1                      | -2   | -1   |    |
| 以下情况下的 SS          | TL15 全局时钟输入到输出延迟: 使用输出触发器、 | 高压摆率、无 | ммсм  |      |                         |      |      |    |
| T <sub>ICKOF</sub> | 无 MMCM(近端时钟区域)情况下的全局时钟     | XCZU2  | 不适用   | 4.90 | 5.28                    | 6.08 | 6.51 | ns |
|                    | 输入和输出触发器                   | XCZU3  | 不适用   | 4.90 | 5.28                    | 6.08 | 6.51 | ns |
|                    |                            | XCZU4  | 5.05  | 5.53 | 5.95                    | 6.90 | 7.49 | ns |
|                    |                            | XCZU5  | 5.05  | 5.53 | 5.95                    | 6.90 | 7.49 | ns |
|                    |                            | XCZU6  | 5.42  | 5.91 | 6.35                    | 7.48 | 8.03 | ns |
|                    |                            | XCZU7  | 5.96  | 6.54 | 7.01                    | 8.17 | 8.76 | ns |
|                    |                            | XCZU9  | 5.42  | 5.91 | 6.35                    | 7.48 | 8.03 | ns |
|                    |                            | XCZU11 | 5.92  | 6.49 | 6.96                    | 8.16 | 8.91 | ns |
|                    |                            | XCZU15 | 5.58  | 6.09 | 6.55                    | 7.75 | 8.33 | ns |
|                    |                            | XCZU17 | 6.29  | 6.90 | 7.40                    | 8.68 | 9.32 | ns |
|                    |                            | XCZU19 | 6.29  | 6.90 | 7.40                    | 8.68 | 9.32 | ns |
|                    |                            | XAZU2  | 不适用   | 不适用  | 5.28                    | 不适用  | 6.51 | ns |
|                    |                            | XAZU3  | 不适用   | 不适用  | 5.28                    | 不适用  | 6.51 | ns |
|                    |                            | XAZU4  | 不适用   | 不适用  | 5.95                    | 不适用  | 7.49 | ns |
|                    |                            | XAZU5  | 不适用   | 不适用  | 5.95                    | 不适用  | 7.49 | ns |
|                    |                            | XAZU7  | 不适用   | 不适用  | 7.01                    | 不适用  | 不适用  | ns |
|                    |                            | XAZU11 | 不适用   | 不适用  | 6.96                    | 不适用  | 不适用  | ns |
|                    |                            | XQZU3  | 不适用   | 4.90 | 5.28                    | 不适用  | 6.51 | ns |
|                    |                            | XQZU5  | 不适用   | 5.53 | 5.95                    | 不适用  | 7.49 | ns |
|                    |                            | XQZU7  | 不适用   | 6.54 | 7.01                    | 不适用  | 8.76 | ns |
|                    |                            | XQZU9  | 不适用   | 5.91 | 6.35                    | 不适用  | 8.03 | ns |
|                    |                            | XQZU11 | 不适用   | 6.49 | 6.96                    | 不适用  | 8.91 | ns |
|                    |                            | XQZU15 | 不适用   | 6.09 | 6.55                    | 不适用  | 8.33 | ns |
|                    |                            | XQZU19 | 不适用   | 6.90 | 7.40                    | 不适用  | 9.32 | ns |

## 注释:

该表列出了代表性的值,其中每个全局时钟输入负责驱动每个可访问列中的一个垂直时钟行,并且所有可访问 I/O 和 CLB 触发器均由全局时钟网络进行时钟配置。



## 表 88: 无 MMCM (远端时钟区域) 情况下全局时钟输入到输出延迟

|                        |                            |        |        | 速度等组 | 及和 V <sub>CCINT</sub> : | 工作电压 |       |    |
|------------------------|----------------------------|--------|--------|------|-------------------------|------|-------|----|
| 标识                     | 描述 <sup>1</sup>            | 器件     | 0.90V  | 0.8  | 35V                     | 0.7  | 72V   | 单位 |
|                        |                            |        | -3     | -2   | -1                      | -2   | -1    |    |
| 以下情况下的 9               | STL15 全局时钟输入到输出延迟:使用输出触发器、 | 高压摆率、え | Е ММСМ |      |                         |      |       |    |
| T <sub>ICKOF_FAR</sub> | 无 MMCM(远端时钟区域)情况下的全局时钟     | XCZU2  | 不适用    | 5.27 | 5.68                    | 6.59 | 7.06  | ns |
|                        | 输入和输出触发器                   | XCZU3  | 不适用    | 5.27 | 5.68                    | 6.59 | 7.06  | ns |
|                        |                            | XCZU4  | 5.24   | 5.73 | 6.17                    | 7.17 | 7.79  | ns |
|                        |                            | XCZU5  | 5.24   | 5.73 | 6.17                    | 7.17 | 7.79  | ns |
|                        |                            | XCZU6  | 5.91   | 6.49 | 6.97                    | 8.16 | 8.76  | ns |
|                        |                            | XCZU7  | 5.96   | 6.54 | 7.01                    | 8.17 | 8.76  | ns |
|                        |                            | XCZU9  | 5.91   | 6.49 | 6.97                    | 8.16 | 8.76  | ns |
|                        |                            | XCZU11 | 6.29   | 6.91 | 7.41                    | 8.72 | 9.52  | ns |
|                        |                            | XCZU15 | 5.90   | 6.49 | 6.96                    | 8.16 | 8.77  | ns |
|                        |                            | XCZU17 | 6.84   | 7.53 | 8.07                    | 9.52 | 10.23 | ns |
|                        |                            | XCZU19 | 6.84   | 7.53 | 8.07                    | 9.52 | 10.23 | ns |
|                        |                            | XAZU2  | 不适用    | 不适用  | 5.68                    | 不适用  | 7.06  | ns |
|                        |                            | XAZU3  | 不适用    | 不适用  | 5.68                    | 不适用  | 7.06  | ns |
|                        |                            | XAZU4  | 不适用    | 不适用  | 6.17                    | 不适用  | 7.79  | ns |
|                        |                            | XAZU5  | 不适用    | 不适用  | 6.17                    | 不适用  | 7.79  | ns |
|                        |                            | XAZU7  | 不适用    | 不适用  | 7.01                    | 不适用  | 不适用   | ns |
|                        |                            | XAZU11 | 不适用    | 不适用  | 7.41                    | 不适用  | 不适用   | ns |
|                        |                            | XQZU3  | 不适用    | 5.27 | 5.68                    | 不适用  | 7.06  | ns |
|                        |                            | XQZU5  | 不适用    | 5.73 | 6.17                    | 不适用  | 7.79  | ns |
|                        |                            | XQZU7  | 不适用    | 6.54 | 7.01                    | 不适用  | 8.76  | ns |
|                        |                            | XQZU9  | 不适用    | 6.49 | 6.97                    | 不适用  | 8.76  | ns |
|                        |                            | XQZU11 | 不适用    | 6.91 | 7.41                    | 不适用  | 9.52  | ns |
|                        |                            | XQZU15 | 不适用    | 6.49 | 6.96                    | 不适用  | 8.77  | ns |
|                        |                            | XQZU19 | 不适用    | 7.53 | 8.07                    | 不适用  | 10.23 | ns |

<sup>1.</sup> 该表列出了代表性的值,其中每个全局时钟输入负责驱动每个可访问列中的一个垂直时钟行,并且所有可访问 I/O 和 CLB 触发器均由全局时钟网络进行时钟配置。



## 表 89: 含 MMCM 情况下的全局时钟输入到输出延迟

|                          |                           |        |               | 速度等组 | 及和 V <sub>CCINT</sub> : | 工作电压 |      |    |
|--------------------------|---------------------------|--------|---------------|------|-------------------------|------|------|----|
| 标识                       | 描述 1, 2                   | 器件     | 0.90V         | 0.8  | 85V                     | 0.7  | 72V  | 单位 |
|                          |                           |        | -3            | -2   | -1                      | -2   | -1   |    |
| 以下情况下的 SST               | TL15 全局时钟输入到输出延迟:使用输出触发器、 | 高压摆率、含 | <b>З</b> ММСМ | '    |                         |      |      |    |
| T <sub>ICKOFMMCMCC</sub> | 含 MMCM 情况下的全局时钟输入和输出触发    | XCZU2  | 不适用           | 2.22 | 2.43                    | 2.87 | 3.00 | ns |
|                          | 器                         | XCZU3  | 不适用           | 2.22 | 2.43                    | 2.87 | 3.00 | ns |
|                          |                           | XCZU4  | 1.90          | 2.24 | 2.47                    | 2.90 | 3.08 | ns |
|                          |                           | XCZU5  | 1.90          | 2.24 | 2.47                    | 2.90 | 3.08 | ns |
|                          |                           | XCZU6  | 1.83          | 2.15 | 2.36                    | 2.80 | 2.95 | ns |
|                          |                           | XCZU7  | 1.98          | 2.32 | 2.55                    | 3.00 | 3.15 | ns |
|                          |                           | XCZU9  | 1.83          | 2.15 | 2.36                    | 2.80 | 2.95 | ns |
|                          |                           | XCZU11 | 1.96          | 2.30 | 2.51                    | 2.99 | 3.20 | ns |
|                          |                           | XCZU15 | 1.85          | 2.18 | 2.38                    | 2.82 | 2.98 | ns |
|                          |                           | XCZU17 | 2.08          | 2.44 | 2.66                    | 3.15 | 3.33 | ns |
|                          |                           | XCZU19 | 2.08          | 2.44 | 2.66                    | 3.15 | 3.33 | ns |
|                          |                           | XAZU2  | 不适用           | 不适用  | 2.43                    | 不适用  | 3.00 | ns |
|                          |                           | XAZU3  | 不适用           | 不适用  | 2.43                    | 不适用  | 3.00 | ns |
|                          |                           | XAZU4  | 不适用           | 不适用  | 2.47                    | 不适用  | 3.08 | ns |
|                          |                           | XAZU5  | 不适用           | 不适用  | 2.47                    | 不适用  | 3.08 | ns |
|                          |                           | XAZU7  | 不适用           | 不适用  | 2.55                    | 不适用  | 不适用  | ns |
|                          |                           | XAZU11 | 不适用           | 不适用  | 2.51                    | 不适用  | 不适用  | ns |
|                          |                           | XQZU3  | 不适用           | 2.22 | 2.43                    | 不适用  | 3.00 | ns |
|                          |                           | XQZU5  | 不适用           | 2.24 | 2.47                    | 不适用  | 3.08 | ns |
|                          |                           | XQZU7  | 不适用           | 2.32 | 2.55                    | 不适用  | 3.15 | ns |
|                          |                           | XQZU9  | 不适用           | 2.15 | 2.36                    | 不适用  | 2.95 | ns |
|                          |                           | XQZU11 | 不适用           | 2.30 | 2.51                    | 不适用  | 3.20 | ns |
|                          |                           | XQZU15 | 不适用           | 2.18 | 2.38                    | 不适用  | 2.98 | ns |
|                          |                           | XQZU19 | 不适用           | 2.44 | 2.66                    | 不适用  | 3.33 | ns |

#### 注释:

- 1. 该表列出了代表性的值,其中每个全局时钟输入负责驱动每个可访问列中的一个垂直时钟行,并且所有可访问 I/O 和 CLB 触发器均由全局时钟网络进行时钟配置。
- 2. MMCM 输出抖动已包含在时序计算内。

## 表 90: 电源同步输出特征(组件模式)

|                                 |       | 速度等级和 V <sub>CCINT</sub> 工作电压 |    |       |    |    |  |  |
|---------------------------------|-------|-------------------------------|----|-------|----|----|--|--|
| 描述                              | 0.90V | 0.85V                         |    | 0.72V |    | 单位 |  |  |
|                                 | -3    | -2                            | -1 | -2    | -1 |    |  |  |
| TOUTPUT_LOGIC_DELAY_VARIATION 1 |       | 80                            |    |       |    |    |  |  |

### 注释:

1. 在 bank 中使用组件模式输出逻辑 (ODDRE1, OSERDESE3) 时,传输总线中延迟不匹配。



## 器件管脚间输入参数指南

下表中的管脚间数值是基于器件中心的时钟根布局生成的。如果所选根布局不同,那么实际管脚间数值可能变动。请查阅 Vivado Design Suite 时序报告以了解实际的管脚间数值。

表 91: **全局时钟输入的建立与保持(含 3.3V HD I/O, 无 MMCM)** 

|                         |                       |         |         | 速度等级和 V <sub>CCINT</sub> 工作电压 |       |       |       |       |    |
|-------------------------|-----------------------|---------|---------|-------------------------------|-------|-------|-------|-------|----|
| 标识                      | 描述                    |         | 器件      | 0.90V                         | 0.85V |       | 0.72V |       | 単位 |
|                         |                       |         |         | -3                            | -2    | -1    | -2    | -1    | 1  |
| 与使用 SSTL15 标            | 准的全局时钟输入信号相关的输入建      | 立与保持时间。 | 1, 2, 3 | '                             |       |       |       | 1     |    |
| T <sub>PSFD_ZU2</sub>   | 不含 MMCM 情况下的全局时钟      | 建立时间    | XCZU2   | 不适用                           | 2.27  | 2.37  | 3.54  | 3.82  | ns |
| T <sub>PHFD_ZU2</sub>   | ── 輸入和輸入触发器(或锁存)<br>┃ | 保持      | 1       |                               | -0.36 | -0.36 | -1.03 | -1.03 | ns |
| T <sub>PSFD_ZU3</sub>   |                       | 建立时间    | XCZU3   | 不适用                           | 2.27  | 2.37  | 3.54  | 3.82  | ns |
| T <sub>PHFD_ZU3</sub>   |                       | 保持      |         |                               | -0.36 | -0.36 | -1.03 | -1.03 | ns |
| T <sub>PSFD_ZU4</sub>   |                       | 建立时间    | XCZU4   | 2.00                          | 2.30  | 2.39  | 3.56  | 3.81  | ns |
| T <sub>PHFD_ZU4</sub>   |                       | 保持      | 1       | -0.37                         | -0.37 | -0.37 | -1.05 | -1.05 | ns |
| T <sub>PSFD_ZU5</sub>   |                       | 建立时间    | XCZU5   | 2.00                          | 2.30  | 2.39  | 3.56  | 3.81  | ns |
| T <sub>PHFD_ZU5</sub>   |                       | 保持      | 1       | -0.37                         | -0.37 | -0.37 | -1.05 | -1.05 | ns |
| T <sub>PSFD_ZU6</sub>   |                       | 建立时间    | XCZU6   | 1.51                          | 1.79  | 1.86  | 2.85  | 3.06  | ns |
| T <sub>PHFD_ZU6</sub>   |                       | 保持      |         | -0.05                         | -0.05 | -0.05 | -0.60 | -0.60 | ns |
| T <sub>PSFD_ZU7</sub>   |                       | 建立时间    | XCZU7   | 2.02                          | 2.32  | 2.42  | 3.59  | 3.87  | ns |
| T <sub>PHFD_ZU7</sub>   |                       | 保持      |         | -0.40                         | -0.40 | -0.40 | -1.10 | -1.10 | ns |
| T <sub>PSFD_ZU9</sub>   |                       | 建立时间    | XCZU9   | 1.51                          | 1.79  | 1.86  | 2.85  | 3.06  | ns |
| T <sub>PHFD_ZU9</sub>   |                       | 保持      | 1       | -0.05                         | -0.05 | -0.05 | -0.60 | -0.60 | ns |
| T <sub>PSFD_ZU11</sub>  |                       | 建立时间    | XCZU11  | 1.99                          | 2.28  | 2.38  | 3.54  | 3.79  | ns |
| T <sub>PHFD_ZU11</sub>  |                       | 保持      | 7       | -0.38                         | -0.38 | -0.38 | -1.05 | -1.05 | ns |
| T <sub>PSFD_ZU15</sub>  |                       | 建立时间    | XCZU15  | 1.51                          | 1.79  | 1.85  | 2.84  | 3.05  | ns |
| T <sub>PHFD_ZU15</sub>  |                       | 保持      | 1       | -0.04                         | -0.04 | -0.04 | -0.60 | -0.60 | ns |
| T <sub>PSFD_ZU17</sub>  |                       | 建立时间    | XCZU17  | 2.00                          | 2.29  | 2.38  | 3.56  | 3.83  | ns |
| T <sub>PHFD_ZU17</sub>  |                       | 保持      |         | -0.38                         | -0.38 | -0.38 | -1.08 | -1.08 | ns |
| T <sub>PSFD_ZU19</sub>  |                       | 建立时间    | XCZU19  | 2.00                          | 2.29  | 2.38  | 3.56  | 3.83  | ns |
| T <sub>PHFD_ZU19</sub>  |                       | 保持      |         | -0.38                         | -0.38 | -0.38 | -1.08 | -1.08 | ns |
| T <sub>PSFD_XAZU2</sub> |                       | 建立时间    | XAZU2   | 不适用                           | 不适用   | 2.37  | 不适用   | 3.82  | ns |
| T <sub>PHFD_XAZU2</sub> |                       | 保持      |         | 不适用                           | 不适用   | -0.36 | 不适用   | -1.03 | ns |
| T <sub>PSFD_XAZU3</sub> |                       | 建立时间    | XAZU3   | 不适用                           | 不适用   | 2.37  | 不适用   | 3.82  | ns |
| T <sub>PHFD_XAZU3</sub> |                       | 保持      |         | 不适用                           | 不适用   | -0.36 | 不适用   | -1.03 | ns |
| T <sub>PSFD_XAZU4</sub> |                       | 建立时间    | XAZU4   | 不适用                           | 不适用   | 2.39  | 不适用   | 3.81  | ns |
| T <sub>PHFD_XAZU4</sub> |                       | 保持      |         | 不适用                           | 不适用   | -0.37 | 不适用   | -1.05 | ns |
| T <sub>PSFD_XAZU5</sub> |                       | 建立时间    | XAZU5   | 不适用                           | 不适用   | 2.39  | 不适用   | 3.81  | ns |
| T <sub>PHFD_XAZU5</sub> |                       | 保持      |         | 不适用                           | 不适用   | -0.37 | 不适用   | -1.05 | ns |



## 表 91: **全局时钟输入的建立与保持(含 3.3V HD I/O, 无 MMCM)**(续)

|                          | 描述                       |      | 器件     | 速度等级和 V <sub>CCINT</sub> 工作电压 |       |       |       |       |    |
|--------------------------|--------------------------|------|--------|-------------------------------|-------|-------|-------|-------|----|
| 标识                       |                          |      |        | 0.90V                         | 0.85V |       | 0.72V |       | 単位 |
|                          |                          |      |        | -3                            | -2    | -1    | -2    | -1    |    |
| T <sub>PSFD_XAZU7</sub>  | 不含 MMCM 情况下的全局时钟         | 建立时间 | XAZU7  | 不适用                           | 不适用   | 2.42  | 不适用   | 不适用   | ns |
| T <sub>PHFD_XAZU7</sub>  | 「輸入和输入触发器(或锁存)<br>-<br>- | 保持   |        | 不适用                           | 不适用   | -0.40 | 不适用   | 不适用   | ns |
| T <sub>PSFD_XAZU11</sub> |                          | 建立时间 | XAZU11 | 不适用                           | 不适用   | 2.38  | 不适用   | 不适用   | ns |
| T <sub>PHFD_XAZU11</sub> |                          | 保持   |        | 不适用                           | 不适用   | -0.38 | 不适用   | 不适用   | ns |
| T <sub>PSFD_XQZU3</sub>  |                          | 建立时间 | XQZU3  | 不适用                           | 2.27  | 2.37  | 不适用   | 3.82  | ns |
| T <sub>PHFD_XQZU3</sub>  |                          | 保持   |        | 不适用                           | -0.36 | -0.36 | 不适用   | -1.03 | ns |
| T <sub>PSFD_XQZU5</sub>  |                          | 建立时间 | XQZU5  | 不适用                           | 2.30  | 2.39  | 不适用   | 3.81  | ns |
| T <sub>PHFD_XQZU5</sub>  |                          | 保持   |        | 不适用                           | -0.37 | -0.37 | 不适用   | -1.05 | ns |
| T <sub>PSFD_XQZU7</sub>  |                          | 建立时间 | XQZU7  | 不适用                           | 2.32  | 2.42  | 不适用   | 3.87  | ns |
| T <sub>PHFD_XQZU7</sub>  | ]                        | 保持   |        | 不适用                           | -0.40 | -0.40 | 不适用   | -1.10 | ns |
| T <sub>PSFD_XQZU9</sub>  |                          | 建立时间 | XQZU9  | 不适用                           | 1.79  | 1.86  | 不适用   | 3.06  | ns |
| T <sub>PHFD_XQZU9</sub>  |                          | 保持   |        | 不适用                           | -0.05 | -0.05 | 不适用   | -0.60 | ns |
| T <sub>PSFD_XQZU11</sub> |                          | 建立时间 | XQZU11 | 不适用                           | 2.28  | 2.38  | 不适用   | 3.79  | ns |
| T <sub>PHFD_XQZU11</sub> |                          | 保持   | ]      | 不适用                           | -0.38 | -0.38 | 不适用   | -1.05 | ns |
| T <sub>PSFD_XQZU15</sub> |                          | 建立时间 | XQZU15 | 不适用                           | 1.79  | 1.85  | 不适用   | 3.05  | ns |
| T <sub>PHFD_XQZU15</sub> |                          | 保持   |        | 不适用                           | -0.04 | -0.04 | 不适用   | -0.60 | ns |
| T <sub>PSFD_XQZU19</sub> |                          | 建立时间 | XQZU19 | 不适用                           | 2.29  | 2.38  | 不适用   | 3.83  | ns |
| T <sub>PHFD_XQZU19</sub> |                          | 保持   |        | 不适用                           | -0.38 | -0.38 | 不适用   | -1.08 | ns |

- 1. 建立时间与保持时间是根据最差情况下的条件(工艺、电压、温度)来测量的。建立时间是根据所使用的工艺、温度和电压均为最慢的条件下的全 局时钟输入信号来测量的。保持时间是根据所使用的工艺、温度和电压均为最快的条件下的全局时钟输入信号来测量的。
- 2. 该表列出了代表性的值,其中每个全局时钟输入负责驱动每个可访问列中的一个垂直时钟行,并且所有可访问 I/O 和 CLB 触发器均由全局时钟网络进行时钟配置。
- 3. 使用 IBIS 可确定使用各项标准所引发的任意占空比失真。



## 表 92: 全局时钟输入建立与保持(含 MMCM)

|                             | 描述                 |         |         | 速度等级和 V <sub>CCINT</sub> 工作电压 |       |       |       |       |    |
|-----------------------------|--------------------|---------|---------|-------------------------------|-------|-------|-------|-------|----|
| 标识                          |                    |         | 器件      | 0.90V                         | 0.85V |       | 0.72V |       | 单位 |
|                             |                    |         |         | -3                            | -2    | -1    | -2    | -1    |    |
| 与使用 SSTL15 标准               | 的全局时钟输入信号相关的输入建.   | 立与保持时间。 | 1, 2, 3 |                               | •     |       | •     | 1     | •  |
| T <sub>PSMMCMCC_ZU2</sub>   | 含 MMCM 情况下的全局时钟输   | 建立时间    | XCZU2   | 不适用                           | 1.83  | 1.96  | 1.83  | 1.96  | ns |
| T <sub>PHMMCMCC_ZU2</sub>   | → 入和输入触发器(或锁存)<br> | 保持      | 1       |                               | -0.19 | -0.19 | -0.24 | -0.24 | ns |
| T <sub>PSMMCMCC_ZU3</sub>   |                    | 建立时间    | XCZU3   | 不适用                           | 1.83  | 1.96  | 1.83  | 1.96  | ns |
| T <sub>PHMMCMCC_ZU3</sub>   |                    | 保持      | 1       |                               | -0.19 | -0.19 | -0.24 | -0.24 | ns |
| T <sub>PSMMCMCC_ZU4</sub>   |                    | 建立时间    | XCZU4   | 1.82                          | 1.82  | 1.94  | 1.82  | 1.94  | ns |
| T <sub>PHMMCMCC_ZU4</sub>   |                    | 保持      | 1       | -0.16                         | -0.16 | -0.16 | -0.25 | -0.25 | ns |
| T <sub>PSMMCMCC_ZU5</sub>   |                    | 建立时间    | XCZU5   | 1.82                          | 1.82  | 1.94  | 1.82  | 1.94  | ns |
| T <sub>PHMMCMCC_ZU5</sub>   |                    | 保持      | 1       | -0.16                         | -0.16 | -0.16 | -0.25 | -0.25 | ns |
| T <sub>PSMMCMCC_ZU6</sub>   |                    | 建立时间    | XCZU6   | 2.00                          | 2.00  | 2.12  | 2.00  | 2.12  | ns |
| T <sub>PHMMCMCC_ZU6</sub>   |                    | 保持      | 1       | -0.11                         | -0.11 | -0.11 | -0.18 | -0.18 | ns |
| T <sub>PSMMCMCC_ZU7</sub>   |                    | 建立时间    | XCZU7   | 1.89                          | 1.91  | 2.02  | 1.91  | 2.02  | ns |
| T <sub>PHMMCMCC_ZU7</sub>   |                    | 保持      | 1       | -0.14                         | -0.14 | -0.14 | -0.18 | -0.18 | ns |
| T <sub>PSMMCMCC_ZU9</sub>   |                    | 建立时间    | XCZU9   | 2.00                          | 2.00  | 2.12  | 2.00  | 2.12  | ns |
| T <sub>PHMMCMCC_ZU9</sub>   |                    | 保持      | 1       | -0.11                         | -0.11 | -0.11 | -0.18 | -0.18 | ns |
| T <sub>PSMMCMCC_ZU11</sub>  |                    | 建立时间    | XCZU11  | 1.89                          | 1.89  | 2.02  | 1.89  | 2.02  | ns |
| T <sub>PHMMCMCC_ZU11</sub>  |                    | 保持      | 1       | -0.20                         | -0.20 | -0.20 | -0.25 | -0.25 | ns |
| T <sub>PSMMCMCC_ZU15</sub>  |                    | 建立时间    | XCZU15  | 1.99                          | 1.99  | 2.12  | 1.99  | 2.12  | ns |
| T <sub>PHMMCMCC_ZU15</sub>  |                    | 保持      |         | -0.10                         | -0.10 | -0.10 | -0.16 | -0.16 | ns |
| T <sub>PSMMCMCC_ZU17</sub>  |                    | 建立时间    | XCZU17  | 1.89                          | 1.89  | 2.03  | 1.89  | 2.03  | ns |
| T <sub>PHMMCMCC_ZU17</sub>  |                    | 保持      |         | -0.16                         | -0.16 | -0.16 | -0.23 | -0.23 | ns |
| T <sub>PSMMCMCC_ZU19</sub>  |                    | 建立时间    | XCZU19  | 1.89                          | 1.89  | 2.03  | 1.89  | 2.03  | ns |
| T <sub>PHMMCMCC_ZU19</sub>  |                    | 保持      |         | -0.16                         | -0.16 | -0.16 | -0.23 | -0.23 | ns |
| T <sub>PSMMCMCC_XAZU2</sub> |                    | 建立时间    | XAZU2   | 不适用                           | 不适用   | 1.96  | 不适用   | 1.96  | ns |
| T <sub>PHMMCMCC_XAZU2</sub> |                    | 保持      |         | 不适用                           | 不适用   | -0.19 | 不适用   | -0.24 | ns |
| T <sub>PSMMCMCC_XAZU3</sub> |                    | 建立时间    | XAZU3   | 不适用                           | 不适用   | 1.96  | 不适用   | 1.96  | ns |
| T <sub>PHMMCMCC_XAZU3</sub> |                    | 保持      |         | 不适用                           | 不适用   | -0.19 | 不适用   | -0.24 | ns |
| T <sub>PSMMCMCC_XAZU4</sub> |                    | 建立时间    | XAZU4   | 不适用                           | 不适用   | 1.94  | 不适用   | 1.94  | ns |
| T <sub>PHMMCMCC_XAZU4</sub> |                    | 保持      |         | 不适用                           | 不适用   | -0.16 | 不适用   | -0.25 | ns |
| T <sub>PSMMCMCC_XAZU5</sub> |                    | 建立时间    | XAZU5   | 不适用                           | 不适用   | 1.94  | 不适用   | 1.94  | ns |
| T <sub>PHMMCMCC_XAZU5</sub> |                    | 保持      |         | 不适用                           | 不适用   | -0.16 | 不适用   | -0.25 | ns |



### 表 92: 全局时钟输入建立与保持(含 MMCM)(续)

|                              |                                   |      |        | 速度等级和 V <sub>CCINT</sub> 工作电压 |       |       |       |       |    |
|------------------------------|-----------------------------------|------|--------|-------------------------------|-------|-------|-------|-------|----|
| 标识                           | 描述                                |      | 器件     | 0.90V                         | 0.85V |       | 0.72V |       | 単位 |
|                              |                                   |      |        | -3                            | -2    | -1    | -2    | -1    |    |
| T <sub>PSMMCMCC_XAZU7</sub>  | 含 MMCM 情况下的全局时钟输                  | 建立时间 | XAZU7  | 不适用                           | 不适用   | 2.02  | 不适用   | 不适用   | ns |
| T <sub>PHMMCMCC_XAZU7</sub>  | 一入和输入触发器(或锁存)<br>-<br>-<br>-<br>- | 保持   |        | 不适用                           | 不适用   | -0.14 | 不适用   | 不适用   | ns |
| T <sub>PSMMCMCC_XAZU11</sub> |                                   | 建立时间 | XAZU11 | 不适用                           | 不适用   | 2.02  | 不适用   | 不适用   | ns |
| T <sub>PHMMCMCC_XAZU11</sub> |                                   | 保持   |        | 不适用                           | 不适用   | -0.20 | 不适用   | 不适用   | ns |
| T <sub>PSMMCMCC_XQZU3</sub>  |                                   | 建立时间 | XQZU3  | 不适用                           | 1.83  | 1.96  | 不适用   | 1.96  | ns |
| T <sub>PHMMCMCC_XQZU3</sub>  |                                   | 保持   |        | 不适用                           | -0.19 | -0.19 | 不适用   | -0.24 | ns |
| T <sub>PSMMCMCC_XQZU5</sub>  |                                   | 建立时间 | XQZU5  | 不适用                           | 1.82  | 1.94  | 不适用   | 1.94  | ns |
| T <sub>PHMMCMCC_XQZU5</sub>  |                                   | 保持   |        | 不适用                           | -0.16 | -0.16 | 不适用   | -0.25 | ns |
| T <sub>PSMMCMCC_XQZU7</sub>  |                                   | 建立时间 | XQZU7  | 不适用                           | 1.91  | 2.02  | 不适用   | 2.02  | ns |
| T <sub>PHMMCMCC_XQZU7</sub>  |                                   | 保持   |        | 不适用                           | -0.14 | -0.14 | 不适用   | -0.18 | ns |
| T <sub>PSMMCMCC_XQZU9</sub>  |                                   | 建立时间 | XQZU9  | 不适用                           | 2.00  | 2.12  | 不适用   | 2.12  | ns |
| T <sub>PHMMCMCC_XQZU9</sub>  |                                   | 保持   |        | 不适用                           | -0.11 | -0.11 | 不适用   | -0.18 | ns |
| T <sub>PSMMCMCC_XQZU11</sub> |                                   | 建立时间 | XQZU11 | 不适用                           | 1.89  | 2.02  | 不适用   | 2.02  | ns |
| T <sub>PHMMCMCC_XQZU11</sub> |                                   | 保持   |        | -0.20                         | -0.20 | -0.20 | 不适用   | -0.25 | ns |
| T <sub>PSMMCMCC_XQZU15</sub> |                                   | 建立时间 | XQZU15 | 不适用                           | 1.99  | 2.12  | 不适用   | 2.12  | ns |
| T <sub>PHMMCMCC_XQZU15</sub> |                                   | 保持   |        | 不适用                           | -0.10 | -0.10 | 不适用   | -0.16 | ns |
| T <sub>PSMMCMCC_XQZU19</sub> |                                   | 建立时间 | XQZU19 | 不适用                           | 1.89  | 2.03  | 不适用   | 2.03  | ns |
| T <sub>PHMMCMCC_XQZU19</sub> |                                   | 保持   |        | 不适用                           | -0.16 | -0.16 | 不适用   | -0.23 | ns |

#### 注释:

- 1. 建立时间与保持时间是根据最差情况下的条件(工艺、电压、温度)来测量的。建立时间是根据所使用的工艺、温度和电压均为最慢的条件下的全 局时钟输入信号来测量的。保持时间是根据所使用的工艺、温度和电压均为最快的条件下的全局时钟输入信号来测量的。
- 该表列出了代表性的值,其中每个全局时钟输入负责驱动每个可访问列中的一个垂直时钟行,并且所有可访问 I/O 和 CLB 触发器均由全局时钟网络进行时钟配置。
- 3. 使用 IBIS 可确定使用各项标准所引发的任意占空比失真。

#### 表 93: 采样时间范围

|                                            | 速度等级和 V <sub>CCINT</sub> 工作电压 |     |     |     |     |    |  |  |
|--------------------------------------------|-------------------------------|-----|-----|-----|-----|----|--|--|
| 描述                                         | 0.90V                         | 0.0 | 35V | 0.7 | 单位  |    |  |  |
|                                            | -3                            | -2  | -1  | -2  | -1  |    |  |  |
| T <sub>SAMP_BUFG</sub> 1                   | 510                           | 610 | 610 | 610 | 610 | ps |  |  |
| T <sub>SAMP_NATIVE_DPA<sup>2</sup></sub>   | 100                           | 100 | 125 | 125 | 150 | ps |  |  |
| T <sub>SAMP_NATIVE_BISC</sub> <sup>3</sup> | 60                            | 60  | 85  | 85  | 110 | ps |  |  |

- 1. 此参数表示 Zynq UltraScale+ MPSoC DDR 输入寄存器的总采样误差,根据电压、温度和工艺来测量。特性描述方法使用 MMCM 来捕获 DDR 输入寄存器的操作沿。此测量对象包括:CLK0 MMCM 抖动、MMCM 准确性(相位偏移)和 MMCM 相移解析。这些测量方法不包括封装或时钟树偏差。
- 2. 此参数表示使用动态相位对齐时 RX\_BITSLICE 的接收采样误差。
- 3. 此参数表示使用内置自校准 (BISC) 时 RX\_BITSLICE 的接收采样误差。



### 表 94: 动态相位对齐应用的输入逻辑特性(组件模式)

|                                        | 速度等级和 V <sub>CCINT</sub> 工作电压 |       |    |     |    |  |  |
|----------------------------------------|-------------------------------|-------|----|-----|----|--|--|
| 描述                                     | 0.90V                         | 0.85V |    | 0.7 | 単位 |  |  |
|                                        | -3                            | -2    | -1 | -2  | -1 |  |  |
| T <sub>INPUT_LOGIC_UNCERTAINTY</sub> 1 | 40                            |       |    | ps  |    |  |  |
| T <sub>CAL_ERROR</sub> <sup>2</sup>    |                               | 24    |    |     | ps |  |  |

### 注释:

- 1. Input\_logic\_uncertainty 会考量输入逻辑(输入寄存器、IDDRE1 或 ISERDESE3)的建立/保持以及所有模式相关的抖动。
- 2. 与基于 IDELAY 解析的量化效应相关的校准错误。必须针对每个输入管脚执行校准,以便确保实现最优化的性能。



# 封装参数指南

本节中的参数提供了必要的值,以供用于计算时钟发射器和接收器数据有效时间范围的时序预算。

表 95: **封装偏差** 

| 标识      | 描述                   | 器件       | 封装       | 值   | 单位 |
|---------|----------------------|----------|----------|-----|----|
| PKGSKEW | 封装偏差 <sup>1, 2</sup> | XCZU2    | SBVA484  | 105 | ps |
|         |                      |          | SFVA625  | 108 | ps |
|         |                      |          | SFVC784  | 93  | ps |
|         |                      | XCZU3    | SBVA484  | 105 | ps |
|         |                      |          | SFVA625  | 108 | ps |
|         |                      |          | SFVC784  | 93  | ps |
|         |                      | XCZU4    | SFVC784  | 133 | ps |
|         |                      |          | FBVB900  | 159 | ps |
|         |                      | XCZU5    | SFVC784  | 133 | ps |
|         |                      |          | FBVB900  | 159 | ps |
|         |                      | XCZU6    | FFVC900  | 119 | ps |
|         |                      |          | FFVB1156 | 134 | ps |
|         |                      | XCZU7    | FBVB900  | 141 | ps |
|         |                      | FFVC1156 | 175      | ps  |    |
|         |                      |          | FFVF1517 | 305 | ps |
|         |                      |          | FFVC900  | 119 | ps |
|         |                      |          | FFVB1156 | 134 | ps |
|         |                      | XCZU11   | FFVC1156 | 170 | ps |
|         |                      |          | FFVB1517 | 176 | ps |
|         |                      |          | FFVF1517 | 186 | ps |
|         |                      |          | FFVC1760 | 215 | ps |
|         |                      | XCZU15   | FFVC900  | 118 | ps |
|         |                      |          | FFVB1156 | 132 | ps |
|         |                      | XCZU17   | FFVB1517 | 221 | ps |
|         |                      |          | FFVC1760 | 226 | ps |
|         |                      |          | FFVD1760 | 178 | ps |
|         |                      |          | FFVE1924 | 174 | ps |
|         |                      | XCZU19   | FFVB1517 | 221 | ps |
|         |                      |          | FFVC1760 | 226 | ps |
|         |                      |          | FFVD1760 | 178 | ps |
|         |                      |          | FFVE1924 | 174 | ps |



表 95: 封装偏差(续)

| 标识      | 描述                   | 器件       | 封装       | 值   | 单位 |
|---------|----------------------|----------|----------|-----|----|
| PKGSKEW | 封装偏差 <sup>1, 2</sup> | XAZU2EG  | SBVA484  | 105 | ps |
|         |                      |          | SFVA625  | 108 | ps |
|         |                      |          | SFVC784  | 93  | ps |
|         |                      | XAZU3EG  | SBVA484  | 105 | ps |
|         |                      |          | SFVA625  | 108 | ps |
|         |                      |          | SFVC784  | 93  | ps |
|         |                      | XAZU4EV  | SFVC784  | 133 | ps |
|         |                      | XAZU5EV  | SFVC784  | 133 | ps |
|         |                      | XAZU7EV  | FBVB900  | 141 | ps |
|         |                      | XAZU11EG | FFVF1517 | 186 | ps |
|         | XQZU3EG              | SFRA484  | 106      | ps  |    |
|         |                      |          | SFRC784  | 93  | ps |
|         |                      | XQZU5EV  | SFRC784  | 133 | ps |
|         |                      |          | FFRB900  | 155 | ps |
|         |                      | XQZU7EV  | FFRB900  | 141 | ps |
|         |                      |          | FFRC1156 | 176 | ps |
|         |                      | XQZU9EG  | FFRC900  | 119 | ps |
|         |                      |          | FFRB1156 | 135 | ps |
|         |                      | XQZU11EG | FFRC1156 | 170 | ps |
|         |                      |          | FFRC1760 | 214 | ps |
|         |                      | XQZU15EG | FFRC900  | 119 | ps |
|         |                      |          | FFRB1156 | 127 | ps |
|         |                      | XQZU19EG | FFRB1517 | 211 | ps |
|         |                      |          | FFRC1760 | 228 | ps |

#### 注释:

- 1. 这些值表示封装中任意两个 SelectIO 资源之间的最差情况下的偏差: 从裸片焊盘到球栅的最短延迟到最长延迟。
- 2. 封装延迟可用于这些器件/封装组合。此信息可用于对封装进行纠偏。

# GTH 收发器规格

《UltraScale 架构和产品数据手册:简介》(DS890)列出了包含 GTH 收发器的 Zynq UltraScale+ MPSoC。

## GTH 收发器 DC 输入电平和输出电平

下表汇总了 Zynq UltraScale+ MPSoC 中的 GTH 收发器的 DC 规格。请参阅《UltraScale 架构 GTH 收发器用户指南》(UG576),以获取更多详情。

#### 表 96: GTH 收发器 DC 规格

| 标识                 | DC 参数                | 条件                      | 最小值 | 典型值 | 最大值  | 单位 |
|--------------------|----------------------|-------------------------|-----|-----|------|----|
| DV <sub>PPIN</sub> | 差分峰峰值输入电压(外部 AC 已耦合) | >10.3125 Gb/s           | 150 | -   | 1250 | mV |
|                    |                      | 6.6 Gb/s - 10.3125 Gb/s | 150 | -   | 1250 | mV |
|                    |                      | ≤6.6 Gb/s               | 150 | -   | 2000 | mV |



#### 表 96: GTH 收发器 DC 规格 (续)

| 标识                   | DC 参数                         | 条件                                             | 最小值                                                                                                                                                 | 典型值                                         | 最大值 | 单位 |
|----------------------|-------------------------------|------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|-----|----|
| V <sub>IN</sub>      | 单端输入电压。在参考 GND 的引脚上测量所得电压     | DC 耦合 V <sub>MGTAVTT</sub> = 1.2V              | -400 - V <sub>MGTAVTT</sub>                                                                                                                         |                                             |     | mV |
| V <sub>CMIN</sub>    | 共模输入电压                        | DC 耦合 V <sub>MGTAVTT</sub> = 1.2V              | -                                                                                                                                                   | 2/3 V <sub>MGTAVTT</sub>                    | -   | mV |
| D <sub>VPPOUT</sub>  | 差分峰峰值输出电压 1                   | 发射器输出摆幅设置为 11111                               | 800                                                                                                                                                 | -                                           | -   | mV |
| V <sub>CMOUTDC</sub> | 共模输出电压: DC 已耦合(根据方程)          | 当远程 RX 终止于 GND 时                               | $V_{MGTAVTT}/2 - D_{VPPOUT}/4$ $V_{MGTAVTT} - D_{VPPOUT}/2$ $V_{MGTAVTT} - \frac{D_{VPPOUT}}{4} - \left(\frac{V_{MGTAVTT} - V_{RX,TERM}}{2}\right)$ |                                             |     | mV |
|                      |                               | 当远程 RX 终端浮动时                                   |                                                                                                                                                     |                                             |     | mV |
|                      |                               | 当远程 RX 终止于 V <sub>RX_TERM</sub> <sup>2</sup> 时 |                                                                                                                                                     |                                             |     | mV |
| V <sub>CMOUTAC</sub> | 共模输出电压: AC 已耦合(根据方程)          |                                                | V <sub>N</sub>                                                                                                                                      | <sub>IGTAVTT</sub> – D <sub>VPPOUT</sub> /2 | 2   | mV |
| R <sub>IN</sub>      | 差分输入电阻                        |                                                | -                                                                                                                                                   | 100                                         | -   | Ω  |
| R <sub>OUT</sub>     | 差分输出电阻                        |                                                | -                                                                                                                                                   | 100                                         | -   | Ω  |
| T <sub>OSKEW</sub>   | 发射器输出对(TXP 和 TXN)的配对间偏差(所有封装) |                                                | -                                                                                                                                                   | -                                           | 10  | ps |
| C <sub>EXT</sub>     | 推荐的外部 AC 耦合电容器 3              |                                                | -                                                                                                                                                   | 100                                         | -   | nF |

#### 注释:

- 1. 输出摆幅和预加重电平可使用《UltraScale 架构 GTH 收发器用户指南》(UG576) 中所探讨的属性来加以编程,生成的值可能低于该表中报告的值。
- 2. V<sub>RX TERM</sub> 为远程 RX 终端电压。
- 3. 可使用其他适当的值以符合具体协议和标准的要求。

#### 图 3: 单端峰峰值电压



X16653-072117

图 4: 差分峰峰值电压



表 97 和表 98 汇总了 Zynq UltraScale+ MPSoC 中 GTH 收发器输入和输出时钟的 DC 规格。请参阅《UltraScale 架构 GTH 收发器用户指南》(UG576),以获取更多详情。

表 97: GTH 收发器时钟输入电平规格

| 标识               | DC 参数          | 最小值 | 典型值 | 最大值  | 单位 |
|------------------|----------------|-----|-----|------|----|
| $V_{\rm IDIFF}$  | 差分峰峰值输入电压      | 250 | -   | 2000 | mV |
| R <sub>IN</sub>  | 差分输入电阻         | -   | 100 | -    | Ω  |
| C <sub>EXT</sub> | 所需的外部 AC 耦合电容器 | -   | 10  | -    | nF |



#### 表 98: GTH 收发器时钟输出电平规格

| 标识                 | 描述                             | 条件                              | 最小值 | 典型值 | 最大值 | 单位 |
|--------------------|--------------------------------|---------------------------------|-----|-----|-----|----|
| V <sub>OL</sub>    | P 和 N 的输出低电压                   | P 和 N 信号间 R <sub>T</sub> = 100Ω | 100 | -   | 330 | mV |
| V <sub>OH</sub>    | P 和 N 的输出高电压                   | P 和 N 信号间 R <sub>T</sub> = 100Ω | 500 | -   | 700 | mV |
| V <sub>DDOUT</sub> | 差分输出电压 (P-N),P = 高 (N-P),N = 高 | P 和 N 信号间 R <sub>T</sub> = 100Ω | 300 | -   | 430 | mV |
| V <sub>CMOUT</sub> | 共模电压                           | P 和 N 信号间 R <sub>T</sub> = 100Ω | 300 | -   | 500 | mV |

## GTH 收发器开关特性

请参阅《UltraScale 架构 GTH 收发器用户指南》(UG576),以获取更多信息。

#### 表 99: GTH 收发器性能

|                         |                        |           |        |                  |        | 速度               | 等级和 V  | CCINT 工作 | F电压    |        |        |         |      |
|-------------------------|------------------------|-----------|--------|------------------|--------|------------------|--------|----------|--------|--------|--------|---------|------|
| 标识                      | 描述                     | 输出分频<br>器 | 0.9    | 90V              |        | 0.0              | 35V    |          |        | 0.     | 72V    |         | 单位   |
|                         |                        | HH        | -      | 3                | -      | 2                | -      | 1        | -      | 2      |        | -1      |      |
| F <sub>GTHMAX</sub>     | GTH 最高线速               |           | 16.3   | 375 <sup>1</sup> | 16.3   | 375 <sup>1</sup> | 12     | 2.5      | 12     | 2.5    | 10.    | 3125    | Gb/s |
| F <sub>GTHMIN</sub>     | GTH 最低线速               |           | 0      | .5               | 0      | .5               | 0      | .5       | 0      | .5     | C      | ).5     | Gb/s |
|                         |                        |           | 最小值    | 最大值              | 最小值    | 最大值              | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值     |      |
| F <sub>GTHCRANGE</sub>  | CPLL 线速范围 <sup>2</sup> | 1         | 4      | 12.5             | 4      | 12.5             | 4      | 8.5      | 4      | 8.5    | 4      | 8.5     | Gb/s |
|                         |                        | 2         | 2      | 6.25             | 2      | 6.25             | 2      | 4.25     | 2      | 4.25   | 2      | 4.25    | Gb/s |
|                         |                        | 4         | 1      | 3.125            | 1      | 3.125            | 1      | 2.125    | 1      | 2.125  | 1      | 2.125   | Gb/s |
|                         |                        | 8         | 0.5    | 1.5625           | 0.5    | 1.5625           | 0.5    | 1.0625   | 0.5    | 1.0625 | 0.5    | 1.0625  | Gb/s |
|                         |                        | 16        |        |                  |        |                  | 不      | 适用       |        |        |        |         | Gb/s |
|                         |                        |           | 最小值    | 最大值              | 最小值    | 最大值              | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值     |      |
| F <sub>GTHQRANGE1</sub> | QPLL0 线速范围             | 1         | 9.8    | 16.375           | 9.8    | 16.375           | 9.8    | 12.5     | 9.8    | 12.5   | 9.8    | 10.3125 | Gb/s |
|                         |                        | 2         | 4.9    | 8.1875           | 4.9    | 8.1875           | 4.9    | 8.15     | 4.9    | 8.1875 | 4.9    | 8.15    | Gb/s |
|                         |                        | 4         | 2.45   | 4.0938           | 2.45   | 4.0938           | 2.45   | 4.075    | 2.45   | 4.0938 | 2.45   | 4.075   | Gb/s |
|                         |                        | 8         | 1.225  | 2.0469           | 1.225  | 2.0469           | 1.225  | 2.0375   | 1.225  | 2.0469 | 1.225  | 2.0375  | Gb/s |
|                         |                        | 16        | 0.6125 | 1.0234           | 0.6125 | 1.0234           | 0.6125 | 1.0188   | 0.6125 | 1.0234 | 0.6125 | 1.0188  | Gb/s |
|                         |                        | -         | 最小值    | 最大值              | 最小值    | 最大值              | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值     |      |
| F <sub>GTHQRANGE2</sub> | QPLL1 线速范围             | 1         | 8.0    | 13.0             | 8.0    | 13.0             | 8.0    | 12.5     | 8.0    | 12.5   | 8.0    | 10.3125 | Gb/s |
|                         | 1                      | 2         | 4.0    | 6.5              | 4.0    | 6.5              | 4.0    | 6.5      | 4.0    | 6.5    | 4.0    | 6.5     | Gb/s |
|                         |                        | 4         | 2.0    | 3.25             | 2.0    | 3.25             | 2.0    | 3.25     | 2.0    | 3.25   | 2.0    | 3.25    | Gb/s |
|                         |                        | 8         | 1.0    | 1.625            | 1.0    | 1.625            | 1.0    | 1.625    | 1.0    | 1.625  | 1.0    | 1.625   | Gb/s |
|                         |                        | 16        | 0.5    | 0.8125           | 0.5    | 0.8125           | 0.5    | 0.8125   | 0.5    | 0.8125 | 0.5    | 0.8125  | Gb/s |
|                         |                        | •         | 最小值    | 最大值              | 最小值    | 最大值              | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值     |      |
| F <sub>CPLLRANGE</sub>  | CPLL 频率范围              |           | 2      | 6.25             | 2      | 6.25             | 2      | 4.25     | 2      | 4.25   | 2      | 4.25    | GHz  |
| F <sub>QPLL0RANGE</sub> | QPLL0 频率范围             |           | 9.8    | 16.375           | 9.8    | 16.375           | 9.8    | 16.375   | 9.8    | 16.375 | 9.8    | 16.375  | GHz  |
| F <sub>QPLL1RANGE</sub> | QPLL1 频率范围             |           | 8      | 13               | 8      | 13               | 8      | 13       | 8      | 13     | 8      | 13      | GHz  |

#### 注释:

- 1. SFVC784 和 SFRC784 封装中的 GTH 收发器线速支持最高 12.5 Gb/s 的数据速率。
- 2. 此处所列的值为根据公式 (2 × CPLL\_Frequency)/Output\_Divider 计算结果舍入所得。
- 3. 此处所列的值为根据公式 (QPLL0\_Frequency)/Output\_Divider 计算结果舍入所得。
- 4. 此处所列的值为根据公式 (QPLL1\_Frequency)/Output\_Divider 计算结果舍入所得。



### 表 100: GTH 收发器动态重新配置端口 (DRP) 开关特性

| 标识                     | 描述             | 所有速度等级 | 单位  |
|------------------------|----------------|--------|-----|
| F <sub>GTHDRPCLK</sub> | GTHDRPCLK 最高频率 | 250    | MHz |

#### 表 101: GTH 收发器参考时钟开关特性

| 标识                 | 描述       | 条件 -           |     | 单位  |     |           |
|--------------------|----------|----------------|-----|-----|-----|-----------|
|                    | 抽处       | <del>深</del> 竹 | 最小值 | 典型值 | 最大值 | <b>一一</b> |
| F <sub>GCLK</sub>  | 参考时钟频率范围 |                | 60  | -   | 820 | MHz       |
| T <sub>RCLK</sub>  | 参考时钟上升时间 | 20% - 80%      | -   | 200 | -   | ps        |
| T <sub>FCLK</sub>  | 参考时钟下降时间 | 80% - 20%      | -   | 200 | -   | ps        |
| T <sub>DCREF</sub> | 参考占空比    | 仅限收发器 PLL      | 40  | 50  | 60  | %         |

#### 表 102: GTH 收发器参考时钟振荡器选择相位噪声屏蔽

| 标识                                         | 描述                                        | 偏移频率    | 最小值 | 典型值 | 最大值  | 单位     |
|--------------------------------------------|-------------------------------------------|---------|-----|-----|------|--------|
| QPLL <sub>REFCLKMASK</sub> <sup>1, 2</sup> | REFCLK 频率 = 312.5 MHz 时 QPLL0/QPLL1 参考时   | 10 kHz  | -   | -   | -105 | dBc/Hz |
|                                            | 钟选择相位噪声屏蔽<br>                             | 100 kHz | -   | -   | -124 |        |
|                                            |                                           | 1 MHz   | -   | -   | -130 |        |
| CPLL <sub>REFCLKMASK</sub> <sup>1, 2</sup> | REFCLK 频率 = 312.5 MHz 时 CPLL 参考时钟选择相位噪声屏蔽 | 10 kHz  | -   | -   | -105 | dBc/Hz |
|                                            |                                           | 100 kHz | -   | -   | -124 |        |
|                                            |                                           | 1 MHz   | -   | -   | -130 |        |
|                                            |                                           | 50 MHz  | -   | -   | -140 |        |

#### 注释:

- 1. 对于除 312.5 MHz 以外的参考时钟频率,请按 20 × Log(N/312.5) 调整相位噪声屏蔽值,其中 N 是新的参考时钟频率(单位为 MHz)。
- 2. 受支持的协议(例如,PCIe)中指定的任意参考时钟相位噪声屏蔽将取代此参考时钟相位噪声屏蔽。

### 表 103: GTH 收发器 PLL/锁定时间调整

| 标识                 | 描述                                   | 条件                                  |     | 单位     |                       |    |
|--------------------|--------------------------------------|-------------------------------------|-----|--------|-----------------------|----|
| 柳州                 | 抽心                                   | жт                                  | 最小值 | 典型值    | 最大值                   |    |
| T <sub>LOCK</sub>  | 初始 PLL 锁定                            |                                     | -   | -      | 1                     | ms |
| T <sub>DLOCK</sub> | 对应判定反馈均衡器 (DFE) 的时钟恢复相位捕获和调整时间       | 当 PLL 锁定到参考时钟后,这表示将时钟数据恢复 (CDR) 锁定到 | -   | 50,000 | 37 x 10 <sup>6</sup>  | UI |
|                    | 禁用 DFE 时对应低功耗模式 (LPM) 的时钟恢复相位捕获和调整时间 |                                     |     | 50,000 | 2.3 x 10 <sup>6</sup> | UI |

#### 表 104: GTH 收发器用户时钟开关特性

|                           |                                 | 粉促虫       | 数据宽度条件(位) — |                 | 速度等                | 汲和 V <sub>CCINT</sub> コ | 作电压             |                 |     |
|---------------------------|---------------------------------|-----------|-------------|-----------------|--------------------|-------------------------|-----------------|-----------------|-----|
| 标识                        | 描述 1                            | 双独处逐水计(证) |             | 0.90V           | 0.85V              |                         | 0.72V           |                 | 单位  |
|                           |                                 | 内部逻辑      | 互联逻辑        | -3 <sup>2</sup> | -2 <sup>2, 3</sup> | -1 <sup>4, 5</sup>      | -2 <sup>3</sup> | -1 <sup>5</sup> |     |
| F <sub>TXOUTPMA</sub>     | 源自 OUTCLKPMA 的 TXOUTCLK 最高频率    |           |             | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
| F <sub>RXOUTPMA</sub>     | 源自 OUTCLKPMA 的 RXOUTCLK 最高频率    |           | <b></b>     | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
| F <sub>TXOUTPROGDIV</sub> | 源自 TXPROGDIVCLK 的 TXOUTCLK 最高频率 |           | 511.719     | 511.719         | 511.719            | 511.719                 | 511.719         | MHz             |     |
| F <sub>RXOUTPROGDIV</sub> | 源自 RXPROGDIVCLK 的 RXOUTCLK 最高频率 |           | 511.719     | 511.719         | 511.719            | 511.719                 | 511.719         | MHz             |     |



#### 表 104: GTH 收发器用户时钟开关特性 (续)

|                    |                           | **-10-00   | <b>中夕小 (小)</b> | 速度等级和 V <sub>CCINT</sub> 工作电压 |                    |                    |                 |                 |     |
|--------------------|---------------------------|------------|----------------|-------------------------------|--------------------|--------------------|-----------------|-----------------|-----|
| 标识                 | 描述 1                      | <b>致</b> 据 | 度条件(位)         | 0.90V                         | 0.0                | 35V                | 0.7             | 72V             | 单位  |
|                    |                           | 内部逻辑       | 互联逻辑           | -3 <sup>2</sup>               | -2 <sup>2, 3</sup> | -1 <sup>4, 5</sup> | -2 <sup>3</sup> | -1 <sup>5</sup> |     |
| F <sub>TXIN</sub>  | TXUSRCLK <sup>6</sup> 最高频 | 16         | 16、32          | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    | 率                         | 32         | 32、64          | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    |                           | 20         | 20、40          | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
|                    |                           | 40         | 40、80          | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
| F <sub>RXIN</sub>  | RXUSRCLK <sup>6</sup> 最高频 | 16         | 16、32          | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    | 率                         | 32         | 32、64          | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    |                           | 20         | 20、40          | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
|                    |                           | 40         | 40、80          | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
| F <sub>TXIN2</sub> | TXUSRCLK2 <sup>6</sup> 最高 | 16         | 16             | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    | 频率                        | 16         | 32             | 255.859                       | 255.859            | 195.313            | 195.313         | 161.133         | MHz |
|                    |                           | 32         | 32             | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    |                           | 32         | 64             | 255.859                       | 255.859            | 195.313            | 195.313         | 161.133         | MHz |
|                    |                           | 20         | 20             | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
|                    |                           | 20         | 40             | 204.688                       | 204.688            | 156.250            | 156.250         | 128.906         | MHz |
|                    |                           | 40         | 40             | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
|                    |                           | 40         | 80             | 204.688                       | 204.688            | 156.250            | 156.250         | 128.906         | MHz |
| F <sub>RXIN2</sub> | RXUSRCLK2 <sup>6</sup> 最高 | 16         | 16             | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    | 频率                        | 16         | 32             | 255.859                       | 255.859            | 195.313            | 195.313         | 161.133         | MHz |
|                    |                           | 32         | 32             | 511.719                       | 511.719            | 390.625            | 390.625         | 322.266         | MHz |
|                    |                           | 32         | 64             | 255.859                       | 255.859            | 195.313            | 195.313         | 161.133         | MHz |
|                    |                           | 20         | 20             | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
|                    |                           | 20         | 40             | 204.688                       | 204.688            | 156.250            | 156.250         | 128.906         | MHz |
|                    |                           | 40         | 40             | 409.375                       | 409.375            | 312.500            | 312.500         | 257.813         | MHz |
|                    |                           | 40         | 80             | 204.688                       | 204.688            | 156.250            | 156.250         | 128.906         | MHz |

#### 注释:

- 1. 必须按《UltraScale 架构 GTH 收发器用户指南》(UG576) 中所述来实现时钟设置。
- 2. 对于速度等级 -3E、-2E 和 -2I,16 位和 20 位内部数据路径只能用于低于 8.1875 Gb/s 的线速。
- 3. 对于速度等级 -2LE,16 位和 20 位内部数据路径只能用于低于 8.1875 Gb/s(当 V<sub>CCINT</sub> = 0.85V 时)或 6.25 Gb/s(当 V<sub>CCINT</sub> = 0.72V 时)的线
- 4. 对于速度等级 -1E、-1I、-1Q 和 -1M,16 位和 20 位内部数据路径只能用于低于 6.25 Gb/s 的线速。
- 5. 对于速度等级 -1LI,16 位和 20 位内部数据路径只能用于低于 6.25 Gb/s(当 V<sub>CCINT</sub> = 0.85V 时)或 5.15625 Gb/s(当 V<sub>CCINT</sub> = 0.72V 时)的线速。
- 6. 使用变速箱时,这些最大值对应 XCLK。如需了解更多信息,请参阅《UltraScale 架构 GTH 收发器用户指南》(UG576)。

#### 表 105: GTH 收发器发射器开关特性

| 标识                  | 描述                    | 条件      | 最小值   | 典型值 | 最大值                 | 单位   |
|---------------------|-----------------------|---------|-------|-----|---------------------|------|
| F <sub>GTHTX</sub>  | 串行数据速率范围              |         | 0.500 | -   | F <sub>GTHMAX</sub> | Gb/s |
| T <sub>RTX</sub>    | TX 上升时间               | 20%-80% | -     | 21  | -                   | ps   |
| T <sub>FTX</sub>    | TX 下降时间               | 80%-20% | -     | 21  | -                   | ps   |
| T <sub>LLSKEW</sub> | TX 通道间偏差 <sup>1</sup> |         | -     | -   | 500.00              | ps   |



### 表 105: GTH 收发器发射器开关特性 (续)

| 标识                         | 描述                    | 条件                     | 最小值 | 典型值 | 最大值  | 单位 |
|----------------------------|-----------------------|------------------------|-----|-----|------|----|
| T <sub>J16.375</sub>       | 总抖动 <sup>2, 4</sup>   | 16.375 Gb/s            | -   | -   | 0.28 | UI |
| D <sub>J16.375</sub>       | 确定性抖动 <sup>2,4</sup>  |                        | -   | -   | 0.17 | UI |
| T <sub>J15.0</sub>         | 总抖动 <sup>2, 4</sup>   | 15.0 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J15.0</sub>         | 确定性抖动 2,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J14.1</sub>         | 总抖动 <sup>2, 4</sup>   | 14.1 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J14.1</sub>         | 确定性抖动 2,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J14.1</sub>         | 总抖动 <sup>2, 4</sup>   | 14.025 Gb/s            | -   | -   | 0.28 | UI |
| D <sub>J14.1</sub>         | 确定性抖动 <sup>2,4</sup>  |                        | -   | -   | 0.17 | UI |
| T <sub>J13.1</sub>         | 总抖动 <sup>2, 4</sup>   | 13.1 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J13.1</sub>         | 确定性抖动 <sup>2,4</sup>  |                        | -   | -   | 0.17 | UI |
| T <sub>J12.5_QPLL</sub>    | 总抖动 <sup>2, 4</sup>   | 12.5 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J12.5_QPLL</sub>    | 确定性抖动 <sup>2,4</sup>  |                        | -   | -   | 0.17 | UI |
| T <sub>J12.5_CPLL</sub>    | 总抖动 <sup>3, 4</sup>   | 12.5 Gb/s              | -   | -   | 0.33 | UI |
| D <sub>J12.5_CPLL</sub>    | 确定性抖动 3,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J11.3_QPLL</sub>    | 总抖动 <sup>2, 4</sup>   | 11.3 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J11.3_QPLL</sub>    | 确定性抖动 2,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J10.3125_QPLL</sub> | 总抖动 <sup>2, 4</sup>   | 10.3125 Gb/s           | -   | -   | 0.28 | UI |
| D <sub>J10.3125_QPLL</sub> | 确定性抖动 2,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J10.3125_CPLL</sub> | 总抖动 <sup>3, 4</sup>   | 10.3125 Gb/s           | -   | -   | 0.33 | UI |
| D <sub>J10.3125_CPLL</sub> | 确定性抖动 3,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J9.953_QPLL</sub>   | 总抖动 <sup>2, 4</sup>   | 9.953 Gb/s             | -   | -   | 0.28 | UI |
| D <sub>J9.953_QPLL</sub>   | 确定性抖动 2,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J9.953_CPLL</sub>   | 总抖动 <sup>3, 4</sup>   | 9.953 Gb/s             | -   | -   | 0.33 | UI |
| D <sub>J9.953_CPLL</sub>   | 确定性抖动 3,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J8.0</sub>          | 总抖动 <sup>3, 4</sup>   | 8.0 Gb/s               | -   | -   | 0.32 | UI |
| D <sub>J8.0</sub>          | 确定性抖动 3,4             |                        | -   | -   | 0.17 | UI |
| T <sub>J6.6</sub>          | 总抖动 <sup>3, 4</sup>   | 6.6 Gb/s               | -   | -   | 0.30 | UI |
| D <sub>J6.6</sub>          | 确定性抖动 3,4             |                        | -   | -   | 0.15 | UI |
| T <sub>J5.0</sub>          | 总抖动 <sup>3, 4</sup>   | 5.0 Gb/s               | -   | -   | 0.30 | UI |
| D <sub>J5.0</sub>          | 确定性抖动 3,4             |                        | -   | -   | 0.15 | UI |
| T <sub>J4.25</sub>         | 总抖动 <sup>3, 4</sup>   | 4.25 Gb/s              | -   | -   | 0.30 | UI |
| D <sub>J4.25</sub>         | 确定性抖动 3,4             |                        | -   | -   | 0.15 | UI |
| T <sub>J4.0</sub>          | 总抖动 <sup>3, 4</sup>   | 4.0 Gb/s               | -   | -   | 0.32 | UI |
| D <sub>J4.0</sub>          | 确定性抖动 3,4             |                        | -   | -   | 0.16 | UI |
| T <sub>J3.20</sub>         | 总抖动 <sup>3, 4</sup>   | 3.20 Gb/s <sup>5</sup> | -   | -   | 0.20 | UI |
| D <sub>J3.20</sub>         | 确定性抖动 <sup>3, 4</sup> |                        | -   | -   | 0.10 | UI |
| T <sub>J2.5</sub>          | 总抖动 <sup>3, 4</sup>   | 2.5 Gb/s <sup>6</sup>  | -   | -   | 0.20 | UI |
| D <sub>J2.5</sub>          | 确定性抖动 <sup>3, 4</sup> |                        | -   | -   | 0.10 | UI |
| T <sub>J1.25</sub>         | 总抖动 <sup>3, 4</sup>   | 1.25 Gb/s7             | -   | -   | 0.15 | UI |
| D <sub>J1.25</sub>         | 确定性抖动 3,4             |                        | -   | -   | 0.06 | UI |



#### 表 105: GTH 收发器发射器开关特性 (续)

|    | 标识   | 描述                  | 条件                    | 最小值 | 典型值 | 最大值  | 单位 |
|----|------|---------------------|-----------------------|-----|-----|------|----|
| Тј | 500  | 总抖动 <sup>3, 4</sup> | 500 Mb/s <sup>8</sup> | -   | -   | 0.10 | UI |
| D  | J500 | 确定性抖动 3,4           |                       | -   | -   | 0.03 | UI |

#### 注释:

- 1. 按最大线速,针对最多四个连续发射器(其中之一为完全填充的 GTH Quad)使用相同 REFCLK 输入(启用 TX 相位对齐)。
- 2. 使用 QPLL\_FBDIV = 40,内部数据位宽为 20 位。这些值并非旨在用于协议相关兼容性判定。
- 3. 使用 QPLL\_FBDIV = 2,内部数据位宽为 20 位。这些值并非旨在用于协议相关兼容性判定。
- 4. 所有抖动值都是基于误码率 10-12 得出的。
- 5. CPLL 频率为 3.2 GHz 且 TXOUT\_DIV = 2。
- 6. CPLL 频率为 2.5 GHz 且 TXOUT\_DIV = 2。
- 7. CPLL 频率为 2.5 GHz 且 TXOUT\_DIV = 4。
- 8. CPLL 频率为 2.0 GHz 且 TXOUT\_DIV = 8。

#### 表 106: GTH 收发器接收器开关特性

| 标识                          | 描述                       | 条件                          | 最小值   | 典型值 | 最大值                 | 单位   |
|-----------------------------|--------------------------|-----------------------------|-------|-----|---------------------|------|
| F <sub>GTHRX</sub>          | 串行数据速率                   |                             | 0.500 | -   | F <sub>GTHMAX</sub> | Gb/s |
| R <sub>XSST</sub>           | 接收器扩展频谱跟踪 1              | 以 33 kHz 的频率调制              | -5000 | -   | 0                   | ppm  |
| R <sub>XRL</sub>            | 运行长度 (CID)               |                             | -     | -   | 256                 | UI   |
| R <sub>XPPMTOL</sub>        | 数据/REFCLK PPM 偏移容限       | 比特率 ≤ 6.6 Gb/s              | -1250 | -   | 1250                | ppm  |
|                             |                          | 比特率 > 6.6 Gb/s 且 ≤ 8.0 Gb/s | -700  | -   | 700                 | ppm  |
|                             |                          | 比特率 > 8.0 Gb/s              | -200  | -   | 200                 | ppm  |
| SJ 抖动容限 <sup>2</sup>        |                          |                             |       |     |                     |      |
| J <sub>T_SJ16.375</sub>     | 正弦抖动 (QPLL) <sup>3</sup> | 16.375 Gb/s                 | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ15.0</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 15.0 Gb/s                   | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ14.1</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 14.1 Gb/s                   | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ13.1</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 13.1 Gb/s                   | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ12.5</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 12.5 Gb/s                   | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ11.3</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 11.3 Gb/s                   | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ10.32_QPLL</sub> | 正弦抖动 (QPLL) <sup>3</sup> | 10.32 Gb/s                  | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ10.32_CPLL</sub> | 正弦抖动 (CPLL) <sup>3</sup> | 10.32 Gb/s                  | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ9.953_QPLL</sub> | 正弦抖动 (QPLL) <sup>3</sup> | 9.953 Gb/s                  | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ9.953_CPLL</sub> | 正弦抖动 (CPLL) <sup>3</sup> | 9.953 Gb/s                  | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ8.0</sub>        | 正弦抖动 (QPLL) <sup>3</sup> | 8.0 Gb/s                    | 0.42  | -   | -                   | UI   |
| J <sub>T_SJ6.6_CPLL</sub>   | 正弦抖动 (CPLL) <sup>3</sup> | 6.6 Gb/s                    | 0.44  | -   | -                   | UI   |
| J <sub>T_SJ5.0</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 5.0 Gb/s                    | 0.44  | -   | -                   | UI   |
| J <sub>T_SJ4.25</sub>       | 正弦抖动 (CPLL) <sup>3</sup> | 4.25 Gb/s                   | 0.44  | -   | -                   | UI   |
| J <sub>T_SJ3.2</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 3.2 Gb/s <sup>4</sup>       | 0.45  | -   | -                   | UI   |
| J <sub>T_SJ2.5</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 2.5 Gb/s <sup>5</sup>       | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ1.25</sub>       | 正弦抖动 (CPLL) <sup>3</sup> | 1.25 Gb/s <sup>6</sup>      | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ500</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 500 Mb/s <sup>7</sup>       | 0.30  | -   | -                   | UI   |
| SJ 抖动容限(含压                  |                          |                             |       | •   |                     |      |
| J <sub>T_TJSE3.2</sub>      | 总抖动(含压力眼图) <sup>8</sup>  | 3.2 Gb/s                    | 0.70  | -   | -                   | UI   |
| J <sub>T_TJSE6.6</sub>      | $\neg$                   | 6.6 Gb/s                    | 0.70  | -   | -                   | UI   |



#### 表 106: GTH 收发器接收器开关特性 (续)

| 标识                     | 描述           | 条件       | 最小值  | 典型值 | 最大值 | 单位 |
|------------------------|--------------|----------|------|-----|-----|----|
| J <sub>T_SJSE3.2</sub> | 正弦抖动(含压力眼图)8 | 3.2 Gb/s | 0.10 | -   | -   | UI |
| J <sub>T_SJSE6.6</sub> |              | 6.6 Gb/s | 0.10 | -   |     | UI |

#### 注释:

- 1. 使用 RXOUT\_DIV = 1、2 和 4。
- 2. 所有抖动值都是基于误码率 10-12 得出的。
- 3. 注入的正弦抖动频率为 80 MHz。
- 4. CPLL 频率为 3.2 GHz 且 RXOUT\_DIV = 2。
- 5. CPLL 频率为 2.5 GHz 且 RXOUT\_DIV = 2。
- 6. CPLL 频率为 2.5 GHz 且 RXOUT\_DIV = 4。
- 7. CPLL 频率为 2.0 GHz 且 RXOUT\_DIV = 8。
- 8. 启用 RX 均衡器的组合抖动。DFE 已禁用。

## GTH 收发器电气兼容性

《UltraScale 架构 GTH 收发器用户指南》(UG576) 包含推荐的使用模式,旨在确保符合下表中所列协议的要求。收发器向导为这些用例以及协议相关特性提供了推荐设置。

#### 表 107: GTH 收发器协议列表

| 协议                      | 规格                                   | 串行速率 (Gb/s)    | 电气兼容性 |
|-------------------------|--------------------------------------|----------------|-------|
| CAUI-10                 | IEEE 802.3-2012                      | 10.3125        | 兼容    |
| nPPI                    | IEEE 802.3-2012                      | 10.3125        | 兼容    |
| 10GBASE-KR <sup>1</sup> | IEEE 802.3-2012                      | 10.3125        | 兼容    |
| 40GBASE-KR              | IEEE 802.3-2012                      | 10.3125        | 兼容    |
| SFP+                    | SFF-8431(SR 和 LR)                    | 9.95328-11.10  | 兼容    |
| XFP                     | INF-8077i 4.5 修订版                    | 10.3125        | 兼容    |
| RXAUI                   | CEI-6G-SR                            | 6.25           | 兼容    |
| XAUI                    | IEEE 802.3-2012                      | 3.125          | 兼容    |
| 1000BASE-X              | IEEE 802.3-2012                      | 1.25           | 兼容    |
| 5.0G 以太网                | IEEE 802.3bx (PAR)                   | 5              | 兼容    |
| 2.5G 以太网                | IEEE 802.3bx (PAR)                   | 2.5            | 兼容    |
| HiGig、HiGig+和 HiGig2    | IEEE 802.3-2012                      | 3.74、6.6       | 兼容    |
| OTU2                    | ITU G.8251                           | 10.709225      | 兼容    |
| OTU4 (OTL4.10)          | OIF-CEI-11G-SR                       | 11.180997      | 兼容    |
| OC-3/12/48/192          | GR-253-CORE                          | 0.1555-9.956   | 兼容    |
| TFI-5                   | OIF-TFI5-0.1.0                       | 2.488          | 兼容    |
| Interlaken              | OIF-CEI-6G、OIF-CEI-11G-SR            | 4.25-12.5      | 兼容    |
| PCIe Gen1、2 和 3         | PCI Express Base 3.0                 | 2.5、5.0 和 8.0  | 兼容    |
| SDI <sup>2</sup>        | SMPTE 424M-2006                      | 0.27-2.97      | 兼容    |
| UHD-SDI <sup>2</sup>    | SMPTE ST-2081 6G 和 SMPTE ST-2082 12G | 6 和 12         | 兼容    |
| 混合内存立方体 (HMC)           | HMC-15G-SR                           | 10、12.5 和 15.0 | 兼容    |
| MoSys 带宽引擎              | CEI-11-SR 和 CEI-11-SR(已超频)           | 10.3125、15.5   | 兼容    |
| CPRI                    | CPRI_v_6_1_2014-07-01                | 0.6144-12.165  | 兼容    |
| HDMI <sup>2</sup>       | HDMI 2.0                             | 全部             | 兼容    |



#### 表 107: GTH 收发器协议列表 (续)

| 协议                       | 规格                                         | 串行速率 (Gb/s)    | 电气兼容性 |
|--------------------------|--------------------------------------------|----------------|-------|
| 无源光纤网络 (PON)             | 10G-EPON、1G-EPON、NG-PON2、XG-PON 和 2.5G-PON | 0.155-10.3125  | 兼容    |
| JESD204a/b               | OIF-CEI-6G、OIF-CEI-11G                     | 3.125-12.5     | 兼容    |
| Serial RapidIO           | RapidIO 规格 3.1                             | 1.25-10.3125   | 兼容    |
| DisplayPort <sup>2</sup> | DP 1.2B CTS                                | 1.62-5.4       | 兼容    |
| 光纤通道                     | FC-PI-4                                    | 1.0625-14.025  | 兼容    |
| SATA Gen1、2 和 3          | 串行 ATA 修订版 3.0 规格                          | 1.5、3.0 和 6.0  | 兼容    |
| SAS Gen1、2 和 3           | T10/BSR INCITS 519                         | 3.0、6.0 和 12.0 | 兼容    |
| SFI-5                    | OIF-SFI5-01.0                              | 0.625-12.5     | 兼容    |
| Aurora                   | CEI-6G、CEI-11G-LR                          | 高达 11.180997   | 兼容    |

#### 注释:

- 1. 发射器的转换时间比 IEEE Std 802.3-2012 规格更快。
- 2. 本协议需要外部电路才能实现兼容。

# GTY 收发器规格

《UltraScale 架构和产品数据手册:简介》(DS890) 列出了包含 GTY 收发器的 Zynq UltraScale+ MPSoC。

### GTY 收发器 DC 输入电平和输出电平

表 108 汇总了 Zynq UltraScale+ MPSoC 中 GTY 收发器的 DC 规格。请参阅《UltraScale 架构 GTY 收发器用户指南》 (UG578),以获取更多详情。

### 表 108: GTY 收发器 DC 规格

| 标识                   | DC 参数                      | 条件                                             | 最小值                      | 典型值                                                                                | 最大值                  | 单位 |
|----------------------|----------------------------|------------------------------------------------|--------------------------|------------------------------------------------------------------------------------|----------------------|----|
| DV <sub>PPIN</sub>   | 差分峰峰值输入电压(外部 AC 已耦合)       | >10.3125 Gb/s                                  | 150                      | -                                                                                  | 1250                 | mV |
|                      |                            | 6.6 Gb/s - 10.3125 Gb/s                        | 150                      | -                                                                                  | 1250                 | mV |
|                      |                            | ≤6.6 Gb/s                                      | 150                      | -                                                                                  | 2000                 | mV |
| V <sub>IN</sub>      | 单端输入电压。在参考 GND 的引脚上测量所得电压。 | DC 耦合 V <sub>MGTAVTT</sub> = 1.2V              | -400                     | -                                                                                  | V <sub>MGTAVTT</sub> | mV |
| V <sub>CMIN</sub>    | 共模输入电压                     | DC 耦合 V <sub>MGTAVTT</sub> = 1.2V              | -                        | 2/3 V <sub>MGTAVTT</sub>                                                           | -                    | mV |
| D <sub>VPPOUT</sub>  | 差分峰峰值输出电压 1                | 发射器输出摆幅设置为 11111                               | 800                      | -                                                                                  | -                    | mV |
| V <sub>CMOUTDC</sub> | 共模输出电压:DC 已耦合(根据方程)        | 当远程 RX 终止于 GND 时                               | V <sub>M</sub>           | V <sub>MGTAVTT</sub> /2 – D <sub>VPPOUT</sub> /4                                   |                      |    |
|                      |                            | 当远程 RX 终端浮动时                                   | V <sub>N</sub>           | <sub>IGTAVTT</sub> – D <sub>VPPOUT</sub> /2                                        | 2                    | mV |
|                      |                            | 当远程 RX 终止于 V <sub>RX_TERM</sub> <sup>2</sup> 时 | V <sub>MGTAVTT</sub> - D | $TAVIT = \frac{D_{VPPOUT}}{4} = \left(\frac{V_{MGTAVIT} - V_{RX\_TERM}}{2}\right)$ |                      |    |
| V <sub>CMOUTAC</sub> | 共模输出电压:AC 已耦合              | 根据方程                                           | V <sub>N</sub>           | V <sub>MGTAVTT</sub> – D <sub>VPPOUT</sub> /2                                      |                      |    |
| R <sub>IN</sub>      | 差分输入电阻 - 100               |                                                | 100                      | -                                                                                  | Ω                    |    |
| R <sub>OUT</sub>     | 差分输出电阻                     |                                                | -                        | 100                                                                                | -                    | Ω  |
| T <sub>OSKEW</sub>   | 发射器输出对(TXP 和 TXN)的配对间偏差    | <u></u>                                        | -                        | -                                                                                  | 10                   | ps |



#### 表 108: GTY 收发器 DC 规格 (续)

|                 | 标识 | DC 参数            | 条件 | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------|----|------------------|----|-----|-----|-----|----|
| C <sub>EX</sub> | Т  | 推荐的外部 AC 耦合电容器 3 |    | -   | 100 | -   | nF |

#### 注释:

- 1. 输出摆幅和预加重电平可使用《UltraScale 架构 GTY 收发器用户指南》 (UG578) 中所探讨的 GTY 收发器属性来加以编程,生成的值可能低于该表 中报告的值。
- 2. V<sub>RX TERM</sub> 为远程 RX 终端电压。
- 3. 可使用其他适当的值以符合具体协议和标准的要求。

图 5: 单端峰峰值电压



X16653-072117

图 6: 差分峰峰值电压



下表汇总了 Zynq UltraScale+ MPSoC 中 GTY 收发器的时钟输入/输出电平的 DC 规格。请参阅《UltraScale 架构 GTY 收发器用户指南》(UG578),以获取更多详情。

#### 表 109: GTY 收发器时钟 DC 输入电平规格

| 标识                 | DC 参数          | 最小值 | 典型值 | 最大值  | 单位 |
|--------------------|----------------|-----|-----|------|----|
| $V_{\text{IDIFF}}$ | 差分峰峰值输入电压      | 250 | -   | 2000 | mV |
| R <sub>IN</sub>    | 差分输入电阻         | -   | 100 | -    | Ω  |
| C <sub>EXT</sub>   | 所需的外部 AC 耦合电容器 | -   | 10  | -    | nF |

#### 表 110: GTY 收发器时钟输出电平规格

| 标识                 | 描述                             | 条件                              | 最小值 | 典型值 | 最大值 | 单位 |
|--------------------|--------------------------------|---------------------------------|-----|-----|-----|----|
| V <sub>OL</sub>    | P 和 N 的输出低电压                   | P 和 N 信号间 R <sub>T</sub> = 100Ω | 100 | -   | 330 | mV |
| V <sub>OH</sub>    | P 和 N 的输出高电压                   | P 和 N 信号间 R <sub>T</sub> = 100Ω | 500 | -   | 700 | mV |
| V <sub>DDOUT</sub> | 差分输出电压 (P-N),P = 高 (N-P),N = 高 | P 和 N 信号间 R <sub>T</sub> = 100Ω | 300 | -   | 430 | mV |
| V <sub>CMOUT</sub> | 共模电压                           | P 和 N 信号间 R <sub>T</sub> = 100Ω | 300 | -   | 500 | mV |

## GTY 收发器开关特性

请参阅《UltraScale 架构 GTY 收发器用户指南》 (UG578),以获取更多信息。



#### 表 111: GTY 收发器性能

|                         |                        |           |        |        |        | 速度     | 等级和 V  | CCINT 工作 | 电压     |        |        |        |      |
|-------------------------|------------------------|-----------|--------|--------|--------|--------|--------|----------|--------|--------|--------|--------|------|
| 标识                      | 描述                     | 输出分频<br>器 | 0.9    | 90V    |        | 0.0    | 35V    |          |        | 0.7    | 72V    |        | 单位   |
|                         |                        | ш         |        | -3     |        | -2     |        | -1       |        | -2     |        | -1     |      |
| F <sub>GTYMAX</sub>     | GTY 最高线速               |           | 32     | 2.75   | 28     | .21    | 25     | .785     | 28     | 3.21   | 1.     | 2.5    | Gb/s |
| F <sub>GTYMIN</sub>     | GTY 最低线速               |           | C      | ).5    | 0      | .5     | C      | ).5      | C      | ).5    | 0.5    |        | Gb/s |
|                         |                        |           | 最小值    | 最大值    | 最小值    | 最大值    | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值    |      |
| F <sub>GTYCRANGE</sub>  | CPLL 线速范围 <sup>1</sup> | 1         | 4.0    | 12.5   | 4.0    | 12.5   | 4.0    | 8.5      | 4.0    | 12.5   | 4.0    | 8.5    | Gb/s |
|                         |                        | 2         | 2.0    | 6.25   | 2.0    | 6.25   | 2.0    | 4.25     | 2.0    | 6.25   | 2.0    | 4.25   | Gb/s |
|                         |                        | 4         | 1.0    | 3.125  | 1.0    | 3.125  | 1.0    | 2.125    | 1.0    | 3.125  | 1.0    | 2.125  | Gb/s |
|                         |                        | 8         | 0.5    | 1.5625 | 0.5    | 1.5625 | 0.5    | 1.0625   | 0.5    | 1.5625 | 0.5    | 1.0625 | Gb/s |
|                         |                        | 16        |        |        |        |        | 不      | 适用       |        |        |        |        | Gb/s |
|                         |                        | 32        |        |        |        |        | 不      | 适用       |        |        |        |        | Gb/s |
|                         | •                      |           | 最小值    | 最大值    | 最小值    | 最大值    | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值    |      |
| F <sub>GTYQRANGE1</sub> | QPLL0 线速范围             | 1         | 19.6   | 32.75  | 19.6   | 28.21  | 19.6   | 25.785   | 19.6   | 28.21  | 不      | 适用     | Gb/s |
|                         | 2                      | 1         | 9.8    | 16.375 | 9.8    | 16.375 | 9.8    | 16.375   | 9.8    | 16.375 | 9.8    | 12.5   | Gb/s |
|                         |                        | 2         | 4.9    | 8.1875 | 4.9    | 8.1875 | 4.9    | 8.1875   | 4.9    | 8.1875 | 4.9    | 8.1875 | Gb/s |
|                         |                        | 4         | 2.45   | 4.0938 | 2.45   | 4.0938 | 2.45   | 4.0938   | 2.45   | 4.0938 | 2.45   | 4.0938 | Gb/s |
|                         |                        | 8         | 1.225  | 2.0469 | 1.225  | 2.0469 | 1.225  | 2.0469   | 1.225  | 2.0469 | 1.225  | 2.0469 | Gb/s |
|                         |                        | 16        | 0.6125 | 1.0234 | 0.6125 | 1.0234 | 0.6125 | 1.0234   | 0.6125 | 1.0234 | 0.6125 | 1.0234 | Gb/s |
|                         |                        | -         | 最小值    | 最大值    | 最小值    | 最大值    | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值    |      |
| F <sub>GTYQRANGE2</sub> | QPLL1 线速范围             | 1         | 16.0   | 26.0   | 16.0   | 26.0   | 16.0   | 25.785   | 16.0   | 26.0   | 不      | 适用     | Gb/s |
|                         |                        | 1         | 8.0    | 13.0   | 8.0    | 13.0   | 8.0    | 12.5     | 8.0    | 13.0   | 8.0    | 12.5   | Gb/s |
|                         |                        | 2         | 4.0    | 6.5    | 4.0    | 6.5    | 4.0    | 6.5      | 4.0    | 6.5    | 4.0    | 6.5    | Gb/s |
|                         |                        | 4         | 2.0    | 3.25   | 2.0    | 3.25   | 2.0    | 3.25     | 2.0    | 3.25   | 2.0    | 3.25   | Gb/s |
|                         |                        | 8         | 1.0    | 1.625  | 1.0    | 1.625  | 1.0    | 1.625    | 1.0    | 1.625  | 1.0    | 1.625  | Gb/s |
|                         |                        | 16        | 0.5    | 0.8125 | 0.5    | 0.8125 | 0.5    | 0.8125   | 0.5    | 0.8125 | 0.5    | 0.8125 | Gb/s |
|                         |                        |           | 最小值    | 最大值    | 最小值    | 最大值    | 最小值    | 最大值      | 最小值    | 最大值    | 最小值    | 最大值    |      |
| F <sub>CPLLRANGE</sub>  | CPLL 频率范围              |           | 2.0    | 6.25   | 2.0    | 6.25   | 2.0    | 4.25     | 2.0    | 6.25   | 2.0    | 4.25   | GHz  |
| F <sub>QPLL0RANGE</sub> | QPLL0 频率范围             |           | 9.8    | 16.375 | 9.8    | 16.375 | 9.8    | 16.375   | 9.8    | 16.375 | 9.8    | 16.375 | GHz  |
| F <sub>QPLL1RANGE</sub> | QPLL1 频率范围             |           | 8.0    | 13.0   | 8.0    | 13.0   | 8.0    | 13.0     | 8.0    | 13.0   | 8.0    | 13.0   | GHz  |

#### 注释:

- 1. 此处所列的值为根据公式 (2 × CPLL\_Frequency)/Output\_Divider 计算结果舍入所得。
- 2. 此处所列的值为根据公式 (QPLL0\_Frequency × RATE)/Output\_Divider 计算结果舍入所得,其中,当 QPLL0\_CLKOUT\_RATE 设置为 HALF 时 RATE 为 1,当 QPLL0\_CLKOUT\_RATE 设置为 FULL 时,则 RATE 为 2。
- 3. 此处所列的值为根据公式 (QPLL1\_Frequency × RATE)/Output\_Divider 计算结果舍入所得,其中,当 QPLL1\_CLKOUT\_RATE 设置为 HALF 时RATE 为 1,当 QPLL1\_CLKOUT\_RATE 设置为 FULL 时,则 RATE 为 2。

#### 表 112: GTY 收发器动态重新配置端口 (DRP) 开关特性

| 标识                     | 描述             | 所有速度等级 | 单位  |
|------------------------|----------------|--------|-----|
| F <sub>GTYDRPCLK</sub> | GTYDRPCLK 最高频率 | 250    | MHz |



#### 表 113: GTY 收发器参考时钟开关特性

| 标识                 | 识 描述 条件 -  |           |    | 单位  |     |            |
|--------------------|------------|-----------|----|-----|-----|------------|
| 14/1/21            | <b>油</b> 处 | 加度        |    | 典型值 | 最大值 | <b>平</b> 位 |
| F <sub>GCLK</sub>  | 参考时钟频率范围   |           | 60 | -   | 820 | MHz        |
| T <sub>RCLK</sub>  | 参考时钟上升时间   | 20% - 80% | -  | 200 | -   | ps         |
| T <sub>FCLK</sub>  | 参考时钟下降时间   | 80% - 20% | -  | 200 | -   | ps         |
| T <sub>DCREF</sub> | 参考占空比      | 仅限收发器 PLL | 40 | 50  | 60  | %          |

#### 表 114: GTY 收发器参考时钟振荡器选择相位噪声屏蔽

| 标识                         | 描述 1, 2                                  | 偏移频率    | 最小值 | 典型值 | 最大值  | 单位     |
|----------------------------|------------------------------------------|---------|-----|-----|------|--------|
| QPLL <sub>REFCLKMASK</sub> | REFCLK 频率 = 156.25 MHz 时 QPLL0/QPLL1 参考时 | 10 kHz  | -   | -   | -112 | dBc/Hz |
|                            | 钟选择相位噪声屏蔽                                | 100 kHz | -   | -   | -128 | 1      |
|                            |                                          | 1 MHz   | -   | -   | -145 | 1      |
|                            | REFCLK 频率 = 312.5 MHz 时 QPLL0/QPLL1 参考时  | 10 kHz  | -   | -   | -103 | dBc/Hz |
|                            | 钟选择相位噪声屏蔽                                | 100 kHz | -   | -   | -123 | 1      |
|                            |                                          | 1 MHz   | -   | -   | -143 |        |
|                            | REFCLK 频率 = 625 MHz 时 QPLL0/QPLL1 参考时钟   | 10 kHz  | -   | -   | -98  | dBc/Hz |
|                            | 选择相位噪声屏蔽                                 | 100 kHz | -   | -   | -117 | ]      |
|                            |                                          | 1 MHz   | -   | -   | -140 | 1      |
| CPLL <sub>REFCLKMASK</sub> | REFCLK 频率 = 156.25 MHz 时 CPLL 参考时钟选择相    | 10 kHz  | -   | -   | -112 | dBc/Hz |
|                            | 位噪声屏蔽                                    | 100 kHz | -   | -   | -128 |        |
|                            |                                          | 1 MHz   | -   | -   | -145 | ]      |
|                            |                                          | 50 MHz  | -   | -   | -145 |        |
|                            | REFCLK 频率 = 312.5 MHz 时 CPLL 参考时钟选择相     | 10 kHz  | -   | -   | -103 | dBc/Hz |
|                            | 位噪声屏蔽                                    | 100 kHz | -   | -   | -123 |        |
|                            |                                          | 1 MHz   | -   | -   | -143 | 1      |
|                            |                                          | 50 MHz  | -   | -   | -145 |        |
|                            | REFCLK 频率 = 625 MHz 时 CPLL 参考时钟选择相位      | 10 kHz  | -   | -   | -98  | dBc/Hz |
|                            | 噪声屏蔽                                     | 100 kHz | -   | -   | -117 |        |
|                            |                                          |         | -   | -   | -140 |        |
|                            |                                          | 50 MHz  | -   | -   | -144 | ]      |

#### 注释:

- 1. 对于该表中不包含的参考时钟频率,请使用最接近的参考时钟频率的相位噪声屏蔽。
- 2. 受支持的协议(例如,PCIe)中指定的任意参考时钟相位噪声屏蔽将取代此参考时钟相位噪声屏蔽。

#### 表 115: GTY 收发器 PLL/锁定时间调整

|                    |                                          | 条件                               |     | 単位     |                       |          |
|--------------------|------------------------------------------|----------------------------------|-----|--------|-----------------------|----------|
| 150 157            | 囲紅                                       | 水口                               | 最小值 | 典型值    | 最大值                   | <b>一</b> |
| T <sub>LOCK</sub>  | 初始 PLL 锁定。                               |                                  | -   | -      | 1                     | ms       |
| T <sub>DLOCK</sub> | 对应判定反馈均衡器 (DFE) 的时钟恢复相位捕获和调整时间           | 当 PLL 锁定到参考时钟后,这表示特种特殊 (CDR) 锁定到 | -   | 50,000 | 37 x 10 <sup>6</sup>  | UI       |
|                    | 禁用 DFE 时对应低功耗模式 (LPM) 的时钟恢复<br>相位捕获和调整时间 | 输入中存在的数据所需的时间。<br>               | -   | 50,000 | 2.3 x 10 <sup>6</sup> | UI       |



### 表 116: GTY 收发器用户时钟开关特性

|                           |                           | **-1000      | <b>士存从 / (4.)</b> |                 | 速度等                | 级和 V <sub>CCINT</sub> □ |                 |                 |     |
|---------------------------|---------------------------|--------------|-------------------|-----------------|--------------------|-------------------------|-----------------|-----------------|-----|
| 标识                        | 描述 1                      | 数据觅          | 度条件(位)            | 0.90V           | 0.8                | 35V                     | 0.7             | 72V             | 单位  |
|                           |                           | 内部逻辑         | 互联逻辑              | -3 <sup>2</sup> | -2 <sup>2, 3</sup> | -1 <sup>4, 5, 6</sup>   | -2 <sup>3</sup> | -1 <sup>5</sup> |     |
| F <sub>TXOUTPMA</sub>     | 源自 OUTCLKPMA 的            | 了TXOUTCLK 指  | ·<br>最高频率         | 511.719         | 511.719            | 402.891                 | 402.832         | 322.266         | MHz |
| F <sub>RXOUTPMA</sub>     | 源自 OUTCLKPMA 的            | ካ RXOUTCLK ៛ | 最高频率              | 511.719         | 511.719            | 402.891                 | 402.832         | 322.266         | MHz |
| F <sub>TXOUTPROGDIV</sub> | 源自 TXPROGDIVCL            | K 的 TXOUTCL  | K 最高频率            | 511.719         | 511.719            | 511.719                 | 511.719         | 511.719         | MHz |
| F <sub>RXOUTPROGDIV</sub> | 源自 RXPROGDIVCL            | K 的 RXOUTCL  | .K 最高频率           | 511.719         | 511.719            | 511.719                 | 511.719         | 511.719         | MHz |
| F <sub>TXIN</sub>         | TXUSRCLK <sup>7</sup> 最高频 | 16           | 16、32             | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                           | <b>率</b><br>              | 32           | 32、64             | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                           |                           | 64           | 64、128            | 511.719         | 440.781            | 402.891                 | 402.832         | 195.313         | MHz |
|                           |                           | 20           | 20、40             | 409.375         | 409.375            | 312.500                 | 312.500         | 257.813         | MHz |
|                           |                           | 40           | 40、80             | 409.375         | 409.375            | 312.500                 | 350.000         | 257.813         | MHz |
|                           |                           | 80           | 80、160            | 409.375         | 352.625            | 322.313                 | 352.625         | 156.250         | MHz |
| F <sub>RXIN</sub>         | RXUSRCLK <sup>7</sup> 最高频 | 16           | 16、32             | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                           | 率                         | 32           | 32、64             | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                           |                           | 64           | 64、128            | 511.719         | 440.781            | 402.891                 | 402.832         | 195.313         | MHz |
|                           |                           | 20           | 20、40             | 409.375         | 409.375            | 312.500                 | 312.500         | 257.813         | MHz |
|                           |                           | 40           | 40、80             | 409.375         | 409.375            | 312.500                 | 350.000         | 257.813         | MHz |
|                           |                           | 80           | 80、160            | 409.375         | 352.625            | 322.313                 | 352.625         | 156.250         | MHz |
| F <sub>TXIN2</sub>        | TXUSRCLK2 <sup>7</sup> 最高 | 16           | 16                | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                           | 频率<br>                    | 16           | 32                | 255.859         | 255.859            | 195.313                 | 195.313         | 161.133         | MHz |
|                           |                           | 32           | 32                | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                           |                           | 32           | 64                | 255.859         | 255.859            | 195.313                 | 195.313         | 161.133         | MHz |
|                           |                           | 64           | 64                | 511.719         | 440.781            | 402.891                 | 402.832         | 195.313         | MHz |
|                           |                           | 64           | 128               | 255.859         | 220.391            | 201.445                 | 201.416         | 97.656          | MHz |
|                           |                           | 20           | 20                | 409.375         | 409.375            | 312.500                 | 312.500         | 257.813         | MHz |
|                           |                           | 20           | 40                | 204.688         | 204.688            | 156.250                 | 156.250         | 128.906         | MHz |
|                           |                           | 40           | 40                | 409.375         | 409.375            | 312.500                 | 350.000         | 257.813         | MHz |
|                           |                           | 40           | 80                | 204.688         | 204.688            | 156.250                 | 175.000         | 128.906         | MHz |
|                           |                           | 80           | 80                | 409.375         | 352.625            | 322.313                 | 352.625         | 156.250         | MHz |
|                           |                           | 80           | 160               | 204.688         | 176.313            | 161.156                 | 176.313         | 78.125          | MHz |



#### 表 116: GTY 收发器用户时钟开关特性 (续)

|                    |                           | 粉セ金          | 度条件(位)  |                 | 速度等                | 汲和 V <sub>CCINT</sub> コ | 作电压             |                 |     |
|--------------------|---------------------------|--------------|---------|-----------------|--------------------|-------------------------|-----------------|-----------------|-----|
| 标识                 | 描述1                       | <b>双酒见</b> 。 | 复水门 (位) | 0.90V           | 0.85V              |                         | 0.72V           |                 | 单位  |
|                    |                           | 内部逻辑         | 互联逻辑    | -3 <sup>2</sup> | -2 <sup>2, 3</sup> | -1 <sup>4, 5, 6</sup>   | -2 <sup>3</sup> | -1 <sup>5</sup> |     |
| F <sub>RXIN2</sub> | RXUSRCLK2 <sup>7</sup> 最高 | 16           | 16      | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                    | 频率<br> <br>               | 16           | 32      | 255.859         | 255.859            | 195.313                 | 195.313         | 161.133         | MHz |
|                    |                           | 32           | 32      | 511.719         | 511.719            | 390.625                 | 390.625         | 322.266         | MHz |
|                    |                           | 32           | 64      | 255.859         | 255.859            | 195.313                 | 195.313         | 161.133         | MHz |
|                    |                           | 64           | 64      | 511.719         | 440.781            | 402.891                 | 402.832         | 195.313         | MHz |
|                    |                           | 64           | 128     | 255.859         | 220.391            | 201.445                 | 201.416         | 97.656          | MHz |
|                    |                           | 20           | 20      | 409.375         | 409.375            | 312.500                 | 312.500         | 257.813         | MHz |
|                    |                           | 20           | 40      | 204.688         | 204.688            | 156.250                 | 156.250         | 128.906         | MHz |
|                    |                           | 40           | 40      | 409.375         | 409.375            | 312.500                 | 350.000         | 257.813         | MHz |
|                    |                           | 40           | 80      | 204.688         | 204.688            | 156.250                 | 175.000         | 128.906         | MHz |
|                    |                           | 80           | 80      | 409.375         | 352.625            | 322.313                 | 352.625         | 156.250         | MHz |
|                    |                           | 80           | 160     | 204.688         | 176.313            | 161.156                 | 176.313         | 78.125          | MHz |

#### 注释:

- 1. 必须按《UltraScale 架构 GTY 收发器用户指南》 (UG578) 中所述来实现时钟设置。
- 2. 对于速度等级 -3E、-2E 和 -2I,16 位和 20 位内部数据路径只能用于低于 8.1875 Gb/s 的线速。
- 3. 对于速度等级 -2LE,16 位和 20 位内部数据路径只能用于低于 8.1875 Gb/s(当 V<sub>CCINT</sub> = 0.85V 时)或 6.25 Gb/s(当 V<sub>CCINT</sub> = 0.72V 时)的线 速。
- 4. 对于速度等级 -1E、-1I、-1Q 和 -1M, 16 位和 20 位内部数据路径只能用于低于 6.25 Gb/s 的线速。
- 5. 对于速度等级 -1LI,16 位和 20 位内部数据路径只能用于低于 6.25 Gb/s(当 V<sub>CCINT</sub> = 0.85V 时)或 5.15625 Gb/s(当 V<sub>CCINT</sub> = 0.72V 时)的线 速。
- 6. 对于速度等级 -1E、-1I、-1Q 和 -1M,仅限 64 位或 80 位内部数据路径才能用于高于 12.5 Gb/s 的线速。
- 7. 使用变速箱时,这些最大值对应 XCLK。如需了解更多信息,请参阅《UltraScale 架构 GTY 收发器用户指南》 (UG578) 中的"TX 异步变速箱的有效数据宽度组合"表。

#### 表 117: GTY 收发器发射器开关特性

| 标识                   | 描述                    | 条件          | 最小值   | 典型值 | 最大值                 | 单位   |
|----------------------|-----------------------|-------------|-------|-----|---------------------|------|
| F <sub>GTYTX</sub>   | 串行数据速率范围              |             | 0.500 | -   | F <sub>GTYMAX</sub> | Gb/s |
| T <sub>RTX</sub>     | TX 上升时间               | 20%-80%     | -     | 21  | -                   | ps   |
| T <sub>FTX</sub>     | TX 下降时间               | 80%-20%     | -     | 21  | -                   | ps   |
| T <sub>LLSKEW</sub>  | TX 通道间偏差 <sup>1</sup> | •           | -     | -   | 500.00              | ps   |
| T <sub>J32.75</sub>  | 总抖动 <sup>2, 4</sup>   | 32.75 Gb/s  | -     | -   | 0.35                | UI   |
| D <sub>J32.75</sub>  | 确定性抖动 2,4             |             | -     | -   | 0.19                | UI   |
| T <sub>J28.21</sub>  | 总抖动 <sup>2, 4</sup>   | 28.21 Gb/s  | -     | -   | 0.28                | UI   |
| D <sub>J28.21</sub>  | 确定性抖动 <sup>2, 4</sup> |             | -     | -   | 0.17                | UI   |
| T <sub>J16.375</sub> | 总抖动 <sup>2, 4</sup>   | 16.375 Gb/s | -     | -   | 0.28                | UI   |
| D <sub>J16.375</sub> | 确定性抖动 <sup>2, 4</sup> |             | -     | -   | 0.17                | UI   |
| T <sub>J15.0</sub>   | 总抖动 <sup>2, 4</sup>   | 15.0 Gb/s   | -     | -   | 0.28                | UI   |
| D <sub>J15.0</sub>   | 确定性抖动 <sup>2, 4</sup> |             | -     | -   | 0.17                | UI   |
| T <sub>J14.1</sub>   | 总抖动 <sup>2,4</sup>    | 14.1 Gb/s   | -     | -   | 0.28                | UI   |
| D <sub>J14.1</sub>   | 确定性抖动 2,4             |             | -     | -   | 0.17                | UI   |



#### 表 117: GTY 收发器发射器开关特性 (续)

| 标识                         | 描述                  | 条件                     | 最小值 | 典型值 | 最大值  | 单位 |
|----------------------------|---------------------|------------------------|-----|-----|------|----|
| T <sub>J14.1</sub>         | 总抖动 <sup>2, 4</sup> | 14.025 Gb/s            | -   | -   | 0.28 | UI |
| D <sub>J14.1</sub>         | 确定性抖动 2,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J13.1</sub>         | 总抖动 <sup>2, 4</sup> | 13.1 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J13.1</sub>         | 确定性抖动 2,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J12.5_QPLL</sub>    | 总抖动 <sup>2, 4</sup> | 12.5 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J12.5_QPLL</sub>    | 确定性抖动 2,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J12.5_CPLL</sub>    | 总抖动 <sup>3, 4</sup> | 12.5 Gb/s              | -   | -   | 0.33 | UI |
| D <sub>J12.5_CPLL</sub>    | 确定性抖动 3,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J11.3_QPLL</sub>    | 总抖动 <sup>2, 4</sup> | 11.3 Gb/s              | -   | -   | 0.28 | UI |
| D <sub>J11.3_QPLL</sub>    | 确定性抖动 2,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J10.3125_QPLL</sub> | 总抖动 <sup>2, 4</sup> | 10.3125 Gb/s           | -   | -   | 0.28 | UI |
| D <sub>J10.3125_QPLL</sub> | 确定性抖动 2,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J10.3125_CPLL</sub> | 总抖动 <sup>3, 4</sup> | 10.3125 Gb/s           | -   | -   | 0.33 | UI |
| D <sub>J10.3125_CPLL</sub> | 确定性抖动 3,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J9.953_QPLL</sub>   | 总抖动 <sup>2, 4</sup> | 9.953 Gb/s             | -   | -   | 0.28 | UI |
| D <sub>J9.953_QPLL</sub>   | 确定性抖动 2,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J9.953_CPLL</sub>   | 总抖动 <sup>3, 4</sup> | 9.953 Gb/s             | -   | -   | 0.33 | UI |
| D <sub>J9.953_CPLL</sub>   | 确定性抖动 3,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J8.0</sub>          | 总抖动 <sup>3, 4</sup> | 8.0 Gb/s               | -   | -   | 0.32 | UI |
| D <sub>J8.0</sub>          | 确定性抖动 3,4           |                        | -   | -   | 0.17 | UI |
| T <sub>J6.6</sub>          | 总抖动 <sup>3, 4</sup> | 6.6 Gb/s               | -   | -   | 0.30 | UI |
| D <sub>J6.6</sub>          | 确定性抖动 3,4           |                        | -   | -   | 0.15 | UI |
| T <sub>J5.0</sub>          | 总抖动 <sup>3, 4</sup> | 5.0 Gb/s               | -   | -   | 0.30 | UI |
| D <sub>J5.0</sub>          | 确定性抖动 3,4           |                        | -   | -   | 0.15 | UI |
| T <sub>J4.25</sub>         | 总抖动 <sup>3, 4</sup> | 4.25 Gb/s              | -   | -   | 0.30 | UI |
| D <sub>J4.25</sub>         | 确定性抖动 3,4           |                        | -   | -   | 0.15 | UI |
| T <sub>J3.20</sub>         | 总抖动 <sup>3, 4</sup> | 3.20 Gb/s <sup>5</sup> | -   | -   | 0.20 | UI |
| D <sub>J3.20</sub>         | 确定性抖动 3,4           |                        | -   | -   | 0.10 | UI |
| T <sub>J2.5</sub>          | 总抖动 <sup>3, 4</sup> | 2.5 Gb/s <sup>6</sup>  | -   | -   | 0.20 | UI |
| D <sub>J2.5</sub>          | 确定性抖动 3,4           |                        | -   | -   | 0.10 | UI |
| T <sub>J1.25</sub>         | 总抖动 <sup>3, 4</sup> | 1.25 Gb/s <sup>7</sup> | -   | -   | 0.15 | UI |
| D <sub>J1.25</sub>         | 确定性抖动 3,4           |                        | -   | -   | 0.06 | UI |
| T <sub>J500</sub>          | 总抖动 <sup>3, 4</sup> | 500 Mb/s <sup>8</sup>  | -   | -   | 0.10 | UI |
| D <sub>J500</sub>          | 确定性抖动 3,4           |                        | -   | -   | 0.03 | UI |

#### 注释:

- 1. 按最大线速,针对最多四个连续发射器(其中之一为完全填充的 GTY Quad)使用相同 REFCLK 输入(启用 TX 相位对齐)。
- 2. 使用 QPLL\_FBDIV = 40,内部数据位宽为 20 位。这些值并非旨在用于协议相关兼容性判定。
- 3. 使用 QPLL\_FBDIV = 2,内部数据位宽为 20 位。这些值并非旨在用于协议相关兼容性判定。
- 4. 所有抖动值都是基于误码率 10-12 得出的。
- 5. CPLL 频率为 3.2 GHz 且 TXOUT\_DIV = 2。
- 6. CPLL 频率为 2.5 GHz 且 TXOUT\_DIV = 2。
- 7. CPLL 频率为 2.5 GHz 且 TXOUT\_DIV = 4。
- 8. CPLL 频率为 2.0 GHz 且 TXOUT\_DIV = 8。



### 表 118: GTY 收发器接收器开关特性

| 标识                          | 描述                       | 条件                             | 最小值   | 典型值 | 最大值                 | 单位   |
|-----------------------------|--------------------------|--------------------------------|-------|-----|---------------------|------|
| F <sub>GTYRX</sub>          | 串行数据速率                   |                                | 0.500 | -   | F <sub>GTYMAX</sub> | Gb/s |
| R <sub>XSST</sub>           | 接收器扩展频谱跟踪 1              | 以 33 kHz 的频率调制                 | -5000 | -   | 0                   | ppm  |
| R <sub>XRL</sub>            | 运行长度 (CID)               | ·                              | -     | -   | 256                 | UI   |
| R <sub>XPPMTOL</sub>        | 数据/REFCLK PPM 偏移容限       | 比特率 ≤ 6.6 Gb/s                 | -1250 | -   | 1250                | ppm  |
|                             |                          | 比特率 > 6.6 Gb/s 且 ≤ 8.0<br>Gb/s | -700  | -   | 700                 | ppm  |
|                             |                          | 比特率 > 8.0 Gb/s                 | -200  | -   | 200                 | ppm  |
| SJ 抖动容限 <sup>2</sup>        |                          |                                |       |     | -                   | -    |
| J <sub>T_SJ32.75</sub>      | 正弦抖动 (QPLL) <sup>3</sup> | 32.75 Gb/s                     | 0.25  | -   | -                   | UI   |
| J <sub>T_SJ28.21</sub>      | 正弦抖动 (QPLL) <sup>3</sup> | 28.21 Gb/s                     | 0.30  | -   | -                   | UI   |
| JT_SJ16.375                 | 正弦抖动 (QPLL) <sup>3</sup> | 16.375 Gb/s                    | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ15.0</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 15.0 Gb/s                      | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ14.1</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 14.1 Gb/s                      | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ13.1</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 13.1 Gb/s                      | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ12.5</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 12.5 Gb/s                      | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ11.3</sub>       | 正弦抖动 (QPLL) <sup>3</sup> | 11.3 Gb/s                      | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ10.32_QPLL</sub> | 正弦抖动 (QPLL) <sup>3</sup> | 10.32 Gb/s                     | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ10.32_CPLL</sub> | 正弦抖动 (CPLL) <sup>3</sup> | 10.32 Gb/s                     | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ9.953_QPLL</sub> | 正弦抖动 (QPLL) <sup>3</sup> | 9.953 Gb/s                     | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ9.953_CPLL</sub> | 正弦抖动 (CPLL) <sup>3</sup> | 9.953 Gb/s                     | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ8.0</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 8.0 Gb/s                       | 0.42  | -   | -                   | UI   |
| J <sub>T_SJ6.6</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 6.6 Gb/s                       | 0.44  | -   | -                   | UI   |
| J <sub>T_SJ5.0</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 5.0 Gb/s                       | 0.44  | -   | -                   | UI   |
| J <sub>T_SJ4.25</sub>       | 正弦抖动 (CPLL) <sup>3</sup> | 4.25 Gb/s                      | 0.44  | -   | -                   | UI   |
| J <sub>T_SJ3.2</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 3.2 Gb/s <sup>4</sup>          | 0.45  | -   | -                   | UI   |
| J <sub>T_SJ2.5</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 2.5 Gb/s <sup>5</sup>          | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ1.25</sub>       | 正弦抖动 (CPLL) <sup>3</sup> | 1.25 Gb/s <sup>6</sup>         | 0.30  | -   | -                   | UI   |
| J <sub>T_SJ500</sub>        | 正弦抖动 (CPLL) <sup>3</sup> | 500 Mb/s <sup>7</sup>          | 0.30  | -   | -                   | UI   |
| SJ 抖动容限(含E                  |                          |                                |       |     | •                   |      |
| J <sub>T_TJSE3.2</sub>      | 总抖动(含压力眼图)8              | 3.2 Gb/s                       | 0.70  | -   | -                   | UI   |
| J <sub>T_TJSE6.6</sub>      |                          | 6.6 Gb/s                       | 0.70  | -   | -                   | UI   |
| J <sub>T_SJSE3.2</sub>      | 正弦抖动(含压力眼图)8             | 3.2 Gb/s                       | 0.10  | -   | -                   | UI   |
| JT_SJSE6.6                  |                          | 6.6 Gb/s                       | 0.10  | -   | -                   | UI   |

#### 注释:

- 1. 使用 RXOUT\_DIV = 1、2 和 4。
- 2. 所有抖动值都是基于误码率 10<sup>-12</sup> 得出的。
- 3. 注入的正弦抖动频率为 80 MHz。
- 4. CPLL 频率为 3.2 GHz 且 RXOUT\_DIV = 2。
- 5. CPLL 频率为 2.5 GHz 且 RXOUT\_DIV = 2。
- 6. CPLL 频率为 2.5 GHz 且 RXOUT\_DIV = 4。
- 7. CPLL 频率为 2.0 GHz 且 RXOUT\_DIV = 8。
- 8. 启用 RX 均衡器的组合抖动。DFE 已禁用。



## GTY 收发器电气兼容性

《UltraScale 架构 GTY 收发器用户指南》 (UG578) 包含推荐的使用模式,旨在确保符合下表中所列协议的要求。收发器向导为这些用例以及协议相关特性提供了推荐设置。

表 119: GTY 收发器协议列表

| 协议                      | 规格                                         | 串行速率 (Gb/s)     | 电气兼容性           |
|-------------------------|--------------------------------------------|-----------------|-----------------|
| CAUI-4                  | IEEE 802.3-2012                            | 25.78125        | 兼容              |
| 28 Gb/s 背板              | CEI-25G-LR                                 | 25-28.05        | 兼容              |
| Interlaken              | OIF-CEI-6G、OIF-CEI-11GSR 和 OIF-CEI-28G-MR  | 4.25-25.78125   | 兼容              |
| 100GBASE-KR4            | IEEE 802.3bj-2014 和 CEI-25G-LR             | 25.78125        | 兼容 <sup>1</sup> |
| 100GBASE-CR4            | IEEE 802.3bj-2014 和 CEI-25G-LR             | 25.78125        | 兼容 <sup>1</sup> |
| 50GBASE-KR4             | IEEE 802.3by-2014, CEI-25G-LR              | 25.78125        | 兼容 <sup>1</sup> |
| 50GBASE-CR4             | IEEE 802.3by-2014 和 CEI-25G-LR             | 25.78125        | 兼容 <sup>1</sup> |
| 25GBASE-KR4             | IEEE 802.3by-2014, CEI-25G-LR              | 25.78125        | 兼容 <sup>1</sup> |
| 25GBASE-CR4             | IEEE 802.3by-2014, CEI-25G-LR              | 25.78125        | 兼容 <sup>1</sup> |
| OTU4 (OTL4.4) CFP2      | OIF-CEI-28G-VSR                            | 27.952493-32.75 | 兼容              |
| OTU4 (OTL4.4) CFP       | OIF-CEI-11G-MR                             | 11.18-13.1      | 兼容              |
| CAUI-10                 | IEEE 802.3-2012                            | 10.3125         | 兼容              |
| nPPI                    | IEEE 802.3-2012                            | 10.3125         | 兼容              |
| 10GBASE-KR <sup>2</sup> | IEEE 802.3-2012                            | 10.3125         | 兼容              |
| SFP+                    | SFF-8431(SR和LR)                            | 9.95328-11.10   | 兼容              |
| XFP                     | INF-8077i 4.5 修订版                          | 10.3125         | 兼容              |
| RXAUI                   | CEI-6G-SR                                  | 6.25            | 兼容              |
| XAUI                    | IEEE 802.3-2012                            | 3.125           | 兼容              |
| 1000BASE-X              | IEEE 802.3-2012                            | 1.25            | 兼容              |
| 5.0G 以太网                | IEEE 802.3bx (PAR)                         | 5               | 兼容              |
| 2.5G 以太网                | IEEE 802.3bx (PAR)                         | 2.5             | 兼容              |
| HiGig、HiGig+和 HiGig2    | IEEE 802.3-2012                            | 3.74、6.6        | 兼容              |
| QSGMII                  | QSGMII v1.2 (Cisco System ENG-46158)       | 5               | 兼容              |
| OTU2                    | ITU G.8251                                 | 10.709225       | 兼容              |
| OTU4 (OTL4.10)          | OIF-CEI-11G-SR                             | 11.180997       | 兼容              |
| OC-3/12/48/192          | GR-253-CORE                                | 0.1555-9.956    | 兼容              |
| PCIe Gen1、2 和 3         | PCI Express Base 3.0                       | 2.5、5.0 和 8.0   | 兼容              |
| SDI <sup>3</sup>        | SMPTE 424M-2006                            | 0.27-2.97       | 兼容              |
| UHD-SDI <sup>3</sup>    | SMPTE ST-2081 6G 和 SMPTE ST-2082 12G       | 6和12            | 兼容              |
| 混合内存立方体 (HMC)           | HMC-15G-SR                                 | 10、12.5 和 15.0  | 兼容              |
| MoSys 带宽引擎              | CEI-11-SR 和 CEI-11-SR(已超频)                 | 10.3125、15.5    | 兼容              |
| CPRI                    | CPRI_v_6_1_2014-07-01                      | 0.6144-12.165   | 兼容              |
| 无源光纤网络 (PON)            | 10G-EPON、1G-EPON、NG-PON2、XG-PON 和 2.5G-PON | 0.155-10.3125   | 兼容              |
| JESD204a/b              | OIF-CEI-6G、OIF-CEI-11G                     | 3.125-12.5      | 兼容              |
| Serial RapidIO          | RapidIO 规格 3.1                             | 1.25-10.3125    | 兼容              |
| DisplayPort             | DP 1.2B CTS                                | 1.62-5.4        | 兼容 3            |
| 光纤通道                    | FC-PI-4                                    | 1.0625-14.025   | 兼容              |
| SATA Gen1、2和3           | 串行 ATA 修订版 3.0 规格                          | 1.5、3.0 和 6.0   | 兼容              |



#### 表 119: GTY 收发器协议列表 (续)

| 协议             | 规格                 | 串行速率 (Gb/s)    | 电气兼容性 |
|----------------|--------------------|----------------|-------|
| SAS Gen1、2 和 3 | T10/BSR INCITS 519 | 3.0、6.0 和 12.0 | 兼容    |
| SFI-5          | OIF-SFI5-01.0      | 0.625 - 12.5   | 兼容    |
| Aurora         | CEI-6G、CEI-11G-LR  | 所有速率           | 兼容    |

#### 注释:

- 1. 奈奎斯特区域内发生 25 dB 损失(无 FEC)。
- 2. 发射器的转换时间比 IEEE Std 802.3-2012 规格更快。
- 3. 本协议需要外部电路才能实现兼容。

# Interlaken 集成接口块

如需获取有关使用 Interlaken 集成接口块的解决方案的更多信息和相关文档,请参阅 UltraScale+ Interlaken。《UltraScale 架构和产品数据手册:简介》(DS890) 列出了每个 Zynq UltraScale+ MPSoC 中的块数量。本节描述了以下 Interlaken 配置。

- · 12 x 12.5 Gb/s 协议和通道逻辑模式(表 120)。
- · 6 x 25.78125 Gb/s 和 6 x 28.21 Gb/s 协议和通道逻辑模式(表 121)。
- · 12 x 25.78125 Gb/s 仅限通道逻辑模式(表 122)。

### 表 120: Interlaken 12 x 12.5 Gb/s 协议和通道逻辑模式设计的最高性能

|                            |                   | 速度等级和 V <sub>CCINT</sub> 工作电压 |             |          |        |          |        |          |        |          |        |     |
|----------------------------|-------------------|-------------------------------|-------------|----------|--------|----------|--------|----------|--------|----------|--------|-----|
| 标识                         | 描述                | 0.9                           | 0.90V<br>-3 |          | 0.85V  |          |        | 0.72V    |        |          |        | 单位  |
|                            |                   | -                             |             |          | 2      | -1       |        | -2       |        | -1       |        |     |
| F <sub>RX_SERDES_CLK</sub> | 接收串行器/解串器时钟       | 195                           | 5.32        | 195      | 5.32   | 195      | 5.32   | 195      | 5.32   | 195      | 5.32   | MHz |
| F <sub>TX_SERDES_CLK</sub> | 发射串行器/解串器时钟       | 195                           | 5.32        | 195      | 5.32   | 195      | 5.32   | 195      | 5.32   | 195      | 5.32   | MHz |
| F <sub>DRP_CLK</sub>       | 动态重新配置端口时钟        | 250                           | 0.00        | 250.00   |        | 250.00   |        | 250.00   |        | 250.00   |        | MHz |
|                            |                   | 最小值                           | 最大值         | 最小值<br>1 | 最大值    | 最小值<br>1 | 最大值    | 最小值<br>1 | 最大值    | 最小值<br>1 | 最大值    |     |
| F <sub>CORE_CLK</sub>      | Interlaken 核时钟    | 300.00                        | 322.27      | 300.00   | 322.27 | 300.00   | 322.27 | 300.00   | 322.27 | 300.00   | 322.27 | MHz |
| F <sub>LBUS_CLK</sub>      | Interlaken 本地总线时钟 | 300.00                        | 322.27      | 300.00   | 322.27 | 300.00   | 322.27 | 300.00   | 322.27 | 300.00   | 322.27 | MHz |

#### 注释:

1. 这些值是处于最高通道性能时的最低时钟频率。



#### 表 121: Interlaken 6 x 25.78125 Gb/s 和 6 x 28.21 Gb/s 协议和通道逻辑模式设计的最高性能

|                            |                   |                     |                          | 速                   | 度等级和   | V <sub>CCINT</sub> | 工作电     | 压                |        |         |         |     |
|----------------------------|-------------------|---------------------|--------------------------|---------------------|--------|--------------------|---------|------------------|--------|---------|---------|-----|
| 标识                         | 描述                | 0.90                | 0.90V<br>-3 <sup>1</sup> |                     | 0.85V  |                    |         | 0.72V            |        |         |         | 单位  |
|                            |                   | -3 <sup>1</sup>     |                          |                     |        | -1                 |         | -2               |        | -       | 1       |     |
| F <sub>RX_SERDES_CLK</sub> | 接收串行器/解串器时钟       | 440.                | 79                       | 440.                | 79     | 不道                 | 5用      | 402.8            | 34     | 不道      | 5用      | MHz |
| F <sub>TX_SERDES_CLK</sub> | 发射串行器/解串器时钟       | 440.                | 79                       | 440.                | 79     | 不道                 | 5用      | 402.8            | 34     | 不道      | 5用      | MHz |
| F <sub>DRP_CLK</sub>       | 动态重新配置端口时钟        | 250.0               | 00                       | 250.00 不适用          |        | 5用                 | 250.00  |                  | 不道     | 5用      | MHz     |     |
|                            |                   | 最小值 <sup>2</sup>    | 最大值                      | 最小值 <sup>2</sup>    | 最大值    | 最小<br>值            | 最大<br>值 | 最小值 <sup>2</sup> | 最大值    | 最小<br>值 | 最大<br>值 |     |
| F <sub>CORE_CLK</sub>      | Interlaken 核时钟    | 412.50 <sup>3</sup> | 479.20                   | 412.50 <sup>3</sup> | 479.20 | 不道                 | 5用      | 412.50           | 429.69 | 不道      | 5用      | MHz |
| F <sub>LBUS_CLK</sub>      | Interlaken 本地总线时钟 | 300.00 <sup>4</sup> | 349.52                   | 300.00 <sup>4</sup> | 349.52 | 不道                 | 5用      | 300.00           | 349.52 | 不道      | 5用      | MHz |

#### 注释:

- 1. 仅限在 -2 (V<sub>CCINT</sub> = 0.85V) 和 -3 (V<sub>CCINT</sub> = 0.90V) 速度等级中才支持 6 x 28.21 模式。
- 2. 这些值是处于最高通道性能时的最低时钟频率。
- 3. 针对 6 x 28.21 Gb/s 协议,CORE\_CLK 最小值为 451.36 MHz。
- 4. 针对 6 x 28.21 Gb/s 协议,LBUS\_CLK 最小值为 330.00 MHz。

#### 表 122: Interlaken 12 x 25.78125 Gb/s 仅限通道逻辑模式设计的最高性能

|                            |                   | 速度等级和 V <sub>CCINT</sub> 工作电压 |        |       |     |     |     |  |  |
|----------------------------|-------------------|-------------------------------|--------|-------|-----|-----|-----|--|--|
| 标识                         | 描述                | 0.90V 0.85V                   |        | 0.72\ | 单位  |     |     |  |  |
|                            |                   | -3                            | -2 -1  |       | -2  | -1  | ]   |  |  |
| F <sub>RX_SERDES_CLK</sub> | 接收串行器/解串器时钟       | 402.84                        | 402.84 | 不适用   | 不适用 | 不适用 | MHz |  |  |
| F <sub>TX_SERDES_CLK</sub> | 发射串行器/解串器时钟       | 402.84                        | 402.84 | 不适用   | 不适用 | 不适用 | MHz |  |  |
| F <sub>DRP_CLK</sub>       | 动态重新配置端口时钟        | 250.00                        | 250.00 | 不适用   | 不适用 | 不适用 | MHz |  |  |
| F <sub>CORE_CLK</sub>      | Interlaken 核时钟    | 412.50                        | 412.50 | 不适用   | 不适用 | 不适用 | MHz |  |  |
| F <sub>LBUS_CLK</sub>      | Interlaken 本地总线时钟 | 349.52                        | 349.52 | 不适用   | 不适用 | 不适用 | MHz |  |  |

# 100G 以太网 MAC 和 PCS 的集成接口块

如需获取有关使用集成 100 Gb/s 以太网块的解决方案的更多信息和相关文档,请参阅 UltraScale+ Integrated 100G Ethernet MAC/PCS。《UltraScale 架构和产品数据手册:简介》(DS890) 列出了每个 Zynq UltraScale+ MPSoC 中的块数量。



表 123: 100G 以太网设计的最高性能

|                            |                        |         | 速度等         | 级和 V <sub>CCINT</sub> 工 | 作电压     |         |     |  |  |
|----------------------------|------------------------|---------|-------------|-------------------------|---------|---------|-----|--|--|
| 标识                         | 描述                     | 0.90V   | 0.90V 0.85V |                         | 0.7     | 单位      |     |  |  |
|                            |                        | -3      | -2          | -1                      | -2      | -1      |     |  |  |
| CAUI-10 模式                 |                        |         |             |                         |         |         |     |  |  |
| F <sub>TX_CLK</sub>        | 发射时钟                   | 390.625 | 390.625     | 322.266                 | 322.266 | 322.266 | MHz |  |  |
| F <sub>RX_CLK</sub>        | 接收时钟                   | 390.625 | 390.625     | 322.266                 | 322.266 | 322.266 | MHz |  |  |
| F <sub>RX_SERDES_CLK</sub> | 接收串行器/解串器时钟            | 390.625 | 390.625     | 322.266                 | 322.266 | 322.266 | MHz |  |  |
| F <sub>DRP_CLK</sub>       | 动态重新配置端口时钟             | 250.00  | 250.00      | 250.00                  | 250.00  | 250.00  | MHz |  |  |
| CAUI-4、CAUI-4+             | RS-FEC 和 RS-FEC 转码旁路模式 |         |             |                         |         |         |     |  |  |
| F <sub>TX_CLK</sub>        | 发射时钟                   | 390.625 | 322.266     | 322.266                 | 322.266 | 不适用     | MHz |  |  |
| F <sub>RX_CLK</sub>        | 接收时钟                   | 390.625 | 322.266     | 322.266                 | 322.266 | 不适用     | MHz |  |  |
| F <sub>RX_SERDES_CLK</sub> | 接收串行器/解串器时钟            | 390.625 | 322.266     | 322.266                 | 322.266 | 不适用     | MHz |  |  |
| F <sub>DRP_CLK</sub>       | 动态重新配置端口时钟             | 250.00  | 250.00      | 250.00                  | 250.00  | 不适用     | MHz |  |  |

# PCI Express 设计的集成接口块

如需获取有关 PCI Express<sup>®</sup> 设计的更多信息和相关文档,请参阅 PCI Express。《UltraScale 架构和产品数据手册:简介》(DS890) 列出了每个 Zynq UltraScale+ MPSoC 中的块数量。

表 124: PCI Express 设计的最高性能

|                      |             | 速度等级和 V <sub>CCINT</sub> 工作电压 |        |        |        |        |     |  |  |
|----------------------|-------------|-------------------------------|--------|--------|--------|--------|-----|--|--|
| 标识                   | 描述          | 0.90V 0.85V                   |        | 0.72V  |        | 单位     |     |  |  |
|                      |             | -3                            | -2     | -1     | -2     | -1     |     |  |  |
| F <sub>PIPECLK</sub> | 管道时钟最高频率    | 250.00                        | 250.00 | 250.00 | 250.00 | 250.00 | MHz |  |  |
| F <sub>CORECLK</sub> | 核时钟最高频率     | 500.00                        | 500.00 | 500.00 | 250.00 | 250.00 | MHz |  |  |
| F <sub>DRPCLK</sub>  | DRP 时钟最高频率  | 250.00                        | 250.00 | 250.00 | 250.00 | 250.00 | MHz |  |  |
| F <sub>MCAPCLK</sub> | MCAP 时钟最高频率 | 125.00                        | 125.00 | 125.00 | 125.00 | 125.00 | MHz |  |  |

# 视频编解码器性能

《UltraScale 架构和产品数据手册:简介》(DS890)列出了包含视频编解码器单元 (VCU)的 Zynq UltraScale+ MPSoC EV 器件。

表 125: VCU 性能

|                                                                        | 速度等级和 V <sub>CCINT</sub> 工作电压 <sup>1</sup> |     |     |     |     |     |  |  |
|------------------------------------------------------------------------|--------------------------------------------|-----|-----|-----|-----|-----|--|--|
| 描述                                                                     | 0.90V                                      | 0.8 | 85V | 0.7 | 单位  |     |  |  |
|                                                                        | -3                                         | -2  | -1  | -2  | -1  |     |  |  |
| 视频编解码器编码器/解码器块最高频率(H.264/5 10<br>位 4:2:2,UHD 3840 x 2160)              | 667                                        | 667 | 667 | 667 | 667 | MHz |  |  |
| 视频编解码器编码器/解码器块最高频率(H.264/5 10 位 4:2:2,DCI 4k(4096 x 2160) <sup>2</sup> | 712                                        | 712 | 不适用 | 712 | 不适用 | MHz |  |  |

### 注释:

- 1. 在表 2 中指定了 VCU (V<sub>CCINT\_VCU</sub>) 的供电电压。
- 2. 使用 712 MHz 的编码器/解码器块频率时,针对 60 Hz 帧率支持 DCI  $4k_{\circ}$



# PL 系统监控器规格

表 126: PL SYSMON 规格

| 参数                                        | 标识                           | 注释/条件                                                                    | 最小值   | 典型值 | 最大值                | 单位     |
|-------------------------------------------|------------------------------|--------------------------------------------------------------------------|-------|-----|--------------------|--------|
| $V_{CCADC} = 1.8V \pm 3\%$ , $V_{REFP} =$ | 1.25V,V <sub>REFN</sub> = 0V | ,ADCCLK = 5.2 MHz,T <sub>j</sub> = -40°C 到 100°C,T <sub>j</sub> = 40°C F | 时的典型值 |     | '                  |        |
| ADC 准确性 <sup>1</sup>                      |                              |                                                                          |       |     |                    |        |
| 分辨率                                       |                              |                                                                          | 10    | -   | -                  | 比特     |
| 积分非线性 2                                   | INL                          |                                                                          | -     | -   | ±1.5               | LSB    |
| 差分非线性                                     | DNL                          | 无缺失代码,保证独立                                                               | -     | -   | ±1                 | LSB    |
| 偏移误差                                      | •                            | 已启用偏移校准                                                                  | -     | -   | ±2                 | LSB    |
| 增益误差                                      |                              | •                                                                        | -     | -   | ±0.4               | %      |
| 采样率                                       |                              |                                                                          | -     | -   | 0.2                | MS/s   |
| RMS 代码噪声                                  |                              | 外部 1.25V 参考                                                              | -     | -   | 1                  | LSB    |
|                                           |                              | 片上参考                                                                     | -     | 1   | -                  | LSB    |
| 扩展级温度的 ADC 准确性                            |                              |                                                                          |       |     |                    |        |
|                                           |                              | T <sub>i</sub> = -55°C 到 125°C                                           | 10    | -   | -                  | <br>比特 |
|                                           | INL                          | T <sub>i</sub> = -55°C 到 125°C                                           | -     | -   | ±1.5               | LSB    |
|                                           | DNL                          | - <del> </del>                                                           | -     | -   | ±1                 |        |
|                                           |                              | T <sub>j</sub> = -55°C 到 125°C                                           |       |     |                    |        |
| 模拟输入 <sup>2</sup>                         |                              |                                                                          | -     | -   | -                  |        |
| ADC 输入范围                                  |                              | 单极操作                                                                     | 0     | -   | 1                  | ٧      |
|                                           |                              | 双极操作                                                                     | -0.5  | -   | +0.5               | V      |
|                                           |                              | 单极共模范围(FS 输入)                                                            | 0     | -   | +0.5               | V      |
|                                           |                              | 双极共模范围(FS 输入)                                                            | +0.5  | -   | +0.6               | V      |
| 最大外部通道输入范围                                |                              | 这些范围内设置的相邻通道不应破坏相邻通道的测量<br>值                                             | -0.1  | -   | V <sub>CCADC</sub> | V      |
| 片上传感器准确性                                  |                              |                                                                          |       |     |                    |        |
| 温度传感器错误 1,3                               |                              | T <sub>j</sub> = -55°C 到 125°C(含外部 REF)                                  | -     | -   | ±3                 | °C     |
|                                           |                              | T <sub>j</sub> = -55°C 到 110°C(含内部 REF)                                  | -     | -   | ±3.5               | °C     |
|                                           |                              | T <sub>j</sub> = 110°C 到 125°C(含内部 REF)                                  | -     | -   | ±5                 | °C     |
| 电源传感器错误 4                                 |                              | 供电电压 0.72V 到 1.2V                                                        | -     | -   | ±0.5               | %      |
|                                           |                              | T <sub>j</sub> = -40°C 到 100°C(含外部 REF)                                  |       |     |                    |        |
|                                           |                              | 供电电压 0.72V 到 1.2V                                                        | -     | -   | ±1.0               | %      |
|                                           |                              | T <sub>j</sub> = -55°C 到 125°C(含外部 REF)                                  |       |     |                    |        |
|                                           |                              | 所有其他供电电压                                                                 | -     | -   | ±1.0               | %      |
|                                           |                              | T <sub>j</sub> = -40°C 到 100°C(含外部 REF)  所有其他供电电压                        |       |     | 12.0               |        |
|                                           |                              | 所有其他供电电压<br>  T <sub>i</sub> = -55°C 到 125°C(含外部 REF)                    | -     | -   | ±2.0               | %      |
|                                           |                              | 供电电压 0.72V 到 1.2V                                                        | _     | _   | ±1.0               | %      |
|                                           |                              | T <sub>i</sub> = -40°C 到 100°C(含内部 REF)                                  |       |     | 11.0               | 70     |
|                                           |                              | 供电电压 0.72V 到 1.2V                                                        | -     | -   | ±2.0               | %      |
|                                           |                              | T <sub>j</sub> = -55°C 到 125°C(含内部 REF)                                  |       |     |                    |        |
|                                           |                              | 所有其他供电电压                                                                 | -     | -   | ±1.5               | %      |
|                                           |                              | T <sub>j</sub> = -40°C 到 100°C(含内部 REF)                                  |       |     |                    |        |
|                                           |                              | 所有其他供电电压                                                                 | -     | -   | ±2.5               | %      |
|                                           |                              | T <sub>j</sub> = -55°C 到 125°C(含内部 REF)                                  |       |     |                    |        |



#### 表 126: PL SYSMON 规格(续)

| 参数                     | 标识                | 注释/条件                                                        | 最小值    | 典型值  | 最大值    | 单位   |
|------------------------|-------------------|--------------------------------------------------------------|--------|------|--------|------|
| 转换率 <sup>5</sup>       |                   |                                                              |        |      |        |      |
| 转换时间(连续)               | t <sub>CONV</sub> | ADCCLK 循环次数                                                  | 26     | -    | 32     | 循环次数 |
| 转换时间(事件)               | t <sub>CONV</sub> | ADCCLK 循环次数                                                  | -      | -    | 21     | 循环次数 |
| DRP 时钟频率               | DCLK              | DRP 时钟频率                                                     | 8      | -    | 250    | MHz  |
| ADC 时钟频率               | ADCCLK            | 派生自 DCLK                                                     | 1      | -    | 5.2    | MHz  |
| DCLK 占空比               | -                 |                                                              | 40     | -    | 60     | %    |
| SYSMON 参考 <sup>6</sup> |                   |                                                              |        |      |        |      |
| 外部参考                   | $V_{REFP}$        | 外部供电参考电压                                                     | 1.20   | 1.25 | 1.30   | V    |
| 片上参考                   |                   | 接地 V <sub>REFP</sub> 引脚到 AGND,T <sub>j</sub> = -40°C 到 100°C | 1.2375 | 1.25 | 1.2625 | V    |
|                        |                   | 接地 V <sub>REFP</sub> 引脚到 AGND,T <sub>j</sub> = -55°C 到 125°C | 1.225  | 1.25 | 1.275  | V    |

#### 注释:

- 1. 通过启用 ADC 自动偏移校准功能即可消除 ADC 偏移误差。此处的值是针对启用该功能的情况指定的。
- 2. 请参阅《UltraScale 架构系统监控器用户指南》(UG580) 中的"模拟输入"部分。
- 3. 从 PMBus 接口直接读取温度时,由于 PMBus 应用所使用的传递函数,SYSMON 存在 +4℃ 偏差。例如,通过 PMBus 接口读取温度时,外部 REF 温度传感器误差范围从 ±3℃ 变为 +1℃ 到 +7℃。
- 4. 通过启用自动偏移和增益校准功能即可消除电源传感器偏移误差和增益误差。此处的值是针对启用该功能的情况指定的。
- 5. 请参阅《UltraScale 架构系统监控器用户指南》(UG580) 中的"调整获取稳定时间"部分以了解相关信息。
- 6. 只要参考电压不同于额定 V<sub>REFP</sub> = 1.25V 和 V<sub>REFN</sub> = 0V,就会导致与理想传递函数产生偏差。这也会影响内部传感器测量值(例如,温度和电源) 的准确性。但对于外部比率型应用,允许参考值存在 ±4% 的变化范围。

## PL SYSMON I2C/PMBus 接口

#### 表 127: PL SYSMON I2C 快速模式接口开关特性

| 标识                  | 描述 1         | 最小值 | 最大值 | 单位  |
|---------------------|--------------|-----|-----|-----|
| T <sub>SMFCKL</sub> | SCL 低电平时间    | 1.3 | -   | μs  |
| T <sub>SMFCKH</sub> | SCL 高电平时间    | 0.6 | -   | μs  |
| T <sub>SMFCKO</sub> | SDAO 时钟到输出延迟 | -   | 900 | ns  |
| T <sub>SMFDCK</sub> | SDAI 建立时间    | 100 | -   | ns  |
| F <sub>SMFCLK</sub> | SCL 时钟频率     | -   | 400 | kHz |

#### 注释:

1. 测试条件是根据 LVCMOS 1.8V I/O 标准配置的。

#### 表 128: PL SYSMON I2C 标准模式接口开关特性

| 标识                  | 描述 1         | 最小值 | 最大值  | 单位  |
|---------------------|--------------|-----|------|-----|
| T <sub>SMSCKL</sub> | SCL 低电平时间    | 4.7 | -    | μs  |
| T <sub>SMSCKH</sub> | SCL 高电平时间    | 4.0 | -    | μs  |
| T <sub>SMSCKO</sub> | SDAO 时钟到输出延迟 | -   | 3450 | ns  |
| T <sub>SMSDCK</sub> | SDAI 建立时间    | 250 | -    | ns  |
| F <sub>SMSCLK</sub> | SCL 时钟频率     | -   | 100  | kHz |

#### 注释:

1. 测试条件是根据 LVCMOS 1.8V I/O 标准配置的。



# 配置开关特性

### 表 129: **配置开关特性**

|                                  |                                  |       | 速度等组  | 及和 V <sub>CCINT</sub> : | 工作电压  |       |             |
|----------------------------------|----------------------------------|-------|-------|-------------------------|-------|-------|-------------|
| 标识                               | 描述                               | 0.90V | 0.0   | 35V                     | 0.3   | 72V   | 单位          |
|                                  |                                  | -3    | -2    | -1                      | -2    | -1    |             |
| PL 上电时序特性                        |                                  |       |       |                         |       |       |             |
| T <sub>PL</sub>                  | PS_PROG_B PL 时延                  | 7.5   | 7.5   | 7.5                     | 7.5   | 7.5   | ms,最大值      |
| T <sub>POR</sub> <sup>1, 2</sup> | 从 PL 上电到 PL 准备配置的上电复位(40 ms 缓升   | 65    | 65    | 65                      | 65    | 65    | ms,最大值      |
|                                  | 速率时间)                            | 0     | 0     | 0                       | 0     | 0     | ms,最小值      |
|                                  | 从 PL 上电到 PL 准备配置的含 POR 覆盖的上电复位   | 15    | 15    | 15                      | 15    | 15    | ms,最大值      |
|                                  | (2 ms 缓升速率时间)                    | 5     | 5     | 5                       | 5     | 5     | ms,最小值      |
| T <sub>PS_PROG_B</sub>           | PL 程序脉冲宽度                        | 250   | 250   | 250                     | 250   | 250   | ns,最小值      |
| 内部配置访问端口                         |                                  |       | •     |                         |       | •     |             |
| F <sub>ICAPCK</sub>              | 内部配置访问端口 (ICAPE3)                | 200   | 200   | 200                     | 150   | 150   | MHz,最大<br>值 |
| DNA 端口开关                         |                                  |       | •     | •                       | •     | •     | •           |
| F <sub>DNACK</sub>               | DNA 端口频率 (DNA_PORT)              | 200   | 200   | 200                     | 175   | 175   | MHz,最大<br>值 |
| STARTUPE3 端口                     |                                  |       | •     |                         |       | •     | •           |
| F <sub>CFGMCLK</sub>             | STARTUPE3 CFGMCLK 输出频率           | 50.00 | 50.00 | 50.00                   | 50.00 | 50.00 | MHz,典型<br>值 |
| F <sub>CFGMCLKTOL</sub>          | STARTUPE3 CFGMCLK 输出频率容限         | ±15   | ±15   | ±15                     | ±15   | ±15   | %,最大值       |
| T <sub>DCI_MATCH</sub>           | 指定在启动循环中停止,直至断言数控阻抗 (DCI) 匹配信号为止 | 4     | 4     | 4                       | 4     | 4     | ms,最大值      |

#### 注释:

- 1. 当最后一个受监控电源(V<sub>CCINT</sub>、V<sub>CCAUX</sub> 或 V<sub>CCBRAM</sub>)达到推荐工作条件电压的 95% 时,T<sub>POR</sub> 规格就会启动。
- 2. 仅当受监控的电源在指定时间内缓升时,才适用 POR 覆盖(绑定到 V<sub>CCINT</sub> 的 POR\_OVERRIDE 管脚)。

# 修订历史

| 日期         | 版本   | 修订版说明                                                                                                                                                                                                                                                                                                                               |
|------------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2020年3月13日 | 1.17 | 移除 -1LI (V <sub>CCINT</sub> = 0.72V) 速度/温度等级中的 XAZU7EV 和 XAZU11EG,因为前版本中这两者错误。-1I 速度/温度等级下的 XAZU7EV 和 XAZU11EG 已在表 26 和表 27 中重归 Advance 规格。已将表 25 更新至 Vivado Design Suite 2019.2.2 v1.27。<br>在表 17 中新增注释 10。已修改表 38 中的 IOPLL_TO_FPD 最大频率的标识和描述。<br>在表 111 中已提高 QPLL0 -1 (V <sub>CCINT</sub> = 0.85V) 输出分频器 1 的最高线速,并且已更新注释 2 和注释 3。 |
| 2019年7月19日 | 1.16 | 在表 25、表 26 和表 27 中,针对 Vivado Design Suite 2019.1.1 v1.26 中的 -1I (V <sub>CCINT</sub> = 0.85V)、-1Q (V <sub>CCINT</sub> = 0.85V) 和 -1LI (V <sub>CCINT</sub> = 0.72V) 速度/温度等级的 XAZU7EV 器件和 XAZU11EG 器件,新增量产版本。<br>新增对应于 Vivado Design Suite v2019.1.1 或更高版本的注释 7,以提升 MIPI PHY 发射器/接收器性能。新增对应于使用表 72 设计的 XC 和 XA 器件的功能。                  |



| 日期          | 版本   | 修订版说明                                                                                                                                                                                                         |
|-------------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2019年6月11日  | 1.15 | 在整个数据手册中新增 XQZU3、XQZU9、XQZU11 和 XQZU19 器件的量产版本(包括新增 SFRA484、FFRB1517 和 FFRC1760 封装)。<br>已将表 25 中列出的器件更新至 Vivado Design Suite 2019.1 v1.25                                                                     |
|             |      | 在表 30: PS DDR 性能中已修改所有 I 级器件的最低 PS DDR 数据速率。                                                                                                                                                                  |
|             |      | 在表 35: PS RTC 晶体要求中已更新注释 1。                                                                                                                                                                                   |
|             |      | 新增对应 XC 和 XA 的功能。在表 104: GTH 收发器用户时钟开关特性的注释 4 中新增 -1Q 和 -1M。                                                                                                                                                  |
|             |      | 在表 124:PCI Express 设计的最高性能中已删除 PCI Express Gen4 支持。                                                                                                                                                           |
|             |      | 在表 30 中已更新注释 5 和注释 7。                                                                                                                                                                                         |
|             |      | 已更新视频编解码器性能表。                                                                                                                                                                                                 |
| 2018年11月15日 | 1.14 | 在表 25、表 26 和表 27 中新增 Vivado Design Suite 2018.2.2 v1.22 的 -2I、-1I、-1M 和 -1LI 速度/温度等级的 XQZU5EV、XQZU7EV 和 XQZU15EG 器件的量产版本。                                                                                     |
|             |      | 在表 6、表 7 和表 8 中已更新注释 3。在表 24 中已更新 V <sub>IDIFF</sub> 描述。在表 69 中已将电源传感器误差 T <sub>j</sub> 条件修改为 -55°C。                                                                                                          |
|             |      | 在表 1、表 2、表 30、表 74 和表 99 以及 Interlaken 集成接口块部分中新增 SFRC784、FFRB900、FFRB1156 和 FFRC1156 封装。<br>在表 116 中已更新速度等级注释。                                                                                               |
|             |      | 在表 110 中已更新迷皮奇级注释。<br>  在表 3、表 9、表 10、表 87、表 88、表 89、表 91、表 92 和表 95 中新增 XQZU5EV、XQZU7EV 和                                                                                                                    |
|             |      | XQZU15EG 器件。                                                                                                                                                                                                  |
| 2018年8月1日   | 1.13 | 已更新表 25、表 26 和表 27,Vivado Design Suite 2018.2.1 v1.21 中的 -3E 速度/温度等级的 XCZU4EG、<br>XCZU4EV、XCZU5EG、XCZU5EV、XCZU6EG、XCZU7EG、XCZU7EV 和 XCZU9EG 器件已更新至量产版本。                                                       |
|             |      | 在表 71 中,新增有关 LVDS RX DDR 最大数据的注释 5。                                                                                                                                                                           |
|             |      | 在表 123 中,已将计算所得值从 322.223 修改为 322.266。<br>在表 129 中,新增注释 1 和注释 2。                                                                                                                                              |
| 2018年6月18日  | 1.12 | 已更新表 25、表 26 和表 27,Vivado Design Suite 2018.2 v1.20 中的 -1Q 速度/温度等级的 XAZU4EV 和 XAZU5EV 器件已更新至量产版本。                                                                                                             |
|             |      | 在推荐工作条件下的 DC 特征中,已澄清其中描述。在表 111 中已修改速度等级 -1 (V <sub>CCINT</sub> = 0.85) F <sub>GTYMAX</sub> ,这 导致表 116 中的值一并发生修改,并新增注释 6。                                                                                     |
| 2018年4月9日   | 1.11 | 已更新表 25、表 26 和表 27,Vivado Design Suite 2018.1 v1.19 中的 -3E 速度/温度等级的 XCZU11EG、XCZU15EG、XCZU17EG 和 XCZU19EG 器件已更新至量产版本。<br>在表 69 中新增"转换率"部分。新增表 90 和表 94。在表 93 中新增注释 2 和注释 3。已修改表 123,以添加特定模式的规格,并删除注释 1 和注释 2。 |
| 2018年2月7日   | 1.10 | 在众多表中新增 XAZU4EV 器件和 XAZU5EV 器件。                                                                                                                                                                               |
|             |      | 在表 2 中,已修改 V <sub>CCINT_VCU</sub> 规格、新增汽车级 (Q) 温度范围 T <sub>J</sub> ,并已更新注释 5。                                                                                                                                 |
|             |      | 在表 6、表 7 和表 8 中新增 -1Q 注释。<br>已更新表 25、表 26 和表 27,Vivado Design Suite 2017.4.1 v1.18 中的以下器件/速度/温度等级已更新至量产                                                                                                       |
|             |      | 版本。                                                                                                                                                                                                           |
|             |      | XCZU4CG/XCZU4EG/XCZU4EV: -2LE 和 -1LI                                                                                                                                                                          |
|             |      | XCZU5CG/XCZU5EG/XCZU5EV: -2LE 和 -1LI                                                                                                                                                                          |
|             |      | XCZU7CG/XCZU7EG/XCZU7EV: -2LE 和 -1LI                                                                                                                                                                          |
|             |      | XCZU11EG: -2LE 和 -1LI<br>XCZU4EV 和 XAZU5EV: -1LI                                                                                                                                                              |
|             |      | 在 Vivado Design Suite 2017.4 v1.17 中,已发布 -1I 速度/温度等级的 XAZU4EV 器件和 XAZU5EV 器件的量产版本。                                                                                                                            |
|             |      | 在表 75、表 87、表 88、表 89、表 91 和表 92 中,已修改部分 -3E 速度文件。                                                                                                                                                             |
| 2017年11月28日 | 1.9  | 已更新表 25、表 26 和表 27,Vivado Design Suite 2017.4 v1.17 中的以下器件/速度/温度等级已更新至量产版本。                                                                                                                                   |
|             |      | XCZU4CG/XCZU4EG/XCZU4EV: -2E、-2I、-1E 和 -1I                                                                                                                                                                    |
|             |      | XCZU5CG/XCZU5EG/XCZU5EV: -2E、-2I、-1E 和 -1I                                                                                                                                                                    |
|             |      | XCZU7CG/XCZU7EG/XCZU7EV: -2E、-2I、-1E 和 -1I                                                                                                                                                                    |
|             |      | XCZU17EG: -2LE 和 -1LI                                                                                                                                                                                         |
|             |      | XCZU19EG: -2LE 和 -1LI<br>在表 82 中已修改 F <sub>REFCLK</sub> 描述。在表 95 中新增值。在表 111 中已修改 F <sub>GTYORANGE2</sub> -1 速度等级最小值。                                                                                         |
|             |      | ILX 02 T DIP以「REFCLK I用に0 ILX 32 T M 相 IB0 ILX III T DIP以「GTYQRANGE2 I                                                                                                                                        |



| 日期              | 版本  | 修订版说明                                                                                                                                                                                                                                                                                                                                                                                           |
|-----------------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2017年10月26日     | 1.8 | 在表 1 中,已更正"PL 系统监控器"部分的最低电压。在表 2 中新增注释 4。在表 5 中新增注释 1。                                                                                                                                                                                                                                                                                                                                          |
|                 |     | 已更新表 25、表 26 和表 27,Vivado Design Suite 2017.3.1 v1.16 中的以下器件/速度/温度等级已更新至量产版本。                                                                                                                                                                                                                                                                                                                   |
|                 |     | XCZU2CG/XCZU2EG: -2LE 和 -1LI                                                                                                                                                                                                                                                                                                                                                                    |
|                 |     | XCZU3CG/XCZU3EG: -2LE 和 -1LI                                                                                                                                                                                                                                                                                                                                                                    |
|                 |     | XCZU6CG/XCZU6EG: -2LE 和 -1LI                                                                                                                                                                                                                                                                                                                                                                    |
|                 |     | XCZU9CG/XCZU9EG: -2LE 和 -1LI                                                                                                                                                                                                                                                                                                                                                                    |
|                 |     | XCZU15EG: -2LE 和 -1LI                                                                                                                                                                                                                                                                                                                                                                           |
|                 |     | XAZU2EG/XAZU3EG: -1LI                                                                                                                                                                                                                                                                                                                                                                           |
|                 |     | 在表 87、表 88、表 89、表 91 和表 92 中还更新了此版本的速度文件数据。                                                                                                                                                                                                                                                                                                                                                     |
| 0047 5 40 5 5 5 |     | 在表 41 和表 42 中新增以 40 MHz 的时钟频率工作并禁用环回的 QSPI 器件的相应规格。                                                                                                                                                                                                                                                                                                                                             |
| 2017年10月5日      | 1.7 | 在表 25 和表 27 中已将 XAZU2EG 和 XAZU3EG(-1I 和 -1Q 速度/温度范围)和 XCZU11EG(-2E、-2I、-1E 和 -1I 速度/温度范围)的量产版本中的速度文件版本更正为 Vivado Design Suite 2017.3 v1.15。                                                                                                                                                                                                                                                     |
| 2017年10月3日      | 1.6 | 在表 1 中,已删除对应 HD I/O bank 的 I/O 输入的 V <sub>IN</sub> 相关注释,因为在表 6 中已涵盖这些电压的相关内容。<br>在表 1 中已更新 T <sub>SOL</sub> (按封装)。在表 2 中已更新 V <sub>CCINT_VCU</sub> 。在表 6 和表 8 中新增注释 2。                                                                                                                                                                                                                          |
|                 |     | 新增使用 Vivado Design Suite 2017.3 v1.14 的量产版本的 XAZU2EG 和 XAZU3EG 器件(-1I 和 -1Q 速度/温度范围)。                                                                                                                                                                                                                                                                                                           |
|                 |     | 在表 25、表 26 和表 27 中,Vivado Design Suite 2017.3 v1.14 中的 XCZU11EG(-2E、-2I、-1E 和 -1I 速度/温度范围)已更新至量产版本。在表 87、表 88、表 89、表 91 和表 92 中还更新了此版本的速度文件数据。                                                                                                                                                                                                                                                  |
| 2017年9月1日       | 1.5 | 已更新表 25、表 26 和表 27,Vivado Design Suite 2017.2.1 中的以下器件/速度/温度等级已更新至量产版本。                                                                                                                                                                                                                                                                                                                         |
|                 |     | XCZU17EG: -2E、-2I、-1E和-1I                                                                                                                                                                                                                                                                                                                                                                       |
|                 |     | XCZU19EG: -2E、-2I、-1E 和 -1I                                                                                                                                                                                                                                                                                                                                                                     |
|                 |     | 在表 45 中,已修改 T <sub>SDSDRDCK3</sub> 最小值。在表 76 中,已修改 DIFF_SSTL135_S、DIFF_SSTL15_DCI_S、DIFF_SSTL15_S、DIFF_SSTL18_I_DCI_S 和 DIFF_SSTL18_I_S 的 T <sub>OUTBUF_DELAY_O_PAD</sub> -2 (V <sub>CCINT</sub> = 0.85V) 值。                                                                                                                                                                                    |
|                 |     | 在表 75、表 76、表 77、表 87、表 88、表 89、表 91 和表 92 中已修改部分 -3E 和 -1LI/-2LE (V <sub>CCINT</sub> = 0.72V) 速度文件。                                                                                                                                                                                                                                                                                             |
|                 |     | 已修改 Interlaken 集成接口块部分。                                                                                                                                                                                                                                                                                                                                                                         |
| 2017年6月28日      | 1.4 | 已更新表 25、表 26 和表 27,Vivado Design Suite 2017.2 中的以下器件/速度/温度等级已更新至量产版本。<br>XCZU15EG: -2E、-2I、-1E 和 -1I                                                                                                                                                                                                                                                                                            |
|                 |     | 在表 2 中已更新注释 15 以作澄清。已更新表 14,删除注释 3、注释 6 和 MIPI_DPHY_DCI_LP 行。执行这些更改的原因是在 HD I/O bank 中不支持 DCI 和 POD 标准。                                                                                                                                                                                                                                                                                         |
|                 |     | 在表 30 中新增注释 5。在表 38 中已更新描述。在表 75、表 76、表 77、表 87、表 88、表 89、表 91 和表 92 中已修改 -3E 和 -1LI/-2LE (V <sub>CCINT</sub> = 0.72V) 速度文件。在表 81 中已更新 F <sub>MAX</sub> 标识名称和值。在表 83 中新增注释 1。在表 124 中新增注释 3。                                                                                                                                                                                                    |
| 2017年4月20日      | 1.3 | 已更新表 25、表 26 和表 27,                                                                                                                                                                                                                                                                                                                                                                             |
|                 |     | Vivado Design Suite 2017.1 中的以下器件/速度/温度等级已更新至量产版本。                                                                                                                                                                                                                                                                                                                                              |
|                 |     | XCZU2CG 和 XCZU2EG: -2E、-2I、-1E 和 -1I                                                                                                                                                                                                                                                                                                                                                            |
|                 |     | XCZU3CG 和 XCZU3EG: -2E、-2I、-1E 和 -1I                                                                                                                                                                                                                                                                                                                                                            |
|                 |     | XCZU6CG 和 XCZU6EG: -2E、-2I、-1E 和 -1I                                                                                                                                                                                                                                                                                                                                                            |
|                 |     | XCZU9CG 和 XCZU9EG: -2E、-2I、-1E 和 -1I                                                                                                                                                                                                                                                                                                                                                            |
|                 |     | 在适当处新增 -2E (V <sub>CCINT</sub> = 0.85V) 速度等级。在表 26 和其它适当位置中已从 XCZU2 和 XCZU3 器件中删除 -3E 速度等级。                                                                                                                                                                                                                                                                                                     |
|                 |     | 在表 1 中,已更新值和注释 2。在表 2 中,新增或更新大量注释。已更新表 4(包括注释)并新增注释 6。已移动并更新表 5。新增表 8。已更新表 9 并新增注释 4。已更新表 10 并新增注释 1。                                                                                                                                                                                                                                                                                           |
|                 |     | 在表 23 中已修改 V <sub>ICM</sub> 。已更新表 30,已移除注释 1。新增表 31 和表 32。已更新表 33 并已删除 F <sub>FTMCLK</sub> 。在表 34 中已更新 T <sub>RFPSCLK</sub> 。在表 37 中已更新注释 1。已更新表 39。已删除"PS NAND 内存控制器接口"部分。已对表 41 进行了重大更改,并已删除注释 3。已对表 42 进行了重大更改,并已更新注释 1。在表 44 中已删除 F <sub>TSU_REF_CLK</sub> 。已修改表 45 并新增注释 2 和注释 3。已修改表 46 并新增注释 2 和注释 3。已更新表 48。已更新表 51,已移除注释 2。已修改表 52。已修改 PS-GTR 收发器部分中的多个表。已修改表 70 和表 71。在表 74 中已修改注释 8。 |
|                 |     | 已将表 75、表 76、表 77、表 80、表 87、表 88、表 89、表 91 和表 92 中的值更新至 Vivado Design Suite 2017.1 速度规格。                                                                                                                                                                                                                                                                                                         |
|                 |     | 已更新表 81 和表 82 中的值。在表 93 中新增值。已更新表 95。在表 96 中已修改 D <sub>VPPOUT</sub> 。已更新表 98 中的值。在表 104 中新增注释 6。已更新表 105 和表 106。在表 108 中已修改 D <sub>VPPOUT</sub> 。已更新表 110 中的值。在表 111 中,已更新 -1 (0.85V) 规格并已删除注释 1。在表 116 中,已更新 -1 (0.85V) 规格并引增注释 6。在表 117 和表 118 中,新增 28.21 抖动容限值,并已修改注释。已修改 Interlaken 集成接口块和 100G 以太网 MAC和 PCS 的集成接口块部分。已修改配置开关特性部分。在表 2 和表 3 中已删除"eFUSE 编程条件"表,并新增规格。                        |



| 日期          | 版本  | 修订版说明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|-------------|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2017年2月10日  | 1.2 | 在"处理器系统 (PS)"部分中,已更新部分电压最大值,在表 1 的"可编程逻辑 (PL)"和"GTH 收发器"或"GTY 收发器"部分中已更新其它规格。已更新表 2、表 4、表 6、表 8 和表 9。已修改"电源排序"部分,包括表 10。在表 11 中新增 PS 和 VCU 缓升时间。在表 24 中已修改 V <sub>ODIFF</sub> 。已更新表 25。在表 26 中新增注释 1。在表 27 中已替换先前三个 PS 内存性能表。在表 34、表 37 和 表 38 中新增相应的值。已删除"PS 开关特性"部分中的波形(图 1-16 和图 25-26)。已修改"PS NAND 内存控制器接口"部分中的值。在表 40 中新增并更新数据。在表 41 中新增注释 3。在表 42 中新增注释 3。在表 45 中新增注释 1。已更新表 48,已移除注释 3。在表 56 中新增数据。已更新表 60。新增表 61。已更新表 63。已修改表 69。在表 70 中新增数据。在表 71 中新增注释 2。已更新表 74 并新增注释 4。在表 78 中已更新 V <sub>L</sub> 和 V <sub>H</sub> 值。在表 82 中新增 T <sub>MINPER CLK</sub> 并已修改 F <sub>REFCLK</sub> 和注释 1。在表 85 中新增 MMCM_F <sub>DPRCLK</sub> MAX,在表 86 中新增 PLL_F <sub>DPRCLK</sub> MAX。在表 96、表 98、表 100 和表 103 中新增更多协议,并新增注释 1和注释 2。已删除"GTH 收发器协议抖动特性"部分,因为在表 107 中已涵盖相关内容。在表 111 中新增注释 1。在表 108、表 110、表 112 和表 115 中新增数据。在表 114 中新增注释 2。在表 116 中新增注释参考信息。已更新表 110、表 112 和表 115 中新增数据。在表 114 中新增注释 2。在表 116 中新增注释参考信息。已更新表 117 并新增注释 8。已更新表 118 并新增注释 7。在表 119 中部增更多协议,并新增注释 3。已删除"GTY 收发器协议抖动特性"部分,因为在表 119 中已涵盖相关内容。已修改表 126。在表 129 中新增 T <sub>POR</sub> 并已更新 F <sub>ICAPCK</sub> 。已更新"关于与汽车相关用途的免责声明"。                                                                                                                                                                                                                                                                                                                                                        |
| 2016年6月20日  | 1.1 | 已更新综述中的说明。在表 1 中,已修改 HP I/O bank 的 V <sub>IN</sub> ,并在部分描述和标识中新增澄清内容。在表 2 中新增 I <sub>RPU</sub> 、I <sub>RPD</sub> 和注释 4,并已更新 V <sub>PS MGTRAVCC</sub> 、 "PL 系统监控器"部分、注释 3 和注释 5。在表 4 中已更新注释 5。已更新 PS 上电/断电电源排序部分,包括所有供电电压名称。在表 14、表 15 和表 17 中新增 MIPI_DPHY_DCI。已更新表 23,包括删除 V <sub>CCO</sub> 规格并新增注释 1。在表 24 中新增注释 1。已更新表 25 中的 Vivado Design Suite 2016.1 速度规格。在表 28 中新增值。在表 29 中已更新 -2 值。在表 33 中新增 F <sub>DPLIVEVIDEO</sub> 并已更新 F <sub>FCIDMACLK</sub> 。在表 36 中新增 VCO 频率。在表 37 中新增 T <sub>PSPOR</sub> 最小值,并已更新注释 1。新增表 38。在表 39 中新增 V <sub>CCINT</sub> 工作电压的值描述。在表 40 中已修改 F <sub>TCK</sub> 和 T <sub>TAPTCK</sub> /T <sub>TCKTAP</sub> 的值,并新增 V <sub>CCINT</sub> 工作电压的值描述。已更新 "PS NAND 内存控制器接口"部分。在表 41 和表 42 中已修改部分单位以及注释 1。已删除 "图 6:QSPI 接口(已禁用反馈时钟)时序"。已更新表 43 的注释 1。在表 44 中新增 F <sub>TSI、REF_CLK</sub> ,并已更新注释 1。在表 45 中,已修改 T <sub>DCSDHSCLKI</sub> 、 T <sub>DCSDHSCLKI</sub> 和 T <sub>DCSDHSCLKI</sub> 以及注释 1。在表 46 中,已修改注释 1。在表 47 中,已修改注释 1。已修改表 48(包括注释 1),并新增注释 2 和注释 3。在表 50、表 49、表 51 和表 53 中,已修改注释 1。已修改表 48(包括注释 1),并新增注释 2 和注释 3。在表 50、表 49、表 51 和表 53 中,已修改注释 1。已更新表 71。已替换表 74。已更新表 75 和表 76。已更新表 78 和表 79。在表 80 中,新增 "块 RAM 和 FIFO 时钟到输出延迟"部分。在表 57 和表 97 中已更新 R <sub>IN</sub> 和 C <sub>EXT</sub> 值。在表 99 中已更新 -2 (0.72V)和 -1 (0.72V)值,并新增注释 1。新增表 102 和表 114。在表 108 中新增注释 2。在表 111 中已修改数据,已修改表 116。在 Interlaken 集成接口块部分和表 123 中已修改数据并新增注释。已移动表 125。在表 126 中已修改 INL。在表 127 和表 128 中新增注释。在 "eFUSE 和编程条件"表中,已更新 I <sub>PSFS</sub> 描述。 |
| 2015年11月24日 | 1.0 | 初始赛灵思版本。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |



# 请阅读:重要法律提示

本文向贵司/您所提供的信息(下称"资料")仅在对赛灵思产品进行选择和使用时参考。在适用法律允许的最大范围内: (1)资料均按"现状"提供,且不保证不存在任何瑕疵,赛灵思在此声明对资料及其状况不作任何保证或担保,无论是明示、暗示还是法定的保证,包括但不限于对适销性、非侵权性或任何特定用途的适用性的保证;且(2)赛灵思对任何因资料发生的或与资料有关的(含对资料的使用)任何损失或赔偿(包括任何直接、间接、特殊、附带或连带损失或赔偿,如数据、利润、商誉的损失或任何因第三方行为造成的任何类型的损失或赔偿),均不承担责任,不论该等损失或者赔偿是何种类或性质,也不论是基于合同、侵权、过失或是其他责任认定原理,即便该损失或赔偿可以合理预见或赛灵思事前被告知有发生该损失或赔偿的可能。赛灵思无义务纠正资料中包含的任何错误,也无义务对资料或产品说明书发生的更新进行通知。未经赛灵思公司的事先书面许可,贵司/您不得复制、修改、分发或公开展示本资料。部分产品受赛灵思有限保证条款的约束,请参阅赛灵思销售条款:https://china.xilinx.com/legal.htm#tos;IP 核可能受赛灵思向贵司/您签发的许可证中所包含的保证与支持条款的约束。赛灵思产品并非为故障安全保护目的而设计,也不具备此故障安全保护功能,不能用于任何需要专门故障安全保护性能的用途。如果把赛灵思产品应用于此类特殊用途,贵司/您将自行承担风险和责任。请参阅赛灵思销售条款:https://china.xilinx.com/legal.htm#tos。

#### 关于与汽车相关用途的免责声明

如将汽车产品(部件编号中含"XA"字样)用于部署安全气囊或用于影响车辆控制的应用("安全应用"),除非有符合 ISO 26262 汽车安全标准的安全概念或冗余特性("安全设计"),否则不在质保范围内。客户应在使用或分销任何包含产品的系统之前为了安全的目的全面地测试此类系统。在未采用安全设计的条件下将产品用于安全应用的所有风险,由客户自行承担,并且仅在适用的法律法规对产品责任另有规定的情况下,适用该等法律法规的规定。